基于ep3c10e144 FPGA +雙核8位AD928設(shè)計(jì)的雙通道示波器quartus8.0 verilog 工程源碼+ PDF硬件原理圖,雙通道示波器應(yīng)用到FPGA主控與雙核8位AD9288,AD9288是一款雙核8位單芯片采樣模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置片內(nèi)采樣保持電路,專門針對(duì)低成本、低功耗、小尺寸和易用性進(jìn)行了優(yōu)化。AD9288采用100 MSPS轉(zhuǎn)換速率工作,在整個(gè)工作范圍內(nèi)都具有出色的動(dòng)態(tài)性能。每個(gè)通道均可以獨(dú)立工作通道數(shù):2通道模擬帶寬:30MHz采樣率:雙通道,每125Msps垂直精度:8bit存儲(chǔ)深度:每通道不小于8KB電壓靈敏度:10mv/div~5v/div(1:1探頭)掃速范圍:100ns/div~5s/divFFT功能:1024點(diǎn)FFTX-Y功能觸發(fā)方式:單次、正常、自動(dòng),觸發(fā)電壓可調(diào)并帶有超前觸發(fā)功能480*320/3.5寸高分辨率液晶顯示器。工作電壓:6.2V~9V,推薦使用8V穩(wěn)壓電源
標(biāo)簽: ep3c10e144 fpga ad928 示波器 quartus
上傳時(shí)間: 2022-01-21
上傳用戶:
NI-LabVIEW FPGA入門指南.pdfLabVIEW FPGA入門指南 發(fā)布日期: 九月 25, 2014 概覽 NI LabVIEW FPGA模塊可讓您 在FPGA芯片中以 圖形化方式開發(fā)數(shù)字 電路。觀看以下視 頻,了解如何使用 LabVIEW FPGA進(jìn)行編程以 及使用模擬和數(shù)字 I/O來實(shí)現(xiàn)基本任 務(wù)。 目錄 編寫您的第一個(gè) LabVIEW FPGA程序 使用 LabVIEW FPGA實(shí)現(xiàn)計(jì)數(shù)器 使用 LabVIEW FPGA中的模擬輸 入和輸出 使用 LabVIEW FPGA中的圖形化 循環(huán)結(jié)構(gòu) 在LabVIEW FPGA中測(cè)量循環(huán) 定時(shí) LabVIEW FPGA中的單周期 定時(shí)循環(huán) 使用 LabVIEW FPGA消除數(shù)字信 號(hào)的抖動(dòng) 使用 LabVIEW FPGA的反饋節(jié)點(diǎn) 使用 LabVIEW FPGA生成信號(hào) 使用 LabVIEW FPGA中的圖形化 條件結(jié)構(gòu) 使用 LabVIEW FPGA的For循 環(huán)實(shí)現(xiàn)有限采樣 使用 LabVIEW FPGA實(shí)現(xiàn)簡單的 事件觸發(fā) LabVIEW FPGA中的自定義 模擬觸發(fā) 在LabVIEW FPGA中配置獨(dú)立 的模擬通道
上傳時(shí)間: 2022-02-18
上傳用戶:得之我幸78
經(jīng)過仿真驗(yàn)證的MC8051IP核源碼,用VHDL語言實(shí)現(xiàn)。
上傳時(shí)間: 2022-02-28
上傳用戶:
該文檔為FPGA_ASIC-NiosSoC系統(tǒng)中的BCH編解碼IP核的設(shè)計(jì)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: fpga
上傳時(shí)間: 2022-03-12
上傳用戶:
該文檔為一種基于FPGA的UARTIP核設(shè)計(jì)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2022-03-14
上傳用戶:
在內(nèi)核編譯中如何將各個(gè)目錄樹中的文件組織起來編譯是一個(gè)很重要的問題,并且要根據(jù)用戶配置來編譯特有的內(nèi)核。為了解決這個(gè)問題,內(nèi)核使用兩種文件,Makefile和 Kconfig。分布到各目錄的 Kconfig構(gòu)成了個(gè)分布式的內(nèi)核配置數(shù)據(jù)庫,每個(gè) Kconfig分別描述了所屬目錄源文檔相關(guān)的內(nèi)核配置菜單,就是我們使用命令 make menuconfig(或者 xconfig)后產(chǎn)生的配置菜單,此菜單包含多層,每個(gè)層次都是由各個(gè)目錄中的Kconfig產(chǎn)生的。用戶根據(jù)需求來選擇如何編譯內(nèi)核,然后將配置結(jié)果保存到 config中,然后執(zhí)行 Makefile時(shí)就會(huì)根據(jù) onfig的結(jié)果來實(shí)現(xiàn)內(nèi)核的編譯。這個(gè)過程是由 kbuild系統(tǒng)來完成的,Linux編譯系統(tǒng)會(huì)兩次掃描 Linux的 Makefile:首先編譯系統(tǒng)會(huì)讀取 Linux內(nèi)核頂層的 Makefile,然后根據(jù)讀到的內(nèi)容第二次讀取 Kbuild的 Makefile來編譯 Linux內(nèi)核。內(nèi)核編譯系統(tǒng)或者說 kbuild,是一種在編譯內(nèi)核時(shí),可以對(duì)內(nèi)核配置選項(xiàng)進(jìn)行選擇的機(jī)制。2.6內(nèi)核樹中已經(jīng)更新了這種機(jī)制,新版本的 kbuild不僅高速而且備有更完善的文檔。Kbuild機(jī)制完全依賴于源代碼的層次結(jié)構(gòu)。Kconfig的作用就是為了讓用戶配置內(nèi)核,在Kconfig中定義了一些變量,用戶通過設(shè)置變量的值來選擇如何個(gè)性化自己的系統(tǒng)內(nèi)核。定義的變量將在每個(gè)菜單都有一個(gè)關(guān)鍵字標(biāo)識(shí),最常見的就是contig
標(biāo)簽: linux
上傳時(shí)間: 2022-03-30
上傳用戶:
該文檔為基于FPGA嵌入式硬核的PCIExpress總線接口設(shè)計(jì)與驗(yàn)證講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: fpga 嵌入式 pciexpress 總線接口
上傳時(shí)間: 2022-04-07
上傳用戶:
《我和LabVIEW:一個(gè)NI工程師的十年編程經(jīng)驗(yàn)》是作者在學(xué)習(xí)和使用LabVIEW過程中的經(jīng)驗(yàn)總結(jié)。書中由淺入深地對(duì)LabVIEW最常用的功能和LabVIEW學(xué)習(xí)過程中常見的問題進(jìn)行了一一介紹。此外,對(duì)于LabVIEW幫助文檔中沒有涉及的內(nèi)容,如LabVIEW程序設(shè)計(jì)的原理、原則,如何選取最適合當(dāng)前情景的編程方法,編程時(shí)的注意事項(xiàng),LabVIEW的學(xué)習(xí)方法等,《我和LabVIEW:一個(gè)NI工程師的十年編程經(jīng)驗(yàn)》都進(jìn)行了較為詳細(xì)的介紹?!段液蚅abVIEW:一個(gè)NI工程師的十年編程經(jīng)驗(yàn)》的特色之一在于緊密結(jié)合實(shí)例,對(duì)于提及的LabVIEW功能,書中都配以編程實(shí)例來講解?!段液蚅abVIEW:一個(gè)NI工程師的十年編程經(jīng)驗(yàn)》可作為大、中專院校通信、測(cè)控等相關(guān)專業(yè)的教學(xué)參考書,也可作為相關(guān)工程技術(shù)人員設(shè)計(jì)開發(fā)儀器或自動(dòng)測(cè)試系統(tǒng)的技術(shù)參考書。
標(biāo)簽: labview
上傳時(shí)間: 2022-04-16
上傳用戶:canderile
在Cyclone IV GX收發(fā)器入門套件上,設(shè)計(jì)帶嵌入式收發(fā)器的Gen1×1硬核IP的 PCI Express IP編譯器。.rar
標(biāo)簽: 嵌入式
上傳時(shí)間: 2022-04-23
上傳用戶:kingwide
Xilinx FPGA應(yīng)用進(jìn)階 通用IP核詳解和設(shè)計(jì)開發(fā)
上傳時(shí)間: 2022-06-03
上傳用戶:jiabin
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1