該文檔為一種基于FPGA的UARTIP核設(shè)計(jì)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
資源簡介:該文檔為一種基于fpga的uartIP核設(shè)計(jì)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-03-14
上傳用戶:
資源簡介:基于fpga的uartIP核設(shè)計(jì)與實(shí)現(xiàn).pdf
上傳時間: 2013-08-22
上傳用戶:kaje
資源簡介:基于fpga的uartIP核設(shè)計(jì)與實(shí)現(xiàn).pdf
上傳時間: 2016-06-06
上傳用戶:ainimao
資源簡介:一種基于fpga的通用微處理器設(shè)計(jì)....
上傳時間: 2017-06-24
上傳用戶:xinyuzhiqiwuwu
資源簡介:提出了一種基于fpga的高階高速F IR濾波器的設(shè)計(jì)與實(shí)現(xiàn)方法。通過一個169階的均方根 升余弦滾降濾波器的設(shè)計(jì),介紹了如何應(yīng)用流水線技術(shù)來設(shè)計(jì)高階高速F IR濾波器,并且對所設(shè)計(jì)的 FIR濾波器性能、資源占用進(jìn)行了分析。
上傳時間: 2015-11-19
上傳用戶:jkhjkh1982
資源簡介:一種基于fpga的設(shè)計(jì)實(shí)時高分辨率圖像處理系統(tǒng)的設(shè)計(jì)方法。英文為Real-Time System for High-Image Resolution Disparity Estimation。主要講算法和系統(tǒng)構(gòu)架
上傳時間: 2014-01-07
上傳用戶:lacsx
資源簡介:一種基于fpga的CPU設(shè)計(jì)........
上傳時間: 2014-01-19
上傳用戶:wpt
資源簡介:本文介紹了樂曲演奏電路的設(shè)計(jì)與實(shí)現(xiàn)中涉及的CPLD/fpga可編程邏輯控件,開發(fā)環(huán)境MAX+PLUSⅡ,硬件描述語言HDL以及介紹了在MAX+PLUSⅡ的EDA 軟件平臺上, 一種基于fpga 的樂曲發(fā)生器的設(shè)計(jì)方法, 并給出了設(shè)計(jì)的頂層電路圖和底層模塊的VHDL(或AHDL)源程序。該設(shè)...
上傳時間: 2014-02-01
上傳用戶:wff
資源簡介:一種基于fpga的時鐘跟蹤環(huán)路的設(shè)計(jì)與實(shí)現(xiàn)
上傳時間: 2018-03-22
上傳用戶:caigen0001
資源簡介:該文檔為一種基于fpga的可重構(gòu)密碼芯片的設(shè)計(jì)與實(shí)現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-21
上傳用戶:
資源簡介:根據(jù)無人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于fpga的無人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到fpga內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無人機(jī)控制器具有指令群...
上傳時間: 2013-11-24
上傳用戶:南國時代
資源簡介:本文論述了在整個無線收發(fā)系統(tǒng)中用軟件的方法實(shí)現(xiàn)信道編譯碼系統(tǒng)的功能。實(shí)現(xiàn)了一種基于fpga的信道編譯碼方法,并給出了VHDL語言的實(shí)現(xiàn)方法及仿真波形。信道編譯碼系統(tǒng)包括發(fā)射端的信道編碼和接收端的信道譯碼兩大部分。信道編碼部分包括漢明編碼、基帶信號調(diào)...
上傳時間: 2013-12-25
上傳用戶:saharawalker
資源簡介:提出了一種基于fpga的VGA顯示設(shè)計(jì)方案,采用狀態(tài)機(jī)對其狀態(tài)轉(zhuǎn)變進(jìn)行描述。
上傳時間: 2013-04-24
上傳用戶:邶刖
資源簡介:一種基于fpga的Deflate壓縮算法研究與實(shí)現(xiàn)
上傳時間: 2013-07-04
上傳用戶:dapangxie
資源簡介:根據(jù)無人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于fpga的無人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到fpga內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無人機(jī)控制器具有指令群...
上傳時間: 2013-10-30
上傳用戶:jiahao131
資源簡介:本文介紹了一種基于DS18B20的數(shù)字溫度計(jì)設(shè)計(jì)方案。方案利用AT89S52單片機(jī)控制DS18B20進(jìn)行數(shù)據(jù)采集并由HS1602液晶顯示模塊顯示結(jié)果,另外,采集結(jié)果可由RS-232-C接口送入計(jì)算機(jī)顯示并存儲。按鍵控制實(shí)現(xiàn)過界報警溫度設(shè)定和實(shí)時監(jiān)控,利用AT24C08芯片進(jìn)行存儲,...
上傳時間: 2014-01-02
上傳用戶:米卡
資源簡介:本文研究一種基于fpga的WM8731的I2C總線配置模塊。
上傳時間: 2013-12-20
上傳用戶:stewart·
資源簡介:一種基于fpga的Viterbi譯碼器一種基于fpga的Viterbi譯碼器
上傳時間: 2013-11-25
上傳用戶:xg262122
資源簡介:該文檔為一種基于fpga的分頻器的實(shí)現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-01
上傳用戶:
資源簡介:本文提出了一種基于fpga的硬件防火墻的實(shí)現(xiàn)方案,采用了fpga來實(shí)現(xiàn)千兆線速的防火墻。傳統(tǒng)的基于X86等通用CPU的防火墻無法支撐快速增長的網(wǎng)絡(luò)速度,無法實(shí)現(xiàn)線速過濾和轉(zhuǎn)發(fā)。本文在采用fpga可編程器件+通用CPU模式下,快速處理網(wǎng)絡(luò)數(shù)據(jù)。網(wǎng)絡(luò)數(shù)據(jù)在建立連接跟...
上傳時間: 2013-06-21
上傳用戶:zxh1986123
資源簡介:本文介紹了一種基于NIOS II軟核處理器實(shí)現(xiàn)對LCD-LQ057Q3DC02控制的新方法。在設(shè)計(jì)中利用fpga的Altera的SOPC Builder定制NIOS II軟核處理器及其與顯示功能相關(guān)的“軟” 硬件模塊來協(xié)同實(shí)現(xiàn)顯示控制的軟硬件設(shè)計(jì)。利用SOPC技術(shù),將NIOS II CPU和LCD控制器放在同...
上傳時間: 2017-09-06
上傳用戶:天涯
資源簡介:一種基于fpga 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
上傳時間: 2013-08-16
上傳用戶:467368609
資源簡介:一種基于fpga-VLSI的設(shè)計(jì)方案及實(shí)現(xiàn)
上傳時間: 2013-08-26
上傳用戶:zhyiroy
資源簡介:一種基于fpga實(shí)現(xiàn)的FFT結(jié)構(gòu)\\r\\n調(diào)從基本元器件開始的計(jì)算機(jī)硬件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計(jì)算機(jī)教育。 1966年多處理器平臺fpga 學(xué)習(xí)目標(biāo) (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-08-20
上傳用戶:linlin
資源簡介:一種基于fpga-VLSI的設(shè)計(jì)方案及實(shí)現(xiàn)
上傳時間: 2013-12-12
上傳用戶:erkuizhang
資源簡介:基于ARM7 TDMI 的SoC 片內(nèi)AC97 模塊和片外CODEC UCB1400 ,采用ITU T 的G. 721 算法設(shè)計(jì) 語音處理系統(tǒng) 提出一種基于低端RISC 核的語音系統(tǒng)設(shè)計(jì)方案。該方案結(jié)合SoC 的片內(nèi)eSRAM 模塊 進(jìn)行性能優(yōu)化 通過在流片后的實(shí)際樣機(jī)上驗(yàn)證,編碼速率為19. 88 KB/ s ,解...
上傳時間: 2016-05-10
上傳用戶:zhuoying119
資源簡介:一種基于fpga實(shí)現(xiàn)的FFT結(jié)構(gòu) 調(diào)從基本元器件開始的計(jì)算機(jī)硬件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計(jì)算機(jī)教育。 1966年多處理器平臺fpga 學(xué)習(xí)目標(biāo) (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-12-25
上傳用戶:hoperingcong
資源簡介:一種基于fpga 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
上傳時間: 2013-12-18
上傳用戶:小鵬
資源簡介:隨著當(dāng)今科學(xué)技術(shù)的迅猛發(fā)展,數(shù)字圖像處理技術(shù)正在各個行業(yè)得到廣泛的應(yīng)用,而fpga技術(shù)的不斷成熟改變了通常采用并行計(jì)算機(jī)或數(shù)字信號處理器(DSP)、專用集成電路(ASIC)等作為嵌入式處理器的慣例。可編程邏輯器件(fpga)憑借其較低的開發(fā)成本、較高的并行處理...
上傳時間: 2013-08-05
上傳用戶:woshiyaosi
資源簡介:隨著技術(shù)的飛速發(fā)展,電力電子裝置如變頻設(shè)備、變流設(shè)備等容量日益擴(kuò)大,數(shù)量日益增多,使得電網(wǎng)中的諧波污染日益嚴(yán)重,給電力系統(tǒng)和各類用電設(shè)備帶來危害,輕則增加能耗,縮短設(shè)備使用壽命,重則造成用電事故,影響安全生產(chǎn).電力系統(tǒng)中的諧波問題早在20世紀(jì)20年代就...
上傳時間: 2013-04-24
上傳用戶:diertiantang