介紹了FPGA設(shè)計全流程:Modelsim>>Synplify.Pro>>ISE
標(biāo)簽: Modelsim Synplify FPGA ISE
上傳時間: 2013-08-15
上傳用戶:稀世之寶039
主要介紹了等精度頻率測量原理,該原理具有在整個測試頻段內(nèi)保持高精度頻率\r\n測量的優(yōu)點(diǎn) 同時在該原理基礎(chǔ)上,采用了Verilog HDL語言設(shè)計了高速的等精度測頻\r\n模塊,并且利用EDA開發(fā)平臺QUARTUS11 3 .0對CPLD芯片進(jìn)行寫人,實(shí)現(xiàn)了計數(shù)等\r\n主要邏輯功能 還使用C語言設(shè)計了該等精度頻率計的主控程序以提高測量精度。本設(shè)\r\n計實(shí)現(xiàn)了對頻率變化范圍較大的信號進(jìn)行頻率測量,能夠滿足高速度、高精度的測頻要\r\n求。
標(biāo)簽: 等精度 測量原理 頻率
上傳時間: 2013-08-16
上傳用戶:chenbhdt
介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設(shè)計使用流程
標(biāo)簽: EDK9 ISE9 流程
上傳用戶:sunjet
一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計最高運(yùn)算速度可達(dá)11ns
標(biāo)簽: FPGA FFT 并行 設(shè)計方法
上傳用戶:467368609
用FPGA設(shè)計數(shù)字系統(tǒng),2007年上海FPGA研修班王巍老師講義
標(biāo)簽: FPGA 數(shù)字系統(tǒng)
上傳用戶:duoshen1989
基于等精度測量原理的頻率計,AT89S52和CPLD,有詳細(xì)注釋。測量準(zhǔn)確。
標(biāo)簽: 等精度 測量原理 頻率計
上傳時間: 2013-08-18
上傳用戶:3到15
FPGA設(shè)計常用資料大全,內(nèi)含一些代碼,還算比較全吧
標(biāo)簽: FPGA 常用資料
上傳用戶:Togetherheronce
FPGA可促進(jìn)嵌入式系統(tǒng)設(shè)計改善即時應(yīng)用性能,臺灣人寫的,關(guān)于FPGA應(yīng)用的技術(shù)文章
標(biāo)簽: FPGA 嵌入式 系統(tǒng) 性能
上傳時間: 2013-08-20
上傳用戶:liuwei6419
FPGA設(shè)計全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫\\r\\n第二章 調(diào)用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項目執(zhí)行\(zhòng)\r\\n第五章 不同類型結(jié)構(gòu)的仿真
標(biāo)簽: FPGA 流程
上傳用戶:cuibaigao
使用QUARTUS做FPGA開發(fā)全流程,適用于初學(xué)者
標(biāo)簽: QUARTUS FPGA 流程
上傳時間: 2013-08-21
上傳用戶:feifei0302
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1