基于FPGA的全數(shù)字鎖相環(huán)設(shè)計,內(nèi)有設(shè)計過程和設(shè)計思想
標(biāo)簽: FPGA 全數(shù)字 鎖相環(huán)
上傳時間: 2013-08-13
上傳用戶:fqscfqj
FPGA設(shè)計全流程十分鐘學(xué)會Xilinx FPGA 設(shè)計
標(biāo)簽: FPGA Xilinx 流程 十分
上傳時間: 2013-08-14
上傳用戶:klin3139
介紹了FPGA設(shè)計全流程:Modelsim>>Synplify.Pro>>ISE
標(biāo)簽: Modelsim Synplify FPGA ISE
上傳時間: 2013-08-15
上傳用戶:稀世之寶039
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現(xiàn)多路HDLC電路
標(biāo)簽: Altera FPGA HDLC plus
上傳時間: 2013-08-16
上傳用戶:ommshaggar
一種基于FPGA 實現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點FFT 運算的功能, 設(shè)計最高運算速度可達(dá)11ns
標(biāo)簽: FPGA FFT 并行 設(shè)計方法
上傳用戶:467368609
一個關(guān)于4CAN卡的硬件程序,用VHDL編寫.就是4路CAN總線
標(biāo)簽: VHDL CAN 硬件 程序
上傳時間: 2013-08-20
上傳用戶:jiiszha
FPGA設(shè)計全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫\\r\\n第二章 調(diào)用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項目執(zhí)行\(zhòng)\r\\n第五章 不同類型結(jié)構(gòu)的仿真
標(biāo)簽: FPGA 流程
上傳用戶:cuibaigao
多路18b20測溫顯示系統(tǒng),可同時測量n個第三18b20
標(biāo)簽: 18b20 多路 測溫 顯示系統(tǒng)
上傳時間: 2013-08-21
上傳用戶:zhangchu0807
使用QUARTUS做FPGA開發(fā)全流程,適用于初學(xué)者
標(biāo)簽: QUARTUS FPGA 流程
上傳用戶:feifei0302
cpld max7128s控制3路AD7472采樣,希望對大家有幫助。
標(biāo)簽: 7128s cpld 7128 7472
上傳時間: 2013-08-22
上傳用戶:hn891122
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1