亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

冗余技術(shù)(shù)

  • 基于FPGA的三相逆變器并聯(lián)技術(shù)研究.rar

    交流電源供電方式正在由集中式向分布式、全功能式發(fā)展,而實(shí)現(xiàn)分布式電源的核心就是模塊的并聯(lián)技術(shù)。多臺(tái)逆變器并聯(lián)可以實(shí)現(xiàn)大容量供電和冗余供電,可大大提高系統(tǒng)的靈活性,使電源系統(tǒng)的體積重量大為降低,同時(shí)其主開關(guān)器件的電流應(yīng)力也可大大減少,從根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆變器并聯(lián)技術(shù)。 本文首先對(duì)電壓、電流雙閉環(huán)逆變器控制系統(tǒng)進(jìn)行了研究。通過對(duì)傳遞函數(shù)的分析,得到了基于等效輸出阻抗的雙閉環(huán)控制的逆變器并聯(lián)系統(tǒng)模型。在分析逆變器模型的基礎(chǔ)上設(shè)計(jì)了各控制器參數(shù),并通過MATLAB仿真進(jìn)行了驗(yàn)證。根據(jù)上述模型,分析了逆變器并聯(lián)的環(huán)流特性,以及基于有功和無功功率的并聯(lián)控制方案。 隨著電子技術(shù)的不斷發(fā)展,F(xiàn)PGA技術(shù)正在越來越多地用于工程實(shí)踐中。本文在研究SPWM控制技術(shù)的基礎(chǔ)上,應(yīng)用FPGA芯片EP1C12Q240C8實(shí)現(xiàn)了SPWM數(shù)字控制器,用于多模塊逆變器并聯(lián)控制系統(tǒng)。文中給出了仿真結(jié)果和芯片的測(cè)試結(jié)果。 基于FPGA的三相逆變器并聯(lián)數(shù)字控制器的研究具有現(xiàn)實(shí)意義,設(shè)計(jì)具有創(chuàng)新性。仿真和芯片的初步測(cè)試結(jié)果表明:本文設(shè)計(jì)的基于FPGA的逆變器并聯(lián)數(shù)字控制器能夠滿足逆變器并聯(lián)系統(tǒng)的要求。

    標(biāo)簽: FPGA 三相逆變器 并聯(lián)

    上傳時(shí)間: 2013-08-05

    上傳用戶:huangzr5

  • 基于FPGA的磁盤陣列控制器的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著存儲(chǔ)技術(shù)的迅速發(fā)展,存儲(chǔ)業(yè)務(wù)需求的不斷增長,獨(dú)立的磁盤冗余陣列可利用多個(gè)磁盤并行存取提高存儲(chǔ)系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤冗余陣列功能,對(duì)系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計(jì)算提高軟件RAID性能。針對(duì)RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計(jì),完成磁盤陣列啟動(dòng)、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗(yàn)等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計(jì)方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級(jí)別遷移,在線容量擴(kuò)展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級(jí)RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個(gè)獨(dú)立的系統(tǒng),成為磁盤陣列的調(diào)試平臺(tái)。 隨著集成電路的發(fā)展,芯片的體積越來越小,電路的布局布線密度越來越大,信號(hào)的工作頻率也越來越高,高速電路的傳輸線效應(yīng)和信號(hào)完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時(shí)分別從疊層設(shè)計(jì)、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號(hào)完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號(hào)完整性分析及仿真。

    標(biāo)簽: FPGA 磁盤陣列 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:jeffery

  • 基于FPGA的MPEG4協(xié)同處理器研究

    網(wǎng)絡(luò)帶寬依然在不斷增長(尤其是在本地網(wǎng)),最后一公里的高速接入日益普及;另一方面的情況是大容量的磁盤、FLASH移動(dòng)存儲(chǔ)盤和激光盤的容量不斷增大,使得傳送和儲(chǔ)存數(shù)據(jù)的成本不斷地下降。不僅使人發(fā)問:我們孜孜不倦的搞視頻壓縮高級(jí)算法還有多少意義?我們可以看到,算法的復(fù)雜性日益增加,但性能的提高卻接近邊緣。 是什么還在要求更高的壓縮速率?還有被我們遺忘的地方嗎?還有什么應(yīng)用讓我們繼續(xù)追求更精妙的壓縮算法? 在作者看來,這個(gè)應(yīng)用領(lǐng)域就是移動(dòng)視頻服務(wù)。無線頻譜這種稀缺資源的有限性決定了我們必須繼續(xù)對(duì)視頻壓縮技術(shù)進(jìn)行研究。即使伴隨UMTS/IMT2000的到來,移動(dòng)終端可以獲得的數(shù)據(jù)速率也限制在144Kbit/s,在微蜂窩的時(shí)候最高能達(dá)到的速率上限也在2Mbit/s。144Kbit/s的速率對(duì)于較高質(zhì)量的視頻傳輸來講,仍然是有限的。因此,可以預(yù)見,移動(dòng)終端的空中接口這個(gè)瓶頸使得我們必須繼續(xù)進(jìn)行視頻壓縮。 另一方面,移動(dòng)終端領(lǐng)域開發(fā)視頻壓縮算法,在其低功耗和實(shí)時(shí)性要求下,也是異常困難的。為了減少計(jì)算的復(fù)雜性和運(yùn)動(dòng)估計(jì)的功耗,業(yè)界提出了許多快速算法,例如2-D的對(duì)數(shù)搜索,三步搜索,聯(lián)合搜索。盡管這些方法減少了功耗,其結(jié)果是視頻壓縮性能的降低,因?yàn)檫@些算法的本質(zhì)是減少了運(yùn)動(dòng)搜索的空間。為了實(shí)現(xiàn)運(yùn)動(dòng)搜索的低功耗,在電路領(lǐng)域又提出了搜索窗口和時(shí)鐘管理的措施。但這些方法都是在犧牲視頻壓縮比性能的基礎(chǔ)進(jìn)行的折中,并沒有強(qiáng)調(diào)算法映射結(jié)構(gòu)上做出處理。 本論文提出了一種新的解決MPEG-4運(yùn)動(dòng)估計(jì)運(yùn)算的低功耗實(shí)時(shí)處理器架構(gòu)。其基礎(chǔ)是采用了心肌陣列并行處理技術(shù)和低功耗控制電路。運(yùn)動(dòng)估計(jì)的繁復(fù)運(yùn)算通過心肌陣列分布式運(yùn)算得到有效處理。從理論上看,心肌陣列有其簡單易理解性,然后,由于FPGA的互聯(lián)網(wǎng)絡(luò)有限性,設(shè)計(jì)這樣一個(gè)陣列仍有許多值得注意的問題。論文提出使用保守近似處理在全局運(yùn)動(dòng)估計(jì)中減少功耗,其本質(zhì)是消除不必要的冗余運(yùn)算。宏塊的最小誤差匹配是一個(gè)典型的串行操作過程。論文新提出的方法是在進(jìn)行絕對(duì)匹配前使用保守計(jì)算,如果保守誤差值與最小誤差差別過大,則不進(jìn)行絕對(duì)誤差計(jì)算。 總的說來,論文實(shí)現(xiàn)了兩個(gè)目標(biāo):通過心肌陣列實(shí)現(xiàn)了實(shí)時(shí)的運(yùn)動(dòng)估計(jì)編碼,通過在算法層次引入控制電路,降低運(yùn)動(dòng)估計(jì)電路的功耗。

    標(biāo)簽: MPEG4 FPGA 處理器

    上傳時(shí)間: 2013-06-23

    上傳用戶:lacsx

  • H.264解碼算法優(yōu)化及在ARM上的移植

    在信息化發(fā)展的當(dāng)前,音視頻等多媒體作為信息的載體,在社會(huì)生活的各個(gè)領(lǐng)域,起著越來越重要的作用。數(shù)字視頻的海量性成為阻礙其應(yīng)用的的瓶頸之一。在這種情況下,H.264作為新一代的視頻壓縮標(biāo)準(zhǔn),以其高性能的壓縮效率,成為備受關(guān)注的焦點(diǎn)和研究問題。H.264通過運(yùn)動(dòng)估計(jì)/運(yùn)動(dòng)補(bǔ)償(MP/MC)消除視頻時(shí)間冗余,對(duì)差值圖像進(jìn)行離散余弦變換(DCT)消除空間冗余,對(duì)量化后的系數(shù)進(jìn)行可變長編碼(VLC)消除統(tǒng)計(jì)冗余,獲得了極高的壓縮效率。隨著嵌入式處理器性能的逐漸提升和3G網(wǎng)絡(luò)即將商用的推動(dòng),H.264以其優(yōu)秀的壓縮性能,無論是無線信道傳輸方面,還是存儲(chǔ)容量有限的嵌入式設(shè)備都具有廣闊的應(yīng)用前景。 但H.264在提升壓縮性能的同時(shí)付出的代價(jià)是算法復(fù)雜度的成倍增加,實(shí)際應(yīng)用中人們對(duì)視頻解碼的實(shí)時(shí)性要求嚴(yán)格,已出現(xiàn)的對(duì)應(yīng)算法代碼多基于PC通用處理器實(shí)現(xiàn),而嵌入式設(shè)備的主頻和處理能力仍然相對(duì)有限,存儲(chǔ)容量相對(duì)較小,總線速率相對(duì)偏低,因此必須對(duì)標(biāo)準(zhǔn)對(duì)應(yīng)算法進(jìn)行優(yōu)化移植,才能滿足實(shí)際應(yīng)用的需求。 本文在對(duì)H.264標(biāo)準(zhǔn)及其新特性進(jìn)行詳細(xì)介紹后,重點(diǎn)研究了在解碼端如何針對(duì)解碼耗時(shí)較多的模塊進(jìn)行改進(jìn),然后將算法移植到ARM平臺(tái),并針對(duì)平臺(tái)特點(diǎn)作出相應(yīng)優(yōu)化,最后完成解碼圖象顯示,并給出了測(cè)試結(jié)果。本文主要完成的工作如下: 詳細(xì)分析了H.264的參考軟件JM中解碼流程,并利用測(cè)試工具分析了各模塊耗時(shí),針對(duì)耗時(shí)較多的模塊如插值運(yùn)算及去塊濾波模塊,提出了對(duì)應(yīng)的改進(jìn)算法并在H.264的參考軟件JM86上進(jìn)行了實(shí)現(xiàn),PC測(cè)試實(shí)驗(yàn)證明了算法改進(jìn)的優(yōu)越性和運(yùn)算優(yōu)化的可行性。最后針對(duì)ARM平臺(tái),在對(duì)程序結(jié)構(gòu)和對(duì)應(yīng)代碼進(jìn)行優(yōu)化之后,將其移植到WINCE系統(tǒng)之下,同時(shí)給出了WINCE平臺(tái)解碼后圖象加速顯示方法,并對(duì)最終測(cè)試結(jié)果與性能做出了評(píng)價(jià)。

    標(biāo)簽: 264 ARM 解碼 算法優(yōu)化

    上傳時(shí)間: 2013-06-04

    上傳用戶:shijiang

  • 基于ARM的汽車電動(dòng)助力轉(zhuǎn)向控制系統(tǒng)的設(shè)計(jì)及優(yōu)化

    電動(dòng)助力轉(zhuǎn)向系統(tǒng)(EPS)是集節(jié)能、環(huán)保、安全為一體的前沿技術(shù),是未來車輛轉(zhuǎn)向系統(tǒng)的發(fā)展方向。本文研究了電動(dòng)助力轉(zhuǎn)向系統(tǒng)的構(gòu)成和工作原理,自主研發(fā)設(shè)計(jì)了一套電動(dòng)助力轉(zhuǎn)向控制系統(tǒng),并進(jìn)行實(shí)車試驗(yàn)。 控制系統(tǒng)中采用了基于ARM7TDMI—S內(nèi)核的高性能芯片LPC2131芯片(EasyARM2131開發(fā)板)進(jìn)行控制器設(shè)計(jì),分析和選擇了系統(tǒng)的控制策略,完成了控制器的硬件和軟件設(shè)計(jì)。系統(tǒng)的控制策略中采用了折線改進(jìn)型助力曲線助力方式和模糊與數(shù)字PID相結(jié)合的控制方法,并進(jìn)行相關(guān)補(bǔ)償控制的分析;硬件設(shè)計(jì)過程中采用了抗干擾技術(shù)進(jìn)行優(yōu)化設(shè)計(jì),完成了信號(hào)采集和處理電路、電機(jī)驅(qū)動(dòng)電路、電源電路以及故障診斷等電路設(shè)計(jì);軟件設(shè)計(jì)采用了結(jié)構(gòu)化的沒計(jì)思想,完成了包括控制系統(tǒng)主程序、A/D采集子程序、車速和發(fā)動(dòng)機(jī)信號(hào)的采集子程序、電機(jī)PWM控制驅(qū)動(dòng)子程序以及故障診斷和信息顯示子程序的設(shè)計(jì),并在扭矩信號(hào)處理程序中應(yīng)用容錯(cuò)技術(shù)進(jìn)行了軟件冗余優(yōu)化設(shè)計(jì)。 本文對(duì)自主開發(fā)設(shè)計(jì)的EPS控制系統(tǒng)進(jìn)行了實(shí)車試驗(yàn)和結(jié)果分析,試驗(yàn)結(jié)果表明,本文所設(shè)計(jì)的基于ARM的汽車電動(dòng)助力轉(zhuǎn)向控制系統(tǒng)在轉(zhuǎn)向輕便性、穩(wěn)定性和可靠性等方面性能良好,完全滿足設(shè)計(jì)要求。

    標(biāo)簽: ARM 汽車 控制系統(tǒng) 電動(dòng)助力轉(zhuǎn)向

    上傳時(shí)間: 2013-07-21

    上傳用戶:cuibaigao

  • 基于ARMCPLD的農(nóng)業(yè)溫室溫度實(shí)時(shí)控制系統(tǒng)的研究

    溫室技術(shù)是我國實(shí)現(xiàn)農(nóng)業(yè)信息化的重要環(huán)節(jié),溫度是溫室中的重要環(huán)境參數(shù)。實(shí)時(shí)控制是指在規(guī)定的時(shí)間內(nèi),系統(tǒng)必須做出相應(yīng)的響應(yīng),是現(xiàn)代溫室控制發(fā)展的更高要求。隨著精細(xì)農(nóng)業(yè)的發(fā)展,傳統(tǒng)的大棚已經(jīng)不能滿足現(xiàn)代高精度、快速采集及響應(yīng)的要求,由于溫度的滯后性和難調(diào)控性,溫度實(shí)時(shí)控制一直是溫室控制的一大難題。 本課題整合了CPID與ARM的優(yōu)點(diǎn),提出運(yùn)用CPID硬件來實(shí)現(xiàn)數(shù)據(jù)采集,移植實(shí)時(shí)操作系統(tǒng)到ARM來實(shí)現(xiàn)復(fù)雜算法控制,采用高精度數(shù)字傳感器DS18820,并設(shè)計(jì)出混合PID模糊控制器來實(shí)現(xiàn)溫室的變溫管理,這對(duì)于現(xiàn)代溫室的智能化控制有著十分重要的實(shí)際意義。較傳統(tǒng)溫室,優(yōu)點(diǎn)在于(1)它改變以往依靠單片機(jī)軟件來實(shí)現(xiàn)傳感器周期性采集,改用CPID硬件產(chǎn)生數(shù)字傳感器所需的讀寫時(shí)序,這種“以硬代軟”的方案實(shí)時(shí)性好,且大大避免了軟件運(yùn)行時(shí)的不穩(wěn)定性、系統(tǒng)冗余等先天缺陷。(2)操作系統(tǒng)能實(shí)現(xiàn)多任務(wù)、多線程以及友好的人機(jī)界面。 試驗(yàn)以華中農(nóng)業(yè)大學(xué)的華北型機(jī)械通風(fēng)式連棟塑料溫室為試驗(yàn)?zāi)P停x擇了ALTERA公司的EPM7128SLC84-15芯片和SAMSUNG公司的S3C44BOX芯片為目標(biāo)板,以PC機(jī)為宿主機(jī),設(shè)計(jì)了實(shí)時(shí)溫度控制平臺(tái)。 主要工作: (1)概述了溫度實(shí)時(shí)測(cè)控的必要性并介紹了CPLD、ARM技術(shù)及嵌入式實(shí)時(shí)操作系統(tǒng)的發(fā)展。 (2)介紹了溫度采集模塊及CPLD與ARM通訊接口模塊的設(shè)計(jì)。 (3)通過ARM存儲(chǔ)模塊、LCD顯示模塊、串口模塊、Rt18019AS網(wǎng)口模塊、uClinux操作系統(tǒng)模塊等系統(tǒng)完成了本試驗(yàn)平臺(tái)。 (4)介紹混合PID模糊控制算法并通過Simulink工具箱進(jìn)行了仿真,得出混合PID模糊控制器較經(jīng)典PID控制具有更快的動(dòng)態(tài)響應(yīng)、更小超調(diào)、抗干擾強(qiáng)的結(jié)論。 (5)最后,通過試驗(yàn)數(shù)據(jù)驗(yàn)證了整套系統(tǒng)實(shí)時(shí)采集的穩(wěn)定性及可靠性,指出了本課題的不足之處和待改善的問題。

    標(biāo)簽: ARMCPLD 農(nóng)業(yè) 溫度 實(shí)時(shí)控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:songyuncen

  • CCSDS圖像壓縮和AES加密算法研究及其FPGA實(shí)現(xiàn)

    遙感圖像是深空探測(cè)和近地觀測(cè)所得數(shù)據(jù)的重要載體,在軍事和社會(huì)經(jīng)濟(jì)生活領(lǐng)域發(fā)揮著重要作用。由于遙感圖像數(shù)據(jù)量巨大,它的存儲(chǔ)和傳輸已成為遙感信息應(yīng)用中的關(guān)鍵問題。圖像壓縮編碼技術(shù)能降低圖像冗余度,從而減小圖像的存儲(chǔ)容量和傳輸帶寬,它的研究對(duì)于遙感圖像應(yīng)用具有重要的現(xiàn)實(shí)意義。CCSDS圖像壓縮算法是空間數(shù)據(jù)系統(tǒng)咨詢委員會(huì)(CCSDS)提出的圖像數(shù)據(jù)壓縮算法。該算法復(fù)雜度較低,并行性好,適合于硬件實(shí)現(xiàn),能實(shí)現(xiàn)對(duì)空間數(shù)據(jù)的實(shí)時(shí)處理,從而廣泛應(yīng)用于深空探測(cè)和近地觀測(cè)。對(duì)于直接關(guān)系到軍事戰(zhàn)略、經(jīng)濟(jì)建設(shè)等方面的遙感圖像的傳輸,必須對(duì)它進(jìn)行加密處理。AES加密算法是由美國國家標(biāo)準(zhǔn)和技術(shù)研究所(NIST)于2000年發(fā)布的數(shù)據(jù)加密標(biāo)準(zhǔn),它不但能抵抗各種攻擊,保證加密數(shù)據(jù)的安全性,而且易于軟件和硬件實(shí)現(xiàn)。本論文對(duì)CCSDS圖像壓縮算法和AES加密算法進(jìn)行了研究,完成的主要工作包括: (1)研究了CCSDS圖像壓縮算法的原理和結(jié)構(gòu),用C語言實(shí)現(xiàn)了算法的編解碼器,并與SPIHT算法和JPEG2000算法的性能進(jìn)行了比較。 (2)研究了AES加密算法的原理和結(jié)構(gòu),用C語言實(shí)現(xiàn)了算法的加解密器。 (3)介紹了實(shí)現(xiàn)CCSDS圖像壓縮算法和AES加密算法的FPGA設(shè)計(jì)所選擇的軟件開發(fā)工具、開發(fā)語言和硬件開發(fā)平臺(tái)。 (4)給出了CCSDS編碼器的FPGA實(shí)現(xiàn)方法和實(shí)現(xiàn)性能。 (5)給出了AES加密器的FPGA實(shí)現(xiàn)方法和實(shí)現(xiàn)性能。 本文設(shè)計(jì)的CCSDS圖像壓縮和AES加密FPGA系統(tǒng)運(yùn)用了流水線設(shè)計(jì)、高速內(nèi)存設(shè)計(jì)、模塊并行化設(shè)計(jì)和模塊串行化設(shè)計(jì)等技術(shù),在系統(tǒng)速度和資源面積上取得了較好的平衡,達(dá)到了預(yù)期的設(shè)計(jì)目的。

    標(biāo)簽: CCSDS FPGA AES 圖像壓縮

    上傳時(shí)間: 2013-07-15

    上傳用戶:dylutao

  • 基于ARM的GPS定位系統(tǒng)的研究與實(shí)現(xiàn)

    GPS(全球定位系統(tǒng))是一種全方位的實(shí)時(shí)定位技術(shù)。隨著GPS技術(shù)的發(fā)展,基于PC機(jī)的導(dǎo)航定位系統(tǒng)由于其價(jià)格及功耗較高已不能滿足社會(huì)發(fā)展的需要,脫離PC端的嵌入式導(dǎo)航定位技術(shù)迅速發(fā)展起來。如今以ARM處理器作為主CPU的嵌入式硬件平臺(tái),幾乎已經(jīng)成為信息產(chǎn)業(yè)的硬件標(biāo)準(zhǔn)。一方面,它具有體積小、性能強(qiáng)、功耗低、可靠性高等特點(diǎn);另一方面,它為高速、穩(wěn)定地運(yùn)行嵌入式操作系統(tǒng)提供了硬件基礎(chǔ)。因此由基于ARM處理器的硬件平臺(tái)和嵌入式操作系統(tǒng)構(gòu)成的嵌入式系統(tǒng)已經(jīng)被廣泛地應(yīng)用于軍事國防、消費(fèi)電子、網(wǎng)絡(luò)通信、工業(yè)控制等各種領(lǐng)域。本文就對(duì)基于ARM的GPS定位系統(tǒng)的開發(fā)進(jìn)行了研究與實(shí)現(xiàn)。 本文主要對(duì)以下三個(gè)方面的技術(shù)進(jìn)行了研究:一是對(duì)GPS技術(shù)進(jìn)行了介紹,介紹了GPS技術(shù)的發(fā)展、原理、特點(diǎn)、系統(tǒng)組成和定位方式;二是搭建基于ARM的硬件平臺(tái);三是對(duì)Windows CE操作系統(tǒng)的開發(fā)進(jìn)行了詳細(xì)的描述。 硬件平臺(tái)設(shè)計(jì)以三星公司的ARM920T核的S3C2440A為微處理器,根據(jù)系統(tǒng)要求完成S3C2440A外圍器件的設(shè)計(jì),包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的電路設(shè)計(jì)。而GPS模塊使用了GPS25LVS12通道的GPS接收機(jī),并對(duì)GPS與ARM的通信接口和數(shù)據(jù)格式進(jìn)行了描述。硬件系統(tǒng)設(shè)計(jì)采用了冗余設(shè)計(jì),為以后系統(tǒng)的升級(jí)提供了空間。 在嵌入式操作系統(tǒng)上,我們選擇的是Windows CE操作系統(tǒng)。詳細(xì)介紹了平臺(tái)移植過程中Boot Loader開發(fā),OAL層修改,以串口、鍵盤和LCD驅(qū)動(dòng)為例介紹了驅(qū)動(dòng)程序的開發(fā),并詳細(xì)介紹了內(nèi)核的定制過程。在應(yīng)用程序開發(fā)中,介紹了從PB中導(dǎo)出SDK的過程以及EVC應(yīng)用程序的調(diào)試。

    標(biāo)簽: ARM GPS 定位系統(tǒng)

    上傳時(shí)間: 2013-07-09

    上傳用戶:chongchong2016

  • 單片機(jī)多功能調(diào)試助手V1.1.9

    特色在于為之量身定制了一款多功能調(diào)試軟件,不僅含有串口調(diào)試功能、而且該軟件強(qiáng)大之處支持USB數(shù)據(jù)收發(fā)、網(wǎng)絡(luò)數(shù)據(jù)收發(fā)、51/AVR單片機(jī)波特率計(jì)算、數(shù)碼管字型碼生成、進(jìn)制轉(zhuǎn)換、點(diǎn)陣生成、校驗(yàn)值(奇偶校驗(yàn)/校驗(yàn)和/CRC冗余循環(huán)校驗(yàn))/BMP轉(zhuǎn)16進(jìn)制、服務(wù)器、在線更新等功能。

    標(biāo)簽: 單片機(jī) 多功能 調(diào)試助手

    上傳時(shí)間: 2013-06-17

    上傳用戶:梧桐

  • 保密通信中RS編解碼的FPGA實(shí)現(xiàn)

    由于信道中存在干擾,數(shù)字信號(hào)在信道中傳輸?shù)倪^程中會(huì)產(chǎn)生誤碼.為了提高通信質(zhì)量,保證通信的正確性和可靠性,通常采用差錯(cuò)控制的方法來糾正傳輸過程中的錯(cuò)誤.本文的目的就是研究如何通過差錯(cuò)控制的方法以提高通信質(zhì)量,保證傳輸?shù)恼_性和可靠性.重點(diǎn)研究一種信道編解碼的算法和邏輯電路的實(shí)現(xiàn)方法,并在硬件上驗(yàn)證,利用碼流傳輸?shù)臏y(cè)試方法,對(duì)設(shè)計(jì)進(jìn)行測(cè)試.在以上的研究基礎(chǔ)之上,橫向擴(kuò)展和課題相關(guān)問題的研究,包括FPGA實(shí)現(xiàn)和高速硬件電路設(shè)計(jì)等方面的研究. 糾錯(cuò)碼技術(shù)是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯(cuò)碼,在線性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤.在深空通信,移動(dòng)通信以及數(shù)字視頻廣播等系統(tǒng)中具有廣泛的應(yīng)用,隨著RS編碼和解碼算法的改進(jìn)和相關(guān)的硬件實(shí)現(xiàn)技術(shù)的發(fā)展,RS碼在實(shí)際中的應(yīng)用也將更加廣泛. 在研究中,對(duì)所研究的問題進(jìn)行分解,集中精力研究課題中的重點(diǎn)和難點(diǎn),在各個(gè)模塊成功實(shí)現(xiàn)的基礎(chǔ)上,成功的進(jìn)行系統(tǒng)組合,協(xié)調(diào)各個(gè)模塊穩(wěn)定的工作. 在本文中的EDA設(shè)計(jì)中,使用了自頂向下的設(shè)計(jì)方法,編解碼算法每一個(gè)子模塊分開進(jìn)行設(shè)計(jì),最后在頂層進(jìn)行元件例化,正確實(shí)現(xiàn)了編碼和解碼的功能. 本文首先介紹相關(guān)的數(shù)字通信背景;接著提出糾錯(cuò)碼的設(shè)計(jì)方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實(shí)現(xiàn)方法,RTL代碼編寫和邏輯仿真以及時(shí)序仿真,并討論了FPGA設(shè)計(jì)的一般性準(zhǔn)則以及高速數(shù)字電路設(shè)計(jì)的一些常用方法和注意事項(xiàng);最后設(shè)計(jì)基于FPGA的硬件電路平臺(tái),并利用靜態(tài)和動(dòng)態(tài)的方法對(duì)編解碼算法進(jìn)行測(cè)試. 通過對(duì)編碼和解碼算法的充分理解,本人使用Verilog HDL語言對(duì)算法進(jìn)行了RTL描述,在Altera公司Cyclone系列FPGA平臺(tái)上面實(shí)現(xiàn)了編碼和解碼算法. 其中,編碼的最高工作頻率達(dá)到158MHz,解碼的最高工作頻率達(dá)到91MHz.在進(jìn)行硬件調(diào)試的時(shí)候,整個(gè)系統(tǒng)工作在30MHz的時(shí)鐘頻率下,通過了硬件上的靜態(tài)測(cè)試和動(dòng)態(tài)測(cè)試,并能夠正確實(shí)現(xiàn)預(yù)期的糾錯(cuò)功能.

    標(biāo)簽: FPGA 保密通信 RS編解碼

    上傳時(shí)間: 2013-07-01

    上傳用戶:liaofamous

主站蜘蛛池模板: 睢宁县| 大庆市| 罗定市| 公安县| 婺源县| 旅游| 邻水| 黄梅县| 柘荣县| 蓝山县| 通城县| 景德镇市| 禄劝| 阜新| 肥城市| 尚义县| 张掖市| 永平县| 鄂托克旗| 乡城县| 秭归县| 多伦县| 沅江市| 治县。| 成安县| 皋兰县| 和硕县| 新宾| 定襄县| 江达县| 聊城市| 繁峙县| 丹棱县| 亳州市| 呼和浩特市| 鲁甸县| 岱山县| 桂平市| 清涧县| 荃湾区| 中超|