光纖布拉格光柵(Fiber Bragg Grating)傳感器是近幾年光纖傳感技術領域的研究熱點,光纖光柵傳感器可以工作在強電磁場、高溫有腐蝕性的以及有爆炸危險性的惡劣環境中,且易于將多個光纖光柵串聯在一起構成光纖光柵陣列,實現分布式傳感,這是其他傳感元件所不及的。 本文設計了光纖光柵傳感網絡可調諧法布里-珀羅(Fabry-Perot)腔解調測試系統。系統主要分光路和電路兩部分,在光路部分,研究了光纖光柵解調技術,分析和比較了幾種常見的波長解調方法,由于F-P腔調諧范圍寬,可以實現多點測量,因此決定采用可調諧F.P腔法進行信號解調。對可調諧 F-P腔解調法做了理論分析和研究,并通過Matlab仿真對影響F-P濾波效果的腔長和反射率兩個參數進行了優化設計。在電路部分,首先設計整形電路將光電探測器的輸出信號整形成矩形脈沖信號,設計了計算中心波長的方法,最后搭建了硬件電路來驗證中心波長的計算方法。硬件電路以 Philips公司的 LPC2214 為核心處理器。該硬件電路包括電源電路,復位電路,串口電路,JTAG 調試接口,數碼管顯示等。軟件方面,設計了相關的軟件程序和模擬信號源,最后利用模擬信號源作為該解調測試系統的信號進行實驗驗證,得出實驗數據,經過分析驗證了該解調測試系統的可行性。
上傳時間: 2013-05-26
上傳用戶:hooooor
隨著計算機、通信及網絡技術的高速發展,嵌入式系統廣泛地滲透到各行各業及人們日常生活的方方面面中。由于嵌入式系統的復雜性不斷增加,嵌入式操作系統成為了嵌入式系統中最重要的組成部分。在各種嵌入式操作系統中,Linux憑借其性能優異、結構清晰、平臺支持廣泛、網絡支持強勁及開放源代碼等多方面的優勢,被嵌入式系統開發者廣泛的采用。同時隨著近幾年來國內嵌入式領域發展非常迅速,其中32位ARM處理器結構體系的嵌入式CPU在商用領域、工控領域和軍用領域都得到了廣泛使用。 近幾年隨著無線通信技術、傳感器技術、信息采集和處理技術的飛速發展,出現了低成本、低功耗、多功能的微型無線傳感器節點。無線傳感器網絡是隨著傳感器節點的發展而興起的計算機科學技術的一個新的研究領域,它是由一組無線傳感器節點通過ad-hoc方式構成的無線網絡,綜合傳感器技術、嵌入式計算技術、分布式信息處理技術和無線通信技術,能夠協作地實時監測、感知和采集各種環境或監測對象的信息,并對其進行處理,并傳送到需要這些信息的用戶處。這種無線網絡系統被廣泛地用于國防軍事、國家安全、環境監測、交通管理、醫療衛生、制造業、反恐救災等領域,具有十分巨大的發展潛力,引起了學術界和工業界的高度重視。 目前,手持終端的應用范圍主要是在商業領域,開發一款適合在工業現場等無線傳感網絡監控領域的手持終端是本文的初衷。本文從嵌入式系統的角度,采用目前比較流行的ARM9處理器和嵌入式Linux的操作系統,闡述手持終端硬件平臺的設計和軟件的移植方案;接著研究了系統引導程序的原理、設備驅動開發的關鍵點、根文件系統的制作方法。在此基礎上,分析和移植引導程序U-Boot 1.1.4的實現、無線收發芯片CC2420的驅動開發和幀緩沖驅動的開發,并針對目標平臺的特點完成了文件系統的構建;然后介紹了基于Qt/Embedded的圖形界面開發的基礎,最后對本文研究工作進行總結。
上傳時間: 2013-06-26
上傳用戶:lguotao
本文對16QAM基帶Modem的FPGA芯片設計進行了研究與論述.首先介紹了16QAM調制的原理和16QAM基帶Modem的FPGA芯片總體設計,以及一些FPGA設計的基本原則.接著介紹了高性能濾波器的FPGA設計方法,并采用多相結構濾波器和分布式算法(DA)設計了發送端平方根升余弦滾降濾波器.然后介紹了自適應盲均衡器的設計,該均衡器是一個復數結構的橫向濾波器,采用復用抽頭的結構來節省資源,本文對自適應均衡器的核心運算單元-采用booth編碼算法設計的高性能乘累加(MAC)運算單元進行了詳細描述.接下來介紹了載波恢復環路的FPGA設計,這是一個數字二階鎖相環,本文推導了數字二階鎖相環和模擬二階鎖相環的對應關系.DD相位檢測算法中的反正切函數tan
上傳時間: 2013-04-24
上傳用戶:dajin
射頻和無線技術入門,絕對的從零開始,Caribbean j. Weisman 著
上傳時間: 2013-04-24
上傳用戶:xiaowei314
隨著數字信號處理技術應用的不斷深入,數字信號處理系統的實現面臨著很多挑戰,其中面臨的四個主要問題是:速度、設計規模、功耗和開發周期。因此許多數字信號處理的實現方法被提出,其中基于FPGA的實現技術就是其中的重要技術之一。 本文以數字信號處理系統的實現為應用背景,著重研究了基于FPGA的數字濾波器實現技術。本文分為兩個主要部分: 第一部分以Xilinx公司的FPGA為例,總結了FPGA設計的基本方法及設計流程,并在此基礎上介紹了一種用于產品快速開發的設計方式—基于SystemGenerator的設計方式,這種設計方式向數字信號處理系統的設計者提供了自上而下的FPGA解決方案。 第二部分系統地研究了基于FPGA的數字濾波器實現技術。該部分首先研究了三種適合于FPGA的FIR濾波器實現方法,直接結構、轉置結構及分布式算法。其次,討論了針對直接結構FIR濾波器的乘法器優化技術,CSD編碼和系數分解,以及針對轉置結構FIR濾波器的乘法器優化技術,簡化加法器圖,并結合實例給出了它們的優化效果。再次,介紹了直接結構FIR濾波器中常用多操作數加法實現方法,二叉樹和Wallace樹,并在Wallace樹的基礎上提出了一種適合于FPGA的1比特多操作數加法結構,這種實現結構在實現采樣字長與系數字長均為l比特的FIR濾波器時,使FPGA的資源利用率得到明顯提高。最后還給出了三種FIR濾波器實現方法在FPGA中應用的優缺點及其適用性,并給出了一個帶通濾波器的設計實例。 論文的研究成果已應用于“北斗一號”導航定位接收機中。
上傳時間: 2013-08-01
上傳用戶:Andy123456
數字濾波作為數字信號處理技術的重要組成部分,廣泛應用于諸如信號分離、恢復、整形等多種場合中,本文討論的FIR濾波器因其具有嚴格的線性相位特性而得到廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,但目前常用的一些軟件或硬件實現方法則難以同時達到兩方面的要求。 可編程邏輯器件是一種用戶根據需要而自行構造邏輯功能的數字集成電路。本課題研究FIR的FPGA解決方案體現電子系統的微型化和單片化,主要完成的工作如下: (1)以FIR濾波器的基本理論為依據,研究適應工程實際的數字濾波器的設計方法: (2)對分布式算法進行了較為深入的研究。在闡述算法原理的基礎上,分析了利用FPGA特有的查找表結構完成這一運算的方法,從而解決了常系數乘法運算硬件實現的問題; (3)以—FIR低通濾波器為例說明FIR數字濾波器的具體實現方法,采用層次化、模塊化、參數化的設計思想,完成對整個FIR濾波器的功能模塊的劃分,以及各個功能模塊的具體設計; (4)設計參數可調的FIR低通濾波器的硬件電路:以EPFlK50TCl44-l為核心,包括A/D轉換電路、D/A轉換電路以及在系統配置電路等。以話音作為輸入信號,進行了實際濾波效果的測試。 實驗系統的測試結果表明,和傳統的數字濾波器相比較具有更好的實時性、準確性、靈活性和實用性。
上傳時間: 2013-07-19
上傳用戶:sjyy1001
合成孔徑雷達的實時信號處理系統,可以分成相對獨立的幾個階段,即A/D變換和緩存、距離向預處理器、方位向預處理器、距離向壓縮處理、轉置存儲器、方位向壓縮處理、逆轉置存儲器.合成孔徑雷達預處理的目的,就是緩解高處理數據率和低傳輸數據率的矛盾,使得在不太影響成像質量的前提下,盡量減少傳輸的數據率,有利于后續處理的硬件實現,做到實時處理.論文結合電子所合成孔徑雷達實時成像處理系統,設計開發了基于Xilinx Virtex-E FPGA的星載SAR高速預處理板,該信號處理板處理能力強,結構緊湊,運行效率高;其硬件電路的設計思路和結構形式有很強的通用性和使用價值.論文重點研究了預處理的核心部分—固定系數FIR濾波器的設計問題.而固定系數FIR濾波器的實現問題的重點又是FPGA內部的固定系數FIP濾波器實現問題,針對FPGA內部的查找表資源,我們選擇目前流行的分布式算法來實現FIR濾波器的設計.對比于預處理器中其他濾波器設計方案,基于FPGA分布式算法的FIR濾波器的設計,避免了乘累加運算,提高了系統運行的速度并且節省了大量的FPGA資源.并且由于FPGA可編程的特性,所以可以靈活的改變濾波器的系數和階數.所設計的電路簡單高速,工作正常、可靠,完全滿足了預處理器設計的技術要求.隨著超大規模集成電路技術,高密度存儲器技術,計算機技術的發展,一個全數字化的機載實時成像處理系統的研制,已經不是非常困難的事情了.而在現有條件下,全數字化的高分辨率星載實時成像處理系統的研制,將是一個非常具有挑戰意義的課題,論文以星載SAR的預處理器設計為例,拋磚引玉,希望對未來全數字化星載實時成像處理系統的研制起到一定參考價值.
上傳時間: 2013-07-03
上傳用戶:lanhuaying
在以單片機為核心的多級分布式系統中,常常需要擴展單片機的串行通信口,本文分別介紹了基于SP2538 專用串行口擴展芯片及Intel8251 的兩種串行口擴展方法,并給出了實際的硬件電路原理及相應的通信
上傳時間: 2013-08-01
上傳用戶:15679277906
在國內新的電力市場形勢的變化下,配電網自動化尤其是配電網自動化中的無功補償和配電數據監測在電力企業中的重要性越來越顯著。另一方面,我國電力供需矛盾趨于緩和,電力負荷控制系統的控制功能變得很少使用,造成了資金、資源的很大浪費。為了使這些資源更有效地服務于配電網自動化建設,在充分整合電力負荷控制系統原有硬件資源的基礎上,開發了基于ARM的智能控制器來實現對電網的無功補償和配電監測,對原有的數據資源進行了進一步的開發利用。 本論文主要完成了以下幾個方面的工作: 1、研究電網數據采集方法、高速數字信號處理算法、智能無功補償算法。 2、研究基于GPRS的分布式網絡結構及國家電網公司通信協議《電力負荷管理系統數據傳輸規約—2004》的實現。 3、研究基于高性能嵌入式系統的終端軟、硬件平臺的實現
上傳時間: 2013-04-24
上傳用戶:yph853211
隨著TD—SCDMA技術的不斷發展,TD—SCDMA系統產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(RRU)和軟件無線電技術的發展入手,重點研究TD—SCDMA頻點拉遠系統的FPGA設計與實現。TD—SCDMA通信系統通過靈活分配不同的上下行時隙,實現業務的不對稱性,但是多路數字中頻所構成的系統成本高和控制的復雜性,以及TDD雙工模式下,系統的峰均比隨時隙數增加而增加,對整個頻點拉遠系統的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統的峰均比,有效降低系統對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現,DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片FPGA實現,能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環境的穩定性。
上傳時間: 2013-04-24
上傳用戶:18752787361