如今電力電子電路的控制旨在實(shí)現(xiàn)高頻開(kāi)關(guān)的計(jì)算機(jī)控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展。現(xiàn)場(chǎng)可編程門陣列器件(Field Programmable Gate Arrays)是近年來(lái)嶄露頭角的一類新型集成電路,它具有簡(jiǎn)潔、經(jīng)濟(jì)、高速度、低功耗等優(yōu)勢(shì),又具有全集成化、適用性強(qiáng),便于開(kāi)發(fā)和維護(hù)(升級(jí))等顯著優(yōu)點(diǎn)。與單片機(jī)和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點(diǎn)順應(yīng)了電力電子電路的日趨高頻化和復(fù)雜化發(fā)展的需要。因此,在越來(lái)越多的領(lǐng)域中FPGA得到了日益廣泛的發(fā)展和應(yīng)用。 本文提出了一種采用現(xiàn)場(chǎng)可編程門陣列(FPGA)器件實(shí)現(xiàn)數(shù)字化變頻調(diào)速控制系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)能產(chǎn)生三相六路正弦脈寬調(diào)制(SPWM)波形;調(diào)制頻率范圍為0~4KHZ,分7級(jí)控制;16位的速度控制分辨率;載波頻率分8級(jí)控制,最高可達(dá)24KHZ;系統(tǒng)接口兼容Intel系列和Motorola系列單片機(jī);該系統(tǒng)控制簡(jiǎn)單、精確,易修改,可現(xiàn)場(chǎng)編程;同時(shí)具有脈沖延時(shí)小、最小脈沖刪除、過(guò)壓和過(guò)流保護(hù)功能等特點(diǎn),可應(yīng)用于PWM變頻調(diào)速系統(tǒng)的全數(shù)字化控制。文中對(duì)方案的實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述,主要包括系統(tǒng)設(shè)計(jì)的理論分析,系統(tǒng)結(jié)構(gòu)設(shè)計(jì)及在FPGA硬件上的實(shí)現(xiàn),最終驗(yàn)證了該控制系統(tǒng)的可行性和有效性。 數(shù)字化設(shè)計(jì)是本系統(tǒng)的特點(diǎn),系統(tǒng)最終生成的三相SPWM脈沖是基于三相正弦調(diào)制波和三角載波比較得到的。設(shè)計(jì)時(shí),充分結(jié)合FPGA器件的結(jié)構(gòu)特點(diǎn),利用一種改進(jìn)結(jié)構(gòu)的數(shù)字控制振蕩器(NCO)來(lái)產(chǎn)生正弦波樣本,在一定程度上解決了傳統(tǒng)NCO產(chǎn)生正弦波的精度和頻率相互制約的問(wèn)題;把分時(shí)復(fù)用數(shù)字通信原理結(jié)合到系統(tǒng)的設(shè)計(jì)中,設(shè)計(jì)出分時(shí)運(yùn)算電路,使得系統(tǒng)在同步時(shí)鐘下,生成三相正弦調(diào)制波而不影響系統(tǒng)的速度,同三角載波邏輯比較后,最終得到三相SPWM脈沖序列。
標(biāo)簽: FPGA 變頻調(diào)速控制 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-05
上傳用戶:duoshen1989
設(shè)計(jì)一個(gè)數(shù)字鐘,要求開(kāi)機(jī)時(shí),顯示00:00:00的時(shí)間開(kāi)始計(jì)時(shí),并且用3個(gè)按鍵分別控制控制“秒”“分”“時(shí)”的調(diào)整,每按一次加1秒、1分;和1個(gè)小時(shí)。
標(biāo)簽: 單片機(jī) 電子鐘
上傳時(shí)間: 2013-04-24
上傳用戶:851197153
在正常操作期間,一次WDT 超時(shí)溢出將產(chǎn)生一次器件復(fù)位。如果器件處于休眠狀態(tài),一次WDT超時(shí)溢出將喚醒器件,使其繼續(xù)正常操作(即稱作WDT 喚醒)。對(duì)WDTE 設(shè)置位清零可以永久性地關(guān)閉WDT。后分頻器分配完全是由軟件控制,即它可在程序執(zhí)行期間隨時(shí)更改。在例26-1 中,如果需要的預(yù)分頻值不是1:1,就不需要對(duì)OPTION_REG 寄存器做初始修改。如果需要的預(yù)分頻值是1:1,那么先向OPTION_REG 設(shè)置一個(gè)非1:1 的臨時(shí)預(yù)分頻值,在完成其它操作后,在最后修改OPTION_REG 時(shí)再設(shè)置1:1 的預(yù)分頻值。這樣操作,主要是因?yàn)闊o(wú)法知道TMR0 預(yù)分頻器的當(dāng)前計(jì)數(shù)值,而且分頻器更改后,該值將變?yōu)閃DT 后分頻器的當(dāng)前計(jì)數(shù)值,所以必須遵循示例中的代碼順序。如果沒(méi)有按照示例中的代碼順序改變OPTION_REG 寄存器,那么無(wú)法準(zhǔn)確得知WDT 復(fù)位前的時(shí)間。
標(biāo)簽: 看門狗定時(shí)器 看門狗 休眠模式
上傳時(shí)間: 2013-11-02
上傳用戶:674635689
本文采用分圓格方法,設(shè)計(jì)了一種簡(jiǎn)化型具全分集、滿速率特性的四發(fā)四收準(zhǔn)正交空時(shí)分組碼。該準(zhǔn)正交空時(shí)分組碼不僅比傳統(tǒng)的基于星座調(diào)制技術(shù)的四發(fā)四收準(zhǔn)正交空時(shí)碼具有更大的分集增益上界,而且比已有的八發(fā)一收分圓準(zhǔn)正交空時(shí)碼在誤碼率和信道容量、以及中斷概率等方面皆具有顯著的優(yōu)越性。
標(biāo)簽: QSTBC 復(fù)雜度
上傳時(shí)間: 2014-12-29
上傳用戶:dragonhaixm
介紹了MIMO的基本原理,并在此基礎(chǔ)上對(duì)MIMO在不同移動(dòng)通信系統(tǒng)中的應(yīng)用進(jìn)行了闡述,最后介紹了R&S公司的相應(yīng)測(cè)試解決方案。 1 引言 對(duì)于所有的無(wú)線通信系統(tǒng)而言,無(wú)論是3GPP UMTS這樣的移動(dòng)無(wú)線網(wǎng)絡(luò),還是像WLAN那樣的無(wú)線局域網(wǎng),除了通過(guò)高階調(diào)制或更大的信號(hào)帶寬這樣傳統(tǒng)的方式來(lái)提高數(shù)據(jù)速率以外,還可以通過(guò)多天線技術(shù)來(lái)提高信道的容量。作為未來(lái)移動(dòng)通信的必選項(xiàng)目,MIMO已經(jīng)引起了更多的關(guān)注,而對(duì)于MIMO系統(tǒng)的實(shí)現(xiàn)和測(cè)試,也成為通信行業(yè)的熱點(diǎn)及難點(diǎn)。本文在介紹MIMO的基本原理以及在MIMO不同移動(dòng)通信標(biāo)準(zhǔn)表現(xiàn)形式的基礎(chǔ)上,介紹R&S公司提供的相應(yīng)測(cè)試解決方案,可以滿足不同客戶、不同標(biāo)準(zhǔn)及不同階段的MIMO系統(tǒng)測(cè)試需求。 2 MIMO基本原理 根據(jù)不同的傳輸信道類型,可以在無(wú)線系統(tǒng)中使用相應(yīng)的分集方式。目前,主要的分集方式包括時(shí)間分集(不同的時(shí)隙和信道編碼)、頻率分集(不同的信道、擴(kuò)頻和OFDM)以及空間分集等。多天線系統(tǒng)利用的就是空間方式,而MIMO作為典型的多天線系統(tǒng),可以明顯提高傳輸速率。而在實(shí)際的無(wú)線系統(tǒng)中,可以根據(jù)實(shí)際情況使用一種或者多種分集方式。
標(biāo)簽: MIMO 測(cè)試
上傳時(shí)間: 2013-12-26
上傳用戶:dave520l
知道成績(jī)表,按分塊查找法查找學(xué)號(hào)為幾的各科成績(jī),索引表分3塊。
標(biāo)簽:
上傳時(shí)間: 2015-04-27
上傳用戶:llandlu
EWB做的多功能數(shù)字鐘 由振蕩器輸出穩(wěn)定的高頻脈沖信號(hào)作為時(shí)間基準(zhǔn),經(jīng)分頻器輸出標(biāo)準(zhǔn)的秒脈沖,秒計(jì)數(shù)器滿60向分計(jì)數(shù)器進(jìn)位,分計(jì)數(shù)器滿60向小時(shí)計(jì)數(shù)器進(jìn)位,小時(shí)計(jì)數(shù)器按“12翻1”規(guī)律計(jì)數(shù),計(jì)數(shù)器經(jīng)譯碼器送到顯示器;計(jì)數(shù)出現(xiàn)誤差可用校時(shí)電路進(jìn)行校時(shí)、校分、校秒, 可發(fā)揮部分:使鬧鐘具有可整點(diǎn)報(bào)時(shí)與定時(shí)鬧鐘的功能。
標(biāo)簽: EWB 多功能 基準(zhǔn) 數(shù)字
上傳時(shí)間: 2015-08-06
上傳用戶:zhangyi99104144
利用一塊芯片完成除時(shí)鐘源、按鍵、揚(yáng)聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語(yǔ)言實(shí)現(xiàn)。這樣設(shè)計(jì)具有體積小、設(shè)計(jì)周期短(設(shè)計(jì)過(guò)程中即可實(shí)現(xiàn)時(shí)序仿真)、調(diào)試方便、故障率低、修改升級(jí)容易等特點(diǎn)。 本設(shè)計(jì)采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語(yǔ)言輸入—各模塊程序設(shè)計(jì))實(shí)現(xiàn)數(shù)字鐘的設(shè)計(jì)、下載和調(diào)試。 一、 功能說(shuō)明 已完成功能 1. 完成秒/分/時(shí)的依次顯示并正確計(jì)數(shù); 2. 秒/分/時(shí)各段個(gè)位滿10正確進(jìn)位,秒/分能做到滿60向前進(jìn)位; 3. 定時(shí)鬧鐘:實(shí)現(xiàn)整點(diǎn)報(bào)時(shí),又揚(yáng)聲器發(fā)出報(bào)時(shí)聲音; 4. 時(shí)間設(shè)置,也就是手動(dòng)調(diào)時(shí)功能:當(dāng)認(rèn)為時(shí)鐘不準(zhǔn)確時(shí),可以分別對(duì)分/時(shí)鐘進(jìn)行調(diào)整; 5. 利用多余兩位數(shù)碼管完成秒表顯示:A、精度達(dá)10ms;B、可以清零;C、完成暫停 可以隨時(shí)記時(shí)、暫停后記錄數(shù)據(jù)。 待改進(jìn)功能: 1. 鬧鐘只是整點(diǎn)報(bào)時(shí),不能手動(dòng)設(shè)置報(bào)時(shí)時(shí)間,遺憾之一; 2. 秒表不能向秒進(jìn)位,也就是最多只能記時(shí)100ms; 3. 秒表暫停記錄數(shù)據(jù)后不能在原有基礎(chǔ)上繼續(xù)計(jì)時(shí),而是復(fù)位重新開(kāi)始。 【注意】秒表為后來(lái)添加功能,所以有很多功能不成熟!
標(biāo)簽: CPLD VHDL 芯片 時(shí)鐘源
上傳時(shí)間: 2014-01-02
上傳用戶:LIKE
dbpsk信號(hào)的調(diào)制解調(diào)matlab代碼實(shí)現(xiàn)的一個(gè)例子,調(diào)制時(shí)差分編碼,這樣用1bit延遲差分檢測(cè)的結(jié)果,直接就是原碼,解調(diào)采用1bit差分延遲檢測(cè).
標(biāo)簽: matlab dbpsk 信號(hào) 代碼
上傳時(shí)間: 2016-02-19
上傳用戶:問(wèn)題問(wèn)題
EDA課程設(shè)計(jì),包含源碼和文檔說(shuō)明,實(shí)現(xiàn)秒表計(jì)數(shù)和鬧鐘功能,使用VHDL語(yǔ)言編寫 已完成功能 1. 完成時(shí)/分/秒的依次顯示并正確計(jì)數(shù),利用六位數(shù)碼管顯示; 2. 時(shí)/分/秒各段個(gè)位滿10正確進(jìn)位,秒/分能做到滿60向前進(jìn)位,有系統(tǒng)時(shí)間清零功能; 3. 定時(shí)器:實(shí)現(xiàn)整點(diǎn)報(bào)時(shí),通過(guò)揚(yáng)聲器發(fā)出高低報(bào)時(shí)聲音; 4. 時(shí)間設(shè)置,也就是手動(dòng)調(diào)時(shí)功能:當(dāng)認(rèn)為時(shí)鐘不準(zhǔn)確時(shí),可以分別對(duì)分/時(shí)鐘進(jìn)行調(diào)整; 5. 鬧鐘:實(shí)現(xiàn)分/時(shí)鬧鐘設(shè)置,在時(shí)鐘到達(dá)設(shè)定時(shí)間時(shí)通過(guò)揚(yáng)聲器響鈴。有靜音模式。 待改進(jìn)功能: 1. 系統(tǒng)沒(méi)有萬(wàn)年歷功能,正在思考設(shè)計(jì)方法。 2. 應(yīng)添加秒表功能。
標(biāo)簽: EDA
上傳時(shí)間: 2016-03-15
上傳用戶:thesk123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1