基于VHDL語言的多種分頻程序
標簽: VHDL 分頻器
上傳時間: 2013-10-27
上傳用戶:dongbaobao
Verilog_實現(xiàn)任意占空比、任意分頻的方法
標簽: Verilog 分頻
上傳時間: 2013-11-07
上傳用戶:JasonC
利用Verilog_HDL實現(xiàn)基于FPGA的分頻方法
標簽: Verilog_HDL FPGA 分頻
上傳時間: 2013-10-18
上傳用戶:feitian920
簡單分頻時序邏輯電路設計分頻電路,有圖,有代碼
標簽: 分頻 時序邏輯 電路設計
上傳時間: 2013-11-25
上傳用戶:wanqunsheng
用VerilogHDL實現(xiàn)基于FPGA的通用分頻器的設計
標簽: VerilogHDL FPGA 分頻器
上傳時間: 2013-10-28
上傳用戶:xiaoxiang
基于FPGA的小數(shù)分頻實現(xiàn)方法
標簽: FPGA 小數(shù)分頻 實現(xiàn)方法
上傳時間: 2013-10-11
上傳用戶:jiangxiansheng
傳統(tǒng)波分與OTN介紹
標簽: OTN 波分
上傳時間: 2013-10-17
上傳用戶:我累個乖乖
本文介紹了一種由低次級聯(lián)形式構成的W波段寬帶六倍頻器。輸入信號先經(jīng)過MMIC得到二倍頻,再由反向并聯(lián)二極管對平衡結構實現(xiàn)寬帶三倍頻,從而將Ku波段信號六倍頻到W波段。該倍頻器的輸入端口為玻璃絕緣子同軸轉換接頭,輸出為 WR-10 標準矩形波導結構。仿真結果表明當輸入信號功率為20dBm時,三倍頻器在整個W波段的輸出三次諧波功率為4.5dBm左右,變頻損耗小于17dB。該設計可以降低毫米波設備的主振頻率,擴展已有微波信號源的工作頻段。
標簽: W波段 寬帶 倍頻器 仿真
上傳時間: 2013-11-16
上傳用戶:qingzhuhu
由于電子對抗技術的飛速發(fā)展,低頻段電子干擾設備已經(jīng)非常完善,低頻段主動雷達的工作效能相應地大幅度降低。為了提高雷達系統(tǒng)的抗干擾能力,通過對國內外雷達技術發(fā)展趨勢的研究,以及影響雷達系統(tǒng)抗干擾能力主要因素的分析,說明了采用更高頻段的雷達導引頭技術發(fā)展的重要性。以W波段雷達導引頭技術發(fā)展及應用為前提,對其中需要解決的關鍵技術進行了分解,論述了W波段雷達導引頭的基本實現(xiàn)方案、關鍵技術解決途徑,得出W波段雷達導引頭技術發(fā)展具有策略上的必要性和技術上的可行性的結論。
標簽: W波段 雷達導引頭 技術分析
上傳時間: 2013-12-04
上傳用戶:mikesering
分頻器
標簽: 分頻器
上傳時間: 2013-10-13
上傳用戶:lbbyxmraon
蟲蟲下載站版權所有 京ICP備2021023401號-1