目前,小波分析在信息技術和其他學科方面的應用是眾多科技工作者關心的課題。在理論方面,新觀點、新方法不斷涌現。本文旨在完善小波的基本理論,對原有的小波去噪方法作進一步的改進。 經典的信號處理方法,例如傅立葉變換、短時傅立葉變換等具有局限性,因而限定了它們的應用范圍。小波分析作為一種全新的信號處理方法,它將信號中各種不同的頻率成分分解到互不重疊的頻帶上,為信號濾波、信噪分離和特征提取提供了有效途徑,特別在信號去噪方面顯出了獨特的優勢。本文介紹了經典的去噪方法,并對其適用范圍和效果進行了分析和比較。并且,討論了小波分析的基本理論,介紹了連續小波變換、離散小波變換和小波變換的快速分解與重構算法,最后研究了小波基的數學特性,分析了它們對實際應用的影響和作用。進而,介紹了小波的幾種去噪方法:小波變換高頻系數置零去噪方法、小波變換模極大值去噪方法、小波閾值去噪方法、小波空域相關性去噪方法。用小波變換將高頻系數強制置零去噪的方法是比較方便的,但它的不足之處是經將高頻系數強制置零去噪后重構的信號會使信號丟失一些細節,且小波基的選擇亦有相當的難度,只有靠經驗來確定,不過比傳統的濾波方法所得的效果還是要好。對于小波變換模極大值去噪的原理,分析了去噪過程中幾個參數的選取問題,并給出了一些選取依據;對小波閾值去噪方法的幾個關鍵問題進行了詳細討論。對閾值去噪進行了改進,利用均值逼近與閾值去噪相結合的方法來實現信號的處理,并通過實驗仿真實現。實驗結果表明該方法提高了信噪比,去噪效果優于單獨應用閾值去噪的方法。 在空域相關去噪算法的基礎上,進行了改進,利用閾值濾波與相關去噪算法相結合的一種組合去噪算法,仿真試驗結果表明,由該算法濾波之后得到的小波系數不僅連續性好,準確率高,而且易于重構信號。 本文分別對這四種方法進行了算法分析比較,通過實驗仿真來實現,并對實驗結果進行了分析。實驗仿真結果表明了利用小波分析理論對信號去噪的可行性和有效性。 關鍵詞:小波分析,信號去噪,閾值,均值逼近,空域相關
上傳時間: 2013-07-19
上傳用戶:啊颯颯大師的
高壓TSC(Thyristor Switch Capacitor)裝置是指額定工作電壓為6kV-35kV晶閘管投切電容器補償裝置,是一種典型靜止無功補償器,其對增強系統穩定性、提高系統運行經濟性,保證電壓質量及改善電能質量都能發揮良好的作用。目前國內對高壓TSC裝置研制與生產還處于起步階段,加速高壓TSC裝置的國產化,對在我國電力系統中早日推廣與應用高壓TSC裝置具有重大意義。 首先在無功功率的測量上,如何在有諧波干擾等復雜環境下準確檢測無功功率,本文采用了基于快速傅立葉變換的方法,可以很好的完成無功功率的采集。在主電路結構上,晶閘管開關閥是高壓TSC裝置的關鍵構成部件,高壓TSC裝置要求晶閘管開關應具有良好的電氣性能,要求晶閘管開關應是有效和可靠的。本文通過晶閘管特性和串聯技術的研究,給出了晶閘管串聯開關的靜態均壓和動態均壓方法,設計出合理使用的電路結構。通過仿真分析,驗證了均壓電路的效果。 電容器無涌流投入技術也是TSC主要研究點,由于在高壓系統中器件兩端承受的電壓較高,低壓TSC系統中常用的過零固態繼電器或集成過零觸發芯片滿足不了耐壓的需要,本文設計了專門的過零檢測及觸發電路,在器件兩端電壓過零時觸發,避免了由于電容器殘壓過高而造成的巨大沖擊電流,從而在硬件電路上實現電容器組的無過渡過程投切,電路簡單可靠。同時,在控制策略上將幾種投切判據進行了比較,采用了電壓無功復合投切判據,以無功功率作為主判據,電壓作為輔助判據,有效地克服了僅以功率因數作為投切判據的控制方式中的輕載時容易產生投切振蕩而重載時容易出現補償不充分的缺點。
上傳時間: 2013-05-24
上傳用戶:6546544
近年來,以電池作為電源的微電子產品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現低壓、低功耗的目標而不實現優良的性能(如高速)是不大妥當的。 論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩定運放輸出共模電壓,設計了共模負反饋電路,并進行了共模回路補償;在偏置電路設計中,電流鏡負載并不采用傳統的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數,對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態功耗只有9.6 mW,時延為16.8ns,開環增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態功耗達到10.2 mW,時延為12.7 ns,開環增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。
標簽: CMOSBiCMOS 低壓 低功耗
上傳時間: 2013-06-29
上傳用戶:saharawalker
院介紹了全橋逆變電路的工作方式袁探討了隕鄖月栽的柵極特性及動態開關過程遙隕鄖月栽柵原射極和柵原 集極間的寄生電容與其他分布參數的綜合作用會對驅動波形產生不利影響遙柵極驅動電壓必須有足夠 快的上升和下降速度袁使隕鄖月栽盡快開通和關斷袁以減小開通和關斷損耗遙在 隕鄖月栽導通后袁驅動電壓 應保持在垣員緣 災左右袁保證隕鄖月栽處于飽和狀態曰在 隕鄖月栽關斷期間袁隕鄖月栽 的柵極需加反向偏置電壓袁 避免隕鄖月栽 的誤動作遙最后給出了針對全橋逆變電路 隕鄖月栽 模塊設計的分立元件驅動電路及其實驗 結果遙 關鍵詞院隕鄖月栽曰全橋逆變曰驅動電路
上傳時間: 2013-05-20
上傳用戶:cy1109
PCB線路板雕刻機可根據PCB線路設計軟件(如PROTEL)設計生成的線路文件,自動、精確地制作單、雙面印制電路板。用戶只需在計算機上完成PCB文件設計并據其生成加工文件后,通過LPT通訊接口傳送給雕刻機的控制系統,雕刻機就能快速的自動完成雕刻、鉆孔、隔邊的全部功能,制作出一塊精美的線路板來,真正實現了低成本、高效率的自動化制板。該設備操作簡單,可靠性高,是高校電子、機電、計算機、控制、儀器儀表等相關專業實驗室、電子產品研發企業及科研院所、軍工單位等的理想工具。 線路板雕刻機是一種機電、軟硬件互相結合的高新科技產品,它利用PCB線路設計軟件(如PROTEL)生成的PCB文件信息,轉換為國際通用的G代碼加工文件,直接輸出給雕刻機,來控制雕刻機自動完成雕刻、鉆孔、切邊等工作。它利用物理雕刻方法,通過計算機控制,在空白的敷銅板上把不必要的銅箔銑去,形成用戶設計的線路板。使用簡單、精度高、省時、省料。
上傳時間: 2013-07-16
上傳用戶:tdyoung
本書主要闡述設計射頻與微波功率放大器所需的理論、方法、設計技巧,以及將分析計算與計算機輔助設計相結合的優化設計方法。這些方法提高了設計效率,縮短了設計周期。本書內容覆蓋非線性電路設計方法、非線性主動設備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設計、寬帶功率放大器及通信系統中的功率放大器設計。 本書適合從事射頻與微波動功率放大器設計的工程師、研究人員及高校相關專業的師生閱讀。 作者簡介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設計工程師,他曾經任教于澳大利亞Linz大學、新加坡微電子學院、莫斯科通信和信息技術大學。他目前正在講授研究班課程,在該班上,本書作為國際微波年會論文集。 目錄 第1章 雙口網絡參數 1.1 傳統的網絡參數 1.2 散射參數 1.3 雙口網絡參數間轉換 1.4 雙口網絡的互相連接 1.5 實際的雙口電路 1.5.1 單元件網絡 1.5.2 π形和T形網絡 1.6 具有公共端口的三口網絡 1.7 傳輸線 參考文獻 第2章 非線性電路設計方法 2.1 頻域分析 2.1.1 三角恒等式法 2.1.2 分段線性近似法 2.1.3 貝塞爾函數法 2.2 時域分析 2.3 NewtOn.Raphscm算法 2.4 準線性法 2.5 諧波平衡法 參考文獻 第3章 非線性有源器件模型 3.1 功率MOSFET管 3.1.1 小信號等效電路 3.1.2 等效電路元件的確定 3.1.3 非線性I—V模型 3.1.4 非線性C.V模型 3.1.5 電荷守恒 3.1.6 柵一源電阻 3.1.7 溫度依賴性 3.2 GaAs MESFET和HEMT管 3.2.1 小信號等效電路 3.2.2 等效電路元件的確定 3.2.3 CIJrtice平方非線性模型 3.2.4 Curtice.Ettenberg立方非線性模型 3.2.5 Materka—Kacprzak非線性模型 3.2.6 Raytheon(Statz等)非線性模型 3.2.7 rrriQuint非線性模型 3.2.8 Chalmers(Angek)v)非線性模型 3.2.9 IAF(Bemth)非線性模型 3.2.10 模型選擇 3.3 BJT和HBT汀管 3.3.1 小信號等效電路 3.3.2 等效電路中元件的確定 3.3.3 本征z形電路與T形電路拓撲之間的等效互換 3.3.4 非線性雙極器件模型 參考文獻 第4章 阻抗匹配 4.1 主要原理 4.2 Smith圓圖 4.3 集中參數的匹配 4.3.1 雙極UHF功率放大器 4.3.2 M0SFET VHF高功率放大器 4.4 使用傳輸線匹配 4.4.1 窄帶功率放大器設計 4.4.2 寬帶高功率放大器設計 4.5 傳輸線類型 4.5.1 同軸線 4.5.2 帶狀線 4.5.3 微帶線 4.5.4 槽線 4.5.5 共面波導 參考文獻 第5章 功率合成器、阻抗變換器和定向耦合器 5.1 基本特性 5.2 三口網絡 5.3 四口網絡 5.4 同軸電纜變換器和合成器 5.5 wilkinson功率分配器 5.6 微波混合橋 5.7 耦合線定向耦合器 參考文獻 第6章 功率放大器設計基礎 6.1 主要特性 6.2 增益和穩定性 6.3 穩定電路技術 6.3.1 BJT潛在不穩定的頻域 6.3.2 MOSFET潛在不穩定的頻域 6.3.3 一些穩定電路的例子 6.4 線性度 6.5 基本的工作類別:A、AB、B和C類 6.6 直流偏置 6.7 推挽放大器 6.8 RF和微波功率放大器的實際外形 參考文獻 第7章 高效率功率放大器設計 7.1 B類過激勵 7.2 F類電路設計 7.3 逆F類 7.4 具有并聯電容的E類 7.5 具有并聯電路的E類 7.6 具有傳輸線的E類 7.7 寬帶E類電路設計 7.8 實際的高效率RF和微波功率放大器 參考文獻 第8章 寬帶功率放大器 8.1 Bode—Fan0準則 8.2 具有集中元件的匹配網絡 8.3 使用混合集中和分布元件的匹配網絡 8.4 具有傳輸線的匹配網絡 8.5 有耗匹配網絡 8.6 實際設計一瞥 參考文獻 第9章 通信系統中的功率放大器設計 9.1 Kahn包絡分離和恢復技術 9.2 包絡跟蹤 9.3 異相功率放大器 9.4 Doherty功率放大器方案 9.5 開關模式和雙途徑功率放大器 9.6 前饋線性化技術 9.7 預失真線性化技術 9.8 手持機應用的單片cMOS和HBT功率放大器 參考文獻
上傳時間: 2013-04-24
上傳用戶:W51631
在電力系統中,無功功率是影響電網穩定的一個重要因素,它關系到整個電力系統能否安全穩定的運行,無功補償是保證電力系統高效可靠運行的有效措施之一。基于國內電力市場的需求現狀,考慮到無功補償的實現條件和經濟適應性,研制出了一種基于DSP TMS320LF2407A控制的TSC型低壓動態無功補償裝置。該裝置以實時的電網監測數據為依據,以低壓網的最佳無功補償為對象。 本文主要研究了TSC無功補償的基本原理,無功補償的控制方式和原理,以及控制器的軟、硬件的設計。在硬件設計方面,由DSP TMS320LF2407A作為主控制器,能夠實現自動采樣計算、無功自動調節、故障保護、數據存儲等功能,具有比傳統的單片機控制運算速度高,實時性好的特點。采用晶閘管控制投切電容器,完全實現了電容器的快速,無弧,無沖擊投切,具有優良的性能。在軟件上,采用C語言和匯編語言混合編程,遵循模塊化設計原則,提高了系統的通用性和維護的簡易程度。在投切原則上,與常見的功率因數控制方案相比較,采用電壓無功復合控制,避免了輕載投切振蕩,使無功調節更為合理。為了實現裝置應具有的功能,本文設計并制作了較為完整的控制電路及其外圍設備的硬件電路。它們包括觸發電路、采樣電路及通訊電路等。文中設計編寫了整個控制系統的控制程序,給出了控制軟件的結構框圖。在本文中,還設計了電容器保護電路,以及裝置在電網諧波含量超標時采取的保護措施。實驗結果表明,本裝置軟硬件設計合理,控制方法可行,系統運行可靠,達到了預期的目的。
上傳時間: 2013-04-24
上傳用戶:zaizaibang
無功功率是影響電壓穩定的一個重要因素,它關系到整個電力系統能否安全穩定的運行。由于工業企業存在大量低功率因數、沖擊性負載,導致大量無功的產生;同時,隨著電力電子技術的發展,在工業領域內大功率的電力電子設備得到廣泛運用,然而,由于電力電子設備的非線性特性,運行時又會產生大量諧波,因此,如何將無功補償與諧波抑制同時進行考慮,是未來無功補償技術領域的重要研究課題之一。 本文介紹了功率理論的發展,以及常用的無功補償方式的原理和特點,同時重點介紹了瞬時無功功率理論以及以此為基礎的TSC無功補償控制器。在硬件方面,本文設計了基于LF2407ADSP芯片的TSC控制器、控制器外圍電路及主電路三大模塊。在軟件方面,本文包括數據采集軟件、控制投切算法、觸發控制軟件三部分。其中著重介紹了無沖擊電流投入電容的設計思路,得出了一個好的電路。 軟件仿真和樣機實測結果表明,這種TSC裝置在提供動態無功功率補償和減小沖擊涌流方面具有優良的性能。
上傳時間: 2013-04-24
上傳用戶:hoperingcong
CH452是數碼管顯示驅動和鍵盤掃描控制芯片。CH452 內置時鐘振蕩電路,可以動態驅動8 位數 碼管或者64 位LED,具有BCD 譯碼、閃爍、移位、段位尋址、光柱譯碼等功能;同時還可以進行64 鍵的鍵盤掃描;CH452 通過可以級聯的4線串行接口或者2 線串行接口與單片機等交換數據;并且可 以對單片機提供上電復位信號。
上傳時間: 2013-06-08
上傳用戶:奇奇奔奔
并行總線PATA從設計至今已快20年歷史,如今它的缺陷已經嚴重阻礙了系統性能的進一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進行數據傳輸,內置數據/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領域廣泛應用,但國內尚無獨立研發的面向FPGA的SATAIP CORE,在這樣的條件下設計面向FPGA應用的SATA IP CORE具有重要的意義。 本論文對協議進行了詳細的分析,建立了SATA IP CORE的層次結構,將設備端SATA IP CORE劃分成應用層、傳輸層、鏈路層和物理層;介紹了實現該IPCORE所選擇的開發工具、開發語言和所選用的芯片;在此基礎上著重闡述協議IP CORE的設計,并對各個部分的設計予以分別闡述,并編碼實現;最后進行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現了1.5Gbps的串行傳輸鏈路;設計滿足協議需求、適合FPGA設計的并行結構,實現了多狀態機的協同工作:在高速設計中,使用了流水線方法進行并行設計,以提高速度,考慮到系統不同部分復雜度的不同,設計采用部分流水線結構;采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進行片上調試與測試,使得調試工作方便快捷、測試數據準確;嚴格按照SATA1.0a協議實現了SATA設備端IP CORE的設計。 最終測試數據表明,本論文設計的基于FPGA的SATA IP CORE滿足協議需求。設計中的SATA IP CORE具有使用方便、集成度高、成本低等優點,在固態電子硬盤SSD(Solid-State Disk)開發中應用本設計,將使開發變得方便快捷,更能夠適應市場需求。
上傳時間: 2013-06-21
上傳用戶:xzt