亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

初級工程師

  • 電氣工程基礎(chǔ)(下)

    陳慈萱-電氣工程基礎(chǔ)(下)

    標簽: 電氣工程

    上傳時間: 2013-06-23

    上傳用戶:不挑食的老鼠

  • 工程中使用的一段資源管理vhdl程序,有簡單的分頻代碼

    工程中使用的一段資源管理vhdl程序,有簡單的分頻代碼等,希望能給你幫助

    標簽: vhdl 工程 分頻 代碼

    上傳時間: 2013-08-10

    上傳用戶:sxdtlqqjl

  • 基于C5的FPGA工程并調(diào)試通過

    FPGA工程 基于C5的 調(diào)試通過 難得!!大家一起學(xué)習(xí)學(xué)習(xí)!!!

    標簽: FPGA 工程 調(diào)試

    上傳時間: 2013-08-10

    上傳用戶:330402686

  • FPGA開發(fā)光盤各章節(jié)實例的設(shè)計工程與源碼

    附錄 光盤說明\r\n本書附贈的光盤包括各章節(jié)實例的設(shè)計工程與源碼,所有工程在下列軟件環(huán)境下運行通過:\r\n? Windows XP SP2\r\n? MATLAB\r\n? Altera Quartus II \r\n? synplify8.4\r\n? modelsim_ae6.1\r\n\r\n光盤目錄與實例名稱的對應(yīng)關(guān)系如下:\r\n\r\n cht02文件夾中存放的是書中第2章中的例子,讀者可以將一些簡單例子的代碼 \r\n拷貝到MATLAB命令窗口進行運行,也可以把

    標簽: FPGA 發(fā)光 工程 源碼

    上傳時間: 2013-08-11

    上傳用戶:ecooo

  • FPGA-CPLD在軟件無線電中的工程應(yīng)用 基礎(chǔ)知識

    FPGA-CPLD在軟件無線電中的工程應(yīng)用,基礎(chǔ)知識,課件

    標簽: FPGA-CPLD 軟件無線電 工程 基礎(chǔ)知識

    上傳時間: 2013-08-13

    上傳用戶:葉立炫95

  • 很好的幾個FPGA工程設(shè)計實例,Verilog編寫

    很好的幾個FPGA工程,對提高FPGA設(shè)計有一定的幫助(注:代碼為Verilog編寫)。

    標簽: Verilog FPGA 工程 設(shè)計實例

    上傳時間: 2013-08-21

    上傳用戶:英雄

  • 在文件夾YL2440_CPLD中有做好的CPLD工程

    在文件夾YL2440_CPLD中有做好的CPLD工程,請用Xilinx ISE 6.2打開.

    標簽: CPLD 2440 YL 工程

    上傳時間: 2013-08-26

    上傳用戶:cainaifa

  • ALTERA CPLD器件的配置與下載-貢獻給初學(xué)習(xí)者

    ALTERA CPLD器件的配置與下載,貢獻給初學(xué)習(xí)者,非長有用

    標簽: ALTERA CPLD 器件

    上傳時間: 2013-08-29

    上傳用戶:tonyshao

  • 該工程文件實現(xiàn)ARM系統(tǒng)中CPLD的邏輯工作

    該工程文件實現(xiàn)ARM系統(tǒng)中CPLD的邏輯工作,起到外圍資源的邏輯地址譯碼功能

    標簽: CPLD ARM 工程

    上傳時間: 2013-09-05

    上傳用戶:zcs023047

  • EDA工程建模及其管理方法研究2

    EDA工程建模及其管理方法研究2 1 隨著微電子技術(shù)與計算機技術(shù)的日益成熟,電子設(shè)計自動化(EDA)技術(shù)在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設(shè)計應(yīng)用中顯得越來越重要。EDA技術(shù)采用“自上至下”的設(shè)計思想,允許設(shè)計人員能夠從系統(tǒng)功能級或電路功能級進行產(chǎn)品或芯片的設(shè)計,有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設(shè)計項目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來,EDA電路設(shè)計技術(shù)和工程管理方面的發(fā)展主要呈現(xiàn)出兩個趨勢: (1) 電路的集成水平已經(jīng)進入了深亞微米的階段,其復(fù)雜程度以每年58%的幅度迅速增加,芯片設(shè)計的抽象層次越來越高,而產(chǎn)品的研發(fā)時限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復(fù)雜。從前期的整體設(shè)計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復(fù)的驗證和修改,單靠個人力量無法完成。IC芯片的開發(fā)已經(jīng)實行多人分組協(xié)作。由此可見,如何提高設(shè)計的抽象層次,在較短時間內(nèi)設(shè)計出較高性能的芯片,如何改進EDA工程管理,保證芯片在多組協(xié)作設(shè)計下的兼容性和穩(wěn)定性,已經(jīng)成為當前EDA工程中最受關(guān)注的問題。

    標簽: EDA 工程建模 管理方法

    上傳時間: 2013-11-10

    上傳用戶:yan2267246

主站蜘蛛池模板: 蓬安县| 嘉兴市| 青田县| 海原县| 河曲县| 青田县| 南康市| 南阳市| 桦南县| 珲春市| 花莲县| 章丘市| 浪卡子县| 大田县| 雷山县| 鄱阳县| 图片| 黄龙县| 浦县| 彰武县| 堆龙德庆县| 合阳县| 平湖市| 无极县| 安泽县| 栾城县| 汉寿县| 龙陵县| 齐齐哈尔市| 勃利县| 黑水县| 汉沽区| 武邑县| 云林县| 吉木萨尔县| 天全县| 杭锦旗| 綦江县| 绥滨县| 长沙县| 黔江区|