建立在數(shù)據(jù)率轉(zhuǎn)換技術(shù)之上的寬帶數(shù)字偵察接收機(jī)要求能夠?qū)崿F(xiàn)高截獲概率、高靈敏度、近乎實(shí)時(shí)的信號(hào)處理能力。雙信號(hào)數(shù)據(jù)率轉(zhuǎn)換技術(shù)是寬帶數(shù)字偵察接收機(jī)關(guān)鍵技術(shù)之一,是解決寬帶數(shù)字接收機(jī)中前端高速ADC采樣的高速數(shù)據(jù)流與后端DSP處理速度之間瓶頸問題的可行方案。測(cè)頻技術(shù)以及帶通濾波,即寬帶數(shù)字下變頻技術(shù),是實(shí)現(xiàn)數(shù)據(jù)率轉(zhuǎn)換系統(tǒng)的關(guān)鍵技術(shù)。本文首先介紹了寬帶數(shù)字偵察接收關(guān)鍵技術(shù)之一的數(shù)據(jù)率轉(zhuǎn)換技術(shù),著重研究了快速、高精度雙信號(hào)測(cè)頻算法以及實(shí)驗(yàn)系統(tǒng)硬件實(shí)現(xiàn)。論文主要工作如下: (1)分析了現(xiàn)代電子偵察環(huán)境下的信號(hào)特征,指出寬帶數(shù)字接收機(jī)必須滿足寬監(jiān)視帶寬、流水作業(yè)以及近實(shí)時(shí)的響應(yīng)時(shí)間。給出了一種頻率引導(dǎo)式的數(shù)字接收機(jī)方案,簡(jiǎn)要介紹這種接收機(jī)的關(guān)鍵技術(shù)——快速、高精度頻率估計(jì)以及高效的數(shù)據(jù)率轉(zhuǎn)換。 (2)介紹了FFT技術(shù)在測(cè)頻算法中的應(yīng)用,比較了FFT專用芯片及其優(yōu)點(diǎn)和缺點(diǎn),指出為了滿足實(shí)時(shí)處理要求,必須選用FPGA設(shè)計(jì)FFT模塊。 (3)在分析常規(guī)的插值算法基礎(chǔ)上,提出了一種單信號(hào)的快速插值頻率估計(jì)方法,只需三個(gè)FFT變換系數(shù)的實(shí)部構(gòu)造頻率修正項(xiàng),計(jì)算量低。該方法具有精度高、測(cè)頻速率快的特點(diǎn)。 (4)基于DFT理論和自相關(guān)理論,提出了結(jié)合FFT和自相關(guān)的雙信號(hào)頻率估計(jì)算法。該方法先用DFT估計(jì)其中一個(gè)信號(hào)的頻率和幅度,以此頻率對(duì)信號(hào)解調(diào)并對(duì)消該頻率成分,最后利用自相關(guān)理論估計(jì)出另一個(gè)信號(hào)的頻率。 (5)基于DFT理論和FFT技術(shù),研究了信號(hào)平方與FFT結(jié)合的雙信號(hào)頻率估計(jì)算法。根據(jù)信號(hào)中兩頻率分量的幅度比,只需一次一維平方信號(hào)譜峰搜索,就可以得到雙信號(hào)的和頻與差頻分量的估計(jì)值,并利用插值技術(shù)提高測(cè)頻精度。該算法能夠精確地估計(jì)頻率間隔小的雙信號(hào)頻率,且容易地?cái)U(kuò)展到復(fù)信號(hào),F(xiàn)PGA硬件實(shí)現(xiàn)容易。 (6)基于現(xiàn)代譜分析理論,研究了基于AR(2)模型的雙信號(hào)頻率估計(jì)算法。方法在利用AR(2)模型系數(shù)估計(jì)雙正弦信號(hào)頻率之和的同時(shí),利用FFT快速測(cè)頻算法估計(jì)其中強(qiáng)信號(hào)分量的頻率值。算法仿真驗(yàn)證和性能分析表明了提出的算法能快速高精度地估計(jì)雙信號(hào)頻率。 (7)給出了基于頻譜重心算法的雷達(dá)雙信號(hào)頻率估計(jì)的FPGA硬件實(shí)現(xiàn)架構(gòu),并進(jìn)行了時(shí)序仿真。 (8)討論了雙信號(hào)帶寬匹配接收系統(tǒng)的硬件設(shè)計(jì)方案,給出了快速測(cè)頻及帶寬估計(jì)模塊設(shè)計(jì)。
上傳時(shí)間: 2013-06-02
上傳用戶:youke111
隨著計(jì)算機(jī)技術(shù)、半導(dǎo)體技術(shù)、微電子技術(shù)技術(shù)的不斷融合,嵌入式系統(tǒng)的應(yīng)用得到了迅猛發(fā)展。本文以嵌入式系統(tǒng)開發(fā)為背景,研究基于ARM和μC/OS-II的嵌入式系統(tǒng)及其在加密解密模塊中的應(yīng)用。 本文在介紹了嵌入式系統(tǒng)和硬件實(shí)現(xiàn)Rijndael算法的研究現(xiàn)狀之后,簡(jiǎn)要概述了Rijndael加密算法的結(jié)構(gòu)、輪變換、密鑰擴(kuò)展和該加密模塊選用Rijndael算法的原因以及ARM系列微處理器選型和S3C44BOX芯片體系結(jié)構(gòu)、開發(fā)板平臺(tái)的選擇和板上主體硬件電路等相關(guān)內(nèi)容。 在深入地研究了Rijndael加密算法之后以及根據(jù)嵌入式系統(tǒng)的一般要求,本文設(shè)計(jì)了一個(gè)基于ARM和μC/OS-II的嵌入式加密模塊。該加密模塊采用了32位高性能ARM微處理器S3C44BOX為硬件核心,并以嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II為軟件平臺(tái),在ARM ADS1.2環(huán)境下進(jìn)行系統(tǒng)軟件開發(fā)。該加密模塊充分地利用了ARM微處理器性能高、功耗低和成本低的優(yōu)勢(shì)以及發(fā)揮了μC/OS-II可移植性好、穩(wěn)定性和可靠性高的優(yōu)點(diǎn)。 本文重點(diǎn)論述了嵌入式加密模塊BootLoader文件的裝載、I/O端口初始化、基于S3C44BOX微處理器的μC/OS-II移植及應(yīng)用軟件部分中任務(wù)和模塊的流程設(shè)計(jì)。在該加密模塊應(yīng)用軟件設(shè)計(jì)部分中,對(duì)各個(gè)任務(wù)的創(chuàng)建、定義、優(yōu)先級(jí)設(shè)置和事件的定義、對(duì)文件的操作進(jìn)行了設(shè)計(jì),并且按照系統(tǒng)軟件設(shè)計(jì)的流程描述了模塊所有任務(wù)和部分子模塊的功能。
標(biāo)簽: ARM COS 嵌入式 加密系統(tǒng)
上傳時(shí)間: 2013-05-24
上傳用戶:Alibabgu
近年來,隨著微電子技術(shù)的高速發(fā)展,數(shù)字圖像壓縮編碼技術(shù)的逐漸成熟,實(shí)時(shí)圖象處理在多媒體、HDTV、圖像通信等領(lǐng)域有著越來越廣泛的應(yīng)用,圖像壓縮/解壓的IC芯片也已成為多媒體技術(shù)的核心,實(shí)現(xiàn)這些算法芯片的研究成為信息產(chǎn)業(yè)的新熱點(diǎn).該文基于FPGA設(shè)計(jì)了JPEG圖像壓縮編解碼芯片,通過改進(jìn)算法優(yōu)化結(jié)構(gòu),在合理地利用硬件資源的條件下,有效地挖掘出算法內(nèi)在的并行性.在JPEG編碼器設(shè)計(jì)中,改進(jìn)了JEONG的DCT變換算法,采用流水線優(yōu)化算法解決時(shí)間并行性問題,提高了DCT/IDCT模塊的運(yùn)算速度;設(shè)計(jì)了基于查找表結(jié)構(gòu)的定點(diǎn)乘法器,便于在設(shè)計(jì)中共享乘法單元,以適應(yīng)流水線設(shè)計(jì)的要求;依據(jù)Huffman編碼表的規(guī)律性,采用并行查找表結(jié)構(gòu),用較少的存儲(chǔ)單元完成Huffman編解碼的運(yùn)算,同時(shí)也提高了編解碼速度.在JPEG解碼器設(shè)計(jì)中,根據(jù)Huffman碼字本身的特點(diǎn)和JPEG標(biāo)準(zhǔn),設(shè)計(jì)了一種Huffman碼字分組結(jié)構(gòu),基于該結(jié)構(gòu)提出分組Huffman查找表及地址編碼的設(shè)計(jì)方法,進(jìn)而完成了新的快速Huffman解碼算法及其模塊設(shè)計(jì).整個(gè)設(shè)計(jì)及其各個(gè)模塊都在ALTERA公司的EDA工具QUARTUSII平臺(tái)上進(jìn)行了邏輯綜合及功能和時(shí)序仿真.綜合和仿真結(jié)果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達(dá)到了較高的工作頻率,在速度和資源利用率方面均達(dá)到了較優(yōu)的狀態(tài),可滿足實(shí)時(shí)JPEG圖像編解碼的要求.在邏輯設(shè)計(jì)的基礎(chǔ)上,該設(shè)計(jì)可以進(jìn)一步作硬件仿真和實(shí)驗(yàn),將源代碼燒錄進(jìn)FPGA芯片,作為獨(dú)立器件或有自主知識(shí)產(chǎn)權(quán)的JPEG IP模塊,應(yīng)用于可視電話、手機(jī)和會(huì)議電視等低成本JPEG編解碼系統(tǒng)的實(shí)現(xiàn).
標(biāo)簽: FPGA JPEG 編解碼 芯片設(shè)計(jì)
上傳時(shí)間: 2013-05-31
上傳用戶:yuying4000
利用混沌的對(duì)初值和參數(shù)敏感、偽隨機(jī)以及遍歷等特性設(shè)計(jì)的加密方案,相對(duì)傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴(kuò)散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實(shí)現(xiàn),這些實(shí)現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實(shí)現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場(chǎng)可編程門陣列)并行實(shí)現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對(duì)傳統(tǒng)LFSR(線性反饋移位寄存器)進(jìn)行改進(jìn),采用非線性的混沌方程代替LFSR中的線性反饋方程,進(jìn)而構(gòu)造出基于混沌偽隨機(jī)數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴(kuò)展到三維空間;同時(shí),引入另一種混沌映射對(duì)圖像數(shù)據(jù)進(jìn)行擴(kuò)散操作,以有效地抵抗統(tǒng)計(jì)和差分攻擊.對(duì)于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內(nèi)功能模塊設(shè)計(jì)、加密效果以及硬件性能分析等.其中,序列密碼硬件實(shí)現(xiàn)方案,在不考慮通信延時(shí)的情況下,可以達(dá)到每秒61.622兆字節(jié)的加密速度.實(shí)驗(yàn)結(jié)果表明,這兩種加密算法的FPGA實(shí)現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.
標(biāo)簽: FPGA 混沌 加密芯片 技術(shù)研究
上傳時(shí)間: 2013-04-24
上傳用戶:yx007699
本文對(duì)基于FPGA的CCSDS圖像壓縮和AES加密算法的實(shí)現(xiàn)進(jìn)行了研究。主要完成的工作有: (1)深入研究CCSDS圖像壓縮算法,并根據(jù)其編碼方案,設(shè)計(jì)并實(shí)現(xiàn)了相應(yīng)的編解碼器。從算法性能和硬件實(shí)現(xiàn)復(fù)雜度兩個(gè)方面,將該算法與具有類似算法結(jié)構(gòu)的JPEG2000和SPIHT圖像壓縮算法作比較分析; (2)利用硬件描述語言VerilogHDL實(shí)現(xiàn)CCSDS圖像壓縮算法和AES加密算法; (3)優(yōu)化算法復(fù)雜度較大的功能模塊,如小波變換模塊等。使用雙端口內(nèi)存模塊增加數(shù)據(jù)讀寫速度,利用DSP塊處理核心運(yùn)算單元,從而很大程度上提高了模塊的運(yùn)行速度,并降低了芯片的使用面積; (4)設(shè)計(jì)并實(shí)現(xiàn)系統(tǒng)的模塊級(jí)流水線,在幾乎不增加占用芯片面積的情況下,提高了系統(tǒng)的數(shù)據(jù)吞吐量; (5)在QuartusⅡ和ModelSim仿真環(huán)境下對(duì)該系統(tǒng)進(jìn)行模塊級(jí)和系統(tǒng)級(jí)的功能仿真、時(shí)序仿真和驗(yàn)證。在硬件系統(tǒng)測(cè)試階段,設(shè)計(jì)并實(shí)現(xiàn)FPGA與PC機(jī)的串口通信模塊,提高了系統(tǒng)驗(yàn)證的工作效率。
上傳時(shí)間: 2013-05-19
上傳用戶:1757122702
回波抵消器在免提電話、無線產(chǎn)品、IP電話、ATM語音服務(wù)和電話會(huì)議等系統(tǒng)中,都有著重要的應(yīng)用。在不同應(yīng)用場(chǎng)合對(duì)回波抵消器的要求并不完全相同,本文主要研究應(yīng)用于電話系統(tǒng)中的電回波抵消器。電回波是由于語音信號(hào)在電話網(wǎng)中傳輸時(shí)由于阻抗不匹配而產(chǎn)生的。 傳統(tǒng)回波抵消器主要是基于通用DSP處理器實(shí)現(xiàn)的,這種回波抵消器在系統(tǒng)實(shí)時(shí)性要求不高的場(chǎng)合能很好的滿足回波抵消的性能要求,但是在實(shí)時(shí)性要求較高的場(chǎng)合,其處理速度等性能方面已經(jīng)不能滿足系統(tǒng)高速、實(shí)時(shí)的需要。現(xiàn)代大容量、高速度的FPGA的出現(xiàn),克服了上訴方案的諸多不足。用FPGA來實(shí)現(xiàn)數(shù)字信號(hào)處理可以很好地解決并行性和速度問題,且其靈活的可配置特性使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測(cè)試和硬件升級(jí)。 本文研究目標(biāo)是如何在FPGA芯片上實(shí)現(xiàn)回波抵消器,完成的主要工作有: (1)深入研究了回波抵消器各模塊算法,包括自適應(yīng)濾波算法、遠(yuǎn)端檢測(cè)算法、雙講檢測(cè)算法、NLP算法、舒適噪聲產(chǎn)生算法,并實(shí)現(xiàn)了這些算法的C程序。 (2)深入研究了回波抵消器基于FPGA的設(shè)計(jì)流程與實(shí)現(xiàn)方法,并利用硬件描述語言Verilog HDL實(shí)現(xiàn)了各部分算法。 (3)在OuartusⅡ和ModelSim仿真環(huán)境下對(duì)該系統(tǒng)進(jìn)行模塊級(jí)和系統(tǒng)級(jí)的功能仿真、時(shí)序仿真和驗(yàn)證。并在FPGA硬件平臺(tái)上實(shí)現(xiàn)了該系統(tǒng)。 (4)根據(jù)ITU-T G.168的標(biāo)準(zhǔn)和建議,對(duì)設(shè)計(jì)進(jìn)行了大量的主、客測(cè)試,各項(xiàng)測(cè)試結(jié)果均達(dá)到或優(yōu)于G.168的要求。
上傳時(shí)間: 2013-06-23
上傳用戶:123啊
這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對(duì)象,系統(tǒng)硬件設(shè)計(jì)以DSP和FPGA為實(shí)現(xiàn)平臺(tái),采用以DSP實(shí)現(xiàn)其加密算法、以FPGA實(shí)現(xiàn)其外圍電路,對(duì)數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計(jì)。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢(shì),提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計(jì)方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì),同時(shí)對(duì)系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計(jì),并進(jìn)行 PCB設(shè)計(jì)。其次采用從上而下的設(shè)計(jì)方式,對(duì)FPGA實(shí)現(xiàn)的邏輯功能劃分為各個(gè)功能模塊,然后再對(duì)各個(gè)模塊進(jìn)行設(shè)計(jì)、仿真。采用Quartus Ⅱ7.2軟件對(duì)FPGA實(shí)現(xiàn)的邏輯功能進(jìn)行設(shè)計(jì)、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時(shí)鐘頻率達(dá)到229.89MHz,流加密模塊的最高時(shí)鐘頻率達(dá)到331.27MHz,對(duì)于實(shí)際的碼流來說,具有比較大的時(shí)序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時(shí)序;包處理模塊實(shí)現(xiàn)對(duì)加密后數(shù)據(jù)的包處理。最后對(duì)條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計(jì)。 ECC設(shè)計(jì)時(shí)采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢(shì)。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進(jìn)行驗(yàn)證,并下載至ADSP BF-535評(píng)估板上運(yùn)行。輸出結(jié)果表明:有限域運(yùn)算匯編語言編程的實(shí)現(xiàn)方式,其運(yùn)行速度明顯提高, 192位加法提高380個(gè)時(shí)鐘周期,32位乘法提高92個(gè)時(shí)鐘周期;ECC與AES達(dá)到加密要求。上述工作對(duì)數(shù)字電視條件接收系統(tǒng)的設(shè)計(jì)具有實(shí)際的應(yīng)用價(jià)值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs
標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)
上傳時(shí)間: 2013-07-03
上傳用戶:www240697738
單片機(jī)應(yīng)用技術(shù)選編(9) 目錄 第一章 專題論述1.1 集成電路進(jìn)入片上系統(tǒng)時(shí)代(2)1.2 系統(tǒng)集成芯片綜述(10)1.3 Java嵌入技術(shù)綜述(18)1.4 Java的線程機(jī)制(23)1.5 嵌入式系統(tǒng)中的JTAG接口編程技術(shù)(29)1.6 EPAC器件技術(shù)概述及應(yīng)用(37)1.7 VHDL設(shè)計(jì)中電路簡(jiǎn)化問題的探討(42)1.8 8031芯片主要模塊的VHDL描述與仿真(48)1.9 ISP技術(shù)在數(shù)字系統(tǒng)設(shè)計(jì)中的應(yīng)用(59)1.10 單片機(jī)單總線技術(shù)(64)1.11 智能信息載體iButton及其應(yīng)用(70)1.12 基于單片機(jī)的高新技術(shù)產(chǎn)品加密方法探討(76)1.13 新一代私鑰加密標(biāo)準(zhǔn)AES進(jìn)展與評(píng)述(80)1.14 基于單片機(jī)的實(shí)時(shí)3DES加密算法的實(shí)現(xiàn)(86)1.15 ATA接口技術(shù)(90)1.16 基于IDE硬盤的高速數(shù)據(jù)存儲(chǔ)器研究(98)1.17 模擬比較器的應(yīng)用(102) 第二章 綜合應(yīng)用技術(shù)2.1 閃速存儲(chǔ)器硬件接口和程序設(shè)計(jì)中的關(guān)鍵技術(shù)(126)2.2 51單片機(jī)節(jié)電模式的應(yīng)用(131)2.3 分布式實(shí)時(shí)應(yīng)用的兩個(gè)重要問題(137)2.4 分布式運(yùn)算單元的原理及其實(shí)現(xiàn)方法(141)2.5 用PLD器件設(shè)計(jì)邏輯電路時(shí)的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象(147)2.6 IRIG?B格式時(shí)間碼解碼接口卡電路設(shè)計(jì)(150)2.7 一種基于單片機(jī)時(shí)頻信號(hào)處理的實(shí)用方法(155)2.8 射頻接收系統(tǒng)晶體振蕩電路的設(shè)計(jì)與分析(161)2.9 揭開ΣΔ ADC的神秘面紗(166)2.10 過采樣高階A/D轉(zhuǎn)換器的硬件實(shí)現(xiàn)(172)2.11 A/D轉(zhuǎn)換的計(jì)算與編程(176)2.12 一種提高單片機(jī)內(nèi)嵌式A/D分辨力的方法(179)2.13 單片微型計(jì)算機(jī)多字節(jié)浮點(diǎn)快速相對(duì)移位法開平方運(yùn)算的實(shí)現(xiàn)(182)2.14 單片微型計(jì)算機(jī)多字節(jié)浮點(diǎn)除法快速掃描運(yùn)算的實(shí)現(xiàn)(186)2.15 DSP芯片與觸摸屏的接口控制(188)第三章 操作系統(tǒng)與軟件技術(shù)3.1 嵌入式系統(tǒng)中的實(shí)時(shí)操作系統(tǒng)(192)3.2 嵌入式系統(tǒng)的開發(fā)利器——Windows CE操作系統(tǒng)(197)3.3 介紹一種實(shí)時(shí)操作系統(tǒng)DSP/BIOS(203)3.4 實(shí)時(shí)操作系統(tǒng)用于嵌入式應(yīng)用系統(tǒng)的設(shè)計(jì)(212)3.5 實(shí)時(shí)Linux操作系統(tǒng)初探(217)3.6 Linux網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)程序分析與設(shè)計(jì)(223)3.7 在51系列單片機(jī)上實(shí)現(xiàn)非搶先式消息驅(qū)動(dòng)機(jī)制的RTOS(229)3.8 用結(jié)構(gòu)化程序設(shè)計(jì)思想指導(dǎo)匯編語言開發(fā)(236)3.9 單片機(jī)高級(jí)語言C51與匯編語言ASM51的通用接口(240)3.10 ASM51無參數(shù)化調(diào)用C51函數(shù)的實(shí)現(xiàn)(245)3.11 TMS320C3X的匯編語言和C語言及混合編程技術(shù)(249)3.12 TMS320C6000嵌入式系統(tǒng)優(yōu)化編程的研究(254)3.13 TMS320C54X軟件模擬實(shí)現(xiàn)UART技術(shù)(260)3.14 W78E516及其在系統(tǒng)編程的實(shí)現(xiàn)(265)3.15 鍵盤鍵入信號(hào)軟件處理方法探討(272)3.16 單片機(jī)系統(tǒng)中數(shù)字濾波的算法(276)第四章 網(wǎng)絡(luò)、通信與數(shù)據(jù)傳送 4.1 實(shí)時(shí)單片機(jī)通信網(wǎng)絡(luò)中的內(nèi)存管理(284)4.2 CRC16編碼在單片機(jī)數(shù)據(jù)傳輸系統(tǒng)中的實(shí)現(xiàn)(288)4.3 在VC++中用ActiveX控件實(shí)現(xiàn)與單片機(jī)的串行通信(293)4.4 利用Windows API函數(shù)構(gòu)造C++類實(shí)現(xiàn)串行通信(298)4.5 用Win32 API實(shí)現(xiàn)PC機(jī)與多單片機(jī)的串行通信(304)4.6 GPS接收機(jī)與PC機(jī)串行通信技術(shù)的開發(fā)與應(yīng)用(311)4.7 TCP/IP協(xié)議問題透析(316)4.8 單片機(jī)的MODEM通信(328)4.9 無線串行接口電路設(shè)計(jì)(335)4.10 通用無線數(shù)據(jù)傳輸電路設(shè)計(jì)(340)4.11 FX909在無線高速M(fèi)ODEM中的應(yīng)用(343)4.12 藍(lán)牙——短距離無線連接新技術(shù)(348)4.13 藍(lán)牙技術(shù)——一種短距離的無線連接技術(shù)(351)4.14 藍(lán)牙芯片及其應(yīng)用(357)4.15 BlueCoreTM01藍(lán)牙芯片的特性與應(yīng)用(361)4.16 內(nèi)嵌微控制器的無線數(shù)據(jù)發(fā)射器的特性及應(yīng)用(365)第五章 新器件及其應(yīng)用技術(shù)5.1 一種全新結(jié)構(gòu)的微控制器——Triscend E5(372)5.2 PSD8XXF的在系統(tǒng)編程技術(shù)(376)5.3 PSD813F1及其接口編程技術(shù)(382)5.4 一種優(yōu)越的可編程邏輯器件——ISP器件(387)5.5 ISPPLD原理及其設(shè)計(jì)應(yīng)用(393)5.6 ispPAC10在系統(tǒng)可編程模擬電路及其應(yīng)用(397)5.7 在系統(tǒng)可編程器件ispPAC80及其應(yīng)用(404)5.8 采用ispLSI1016設(shè)計(jì)高精度光電碼盤計(jì)數(shù)器(408)5.9 基于ADμC812的一種儀表開發(fā)平臺(tái)(413)5.10 基于P87LPC764的ΣΔ ADC應(yīng)用設(shè)計(jì)方法(418)5.11 MP3解碼芯片組及其應(yīng)用(431)5.12 射頻IC卡E5550原理及應(yīng)用(434)5.13 HD7279A鍵盤顯示驅(qū)動(dòng)芯片及應(yīng)用(439)5.14 基于SPI接口的ISD4104系列語音錄放芯片及其應(yīng)用(444)5.15 解決DS1820通信誤碼問題的方法(450)5.16 數(shù)字電位器在測(cè)量放大器中的應(yīng)用(455)第六章 總線及其應(yīng)用技術(shù)6.1 按平臺(tái)模式設(shè)計(jì)的虛擬I2C總線軟件包VIIC(462)6.2 虛擬I2C總線軟件包的開發(fā)及其應(yīng)用(470)6.3 RS485總線的理論與實(shí)踐(479)6.4 RS232至RS485/RS422接口的智能轉(zhuǎn)換器(484)6.5 實(shí)用隔離型RS485通信接口的設(shè)計(jì)(489)6.6 幾種RS485接口收發(fā)方向轉(zhuǎn)換方法(495)6.7 LonWorks總線技術(shù)及發(fā)展(498)6.8 LonWorks網(wǎng)絡(luò)監(jiān)控的簡(jiǎn)單實(shí)現(xiàn)(505)6.9 現(xiàn)場(chǎng)總線CANbus與RS485之間透明轉(zhuǎn)換的實(shí)現(xiàn)(509)6.10 居室自動(dòng)化系統(tǒng)中的X10和CE總線(513)6.11 通用串行總線USB(519)6.12 USB2.0技術(shù)概述(524)6.13 帶通用串行總線USB接口的單片機(jī)EZUSB(530)6.14 嵌入式處理器中的慢總線技術(shù)應(yīng)用(536)6.15 SPI串行總線在單片機(jī)8031應(yīng)用系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn)(540)第七章 可靠性及安全性技術(shù)7.1 軟件可靠性及其評(píng)估(546)7.2 網(wǎng)絡(luò)通信中的基本安全技術(shù)(554)7.3 數(shù)字語音混沌保密通信系統(tǒng)及硬件實(shí)現(xiàn)(560)7.4 偽隨機(jī)序列及PLD實(shí)現(xiàn)在程序和系統(tǒng)加密中的應(yīng)用(565)7.5 增強(qiáng)單片機(jī)系統(tǒng)可靠性的若干措施(569)7.6 FPGA中的空間輻射效應(yīng)及加固技術(shù)(573)7.7 一種雙機(jī)備份系統(tǒng)的軟實(shí)現(xiàn)(577)7.8 計(jì)算機(jī)系統(tǒng)容錯(cuò)技術(shù)的應(yīng)用(581)7.9 容錯(cuò)系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法(585)7.10 基于MAX110的容錯(cuò)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)(589)7.11 冗余式時(shí)鐘源電路(593)7.12 微機(jī)控制系統(tǒng)的抗干擾技術(shù)應(yīng)用(599)7.13 單片開關(guān)電源瞬態(tài)干擾及音頻噪聲抑制技術(shù)(604)7.14 單片機(jī)應(yīng)用系統(tǒng)程序運(yùn)行出軌問題研究(608)7.15 分布式系統(tǒng)故障卷回恢復(fù)技術(shù)研究與實(shí)踐(613)第八章 典型應(yīng)用實(shí)例8.1 基于單片機(jī)系統(tǒng)采用DMA塊傳輸方式實(shí)現(xiàn)高速數(shù)據(jù)采集(620)8.2 GPS數(shù)據(jù)采集卡的設(shè)計(jì)(624)8.3 一種新型非接觸式IC卡識(shí)別系統(tǒng)研究(629)8.4 自適應(yīng)調(diào)整增益的單片機(jī)數(shù)據(jù)采集系統(tǒng)(633)8.5 利用光纖發(fā)射/接收器對(duì)實(shí)現(xiàn)遠(yuǎn)距離高速數(shù)據(jù)采集(639)8.6 一種頻率編碼鍵盤的設(shè)計(jì)與實(shí)現(xiàn)(645)8.7 高準(zhǔn)確度時(shí)鐘程序算法(649)8.8 旋轉(zhuǎn)編碼器的抗抖動(dòng)計(jì)數(shù)電路(652)8.9 利用X9241實(shí)現(xiàn)高分辨率數(shù)控電位器(656)8.10 基于AD2S80A的高精度位置檢測(cè)系統(tǒng)及其在機(jī)器人控制中的應(yīng)用(661)第九章 文章摘要一、專題論述(670)1.1 微控制器的發(fā)展趨勢(shì)(670)1.2 系統(tǒng)微集成技術(shù)的發(fā)展(670)1.3 多芯片組件技術(shù)及其應(yīng)用(671)1.4 MCS51和80C51系列單片機(jī)(671)1.5 PSD813器件在單片機(jī)系統(tǒng)中的應(yīng)用(671)1.6 主輔單片機(jī)系統(tǒng)的設(shè)計(jì)及應(yīng)用(671)1.7 一種雙單片機(jī)結(jié)構(gòu)的微機(jī)控制器(671)1.8 用PC機(jī)直接開發(fā)單片機(jī)系統(tǒng)(672)1.9 單片機(jī)系統(tǒng)大容量存儲(chǔ)器擴(kuò)展技術(shù)(672)1.10 高性能微處理器性能模型設(shè)計(jì)(672)1.11 閃速存儲(chǔ)器的選擇與接口(672)1.12 串行存儲(chǔ)器接口的比較及選擇(672)1.13 移位寄存器分析方法的研究(673)1.14 GPS的時(shí)頻系統(tǒng)(673)1.15 一種基于C語言的虛擬儀器系統(tǒng)實(shí)現(xiàn)方法(673)1.16 智能家庭網(wǎng)絡(luò)研究綜述(673)1.17 用C51實(shí)現(xiàn)電力部多功能電能表通信規(guī)約(674)1.18 測(cè)控系統(tǒng)中采樣數(shù)據(jù)的預(yù)處理(674)1.19 數(shù)據(jù)采集系統(tǒng)動(dòng)態(tài)特性的總體評(píng)價(jià)(674)1.20 一個(gè)高速準(zhǔn)確的手寫數(shù)字識(shí)別系統(tǒng)(674)1.21 日本理光實(shí)時(shí)時(shí)鐘集成電路發(fā)展歷史及現(xiàn)狀(675)1.22 單片開關(guān)電源的發(fā)展及其應(yīng)用(675)二、綜合應(yīng)用技術(shù)(676)2.1 MCS51系列單片機(jī)在SDH系統(tǒng)中的應(yīng)用(676)2.2 公共閃存接口在Flash Memory程序設(shè)計(jì)中的應(yīng)用(676)2.3 應(yīng)用IA MMXTM技術(shù)的離散余弦變換(676)2.4 串行實(shí)時(shí)時(shí)鐘芯片DS1302程序設(shè)計(jì)中的問題與對(duì)策(676)2.5 數(shù)字傳感器及其應(yīng)用(677)2.6 電阻式溫度傳感器的系列化設(shè)計(jì)及其應(yīng)用(677)2.7 溫度傳感器及其與微處理器接口(677)2.8 AD7416數(shù)字溫度傳感器及其應(yīng)用(677)2.9 隔離放大器及其應(yīng)用(677)2.10 高速A/D轉(zhuǎn)換器動(dòng)態(tài)參數(shù)(678)2.11 V/F變換在單片機(jī)系統(tǒng)中的應(yīng)用(678)2.12 微處理器內(nèi)嵌式模數(shù)轉(zhuǎn)換器在精密儀器中的應(yīng)用研究(678)2.13 電子秤非線性自動(dòng)修正方法(678)2.14 光耦傳輸?shù)姆蔷€性校正(678)2.15 高斯濾波器在實(shí)時(shí)系統(tǒng)中的快速實(shí)現(xiàn)(679)2.16 用在系統(tǒng)可編程模擬器件實(shí)現(xiàn)雙二階型濾波器(679)2.17 最小二乘法在高精度溫度測(cè)量中的應(yīng)用(679)2.18 提高實(shí)時(shí)頻率測(cè)量范圍和精度新方法(679)2.19 具有微控制器的智能儀表設(shè)計(jì)與應(yīng)用(679)2.20 用C語言編程的數(shù)據(jù)采集系統(tǒng)(680)2.21 大動(dòng)態(tài)范圍浮點(diǎn)A/D數(shù)據(jù)采集器的設(shè)計(jì)(680)2.22 基于PCI高速數(shù)據(jù)采集系統(tǒng)(680)2.23 一種基于PC機(jī)的高速16位并行數(shù)據(jù)采集接口(680)2.24 數(shù)據(jù)采集系統(tǒng)中增強(qiáng)型并行接口(EPP)電路的設(shè)計(jì)(681)2.25 用增強(qiáng)型并行接口EPP協(xié)議擴(kuò)展計(jì)算機(jī)的ISA接口(681)2.26 基于增強(qiáng)型并行接口EPP的便攜式高速數(shù)據(jù)采集系統(tǒng)(681)2.27 增強(qiáng)型并行接口EPP協(xié)議及其在CAN監(jiān)控節(jié)點(diǎn)中的應(yīng)用(681)2.28 利用增強(qiáng)型并行接口協(xié)議傳輸圖像文件(681)2.29 用并行接口進(jìn)行數(shù)據(jù)采集(682)2.30 高信噪比的VFC/DPLL數(shù)據(jù)采集裝置(682)2.31 高精度數(shù)字式轉(zhuǎn)速測(cè)量系統(tǒng)的研究(682)2.32 用單片機(jī)測(cè)量相位差的新方法(682)2.33 交流采樣在電力系統(tǒng)中應(yīng)用(682)2.34 同步圖形存儲(chǔ)器IS42G32256的電源與應(yīng)用(683)2.35 IBM?PC處理10MHz高速模擬信號(hào)的研究(683)2.36 MCS51系列單片機(jī)存儲(chǔ)容量擴(kuò)展方法(683)2.37 用單片機(jī)實(shí)現(xiàn)數(shù)字相位變換器的設(shè)計(jì)方法(683)2.38 一種新的可重配置的串口擴(kuò)展方案(683)2.39 VB環(huán)境下對(duì)雙端口RAM物理讀寫的實(shí)現(xiàn)(684)2.40 雙CPU實(shí)現(xiàn)遠(yuǎn)程多鍵盤鼠標(biāo)交互(684)2.41 兩種電阻時(shí)間變換器設(shè)計(jì)與分析(684)2.42 液晶顯示器的接口和編程技巧(684)2.43 一種簡(jiǎn)單的電機(jī)變頻調(diào)速方案及其應(yīng)用(684)2.44 基于單片機(jī)的火控系統(tǒng)符號(hào)產(chǎn)生器電路原理設(shè)計(jì)(685)2.45 A/D轉(zhuǎn)換器性能的改善方法(685)2.46 快速小波變換算法與信噪分離(685)2.47 80C196MC/MD單片機(jī)多個(gè)中斷程序的同步問題(685)三、操作系統(tǒng)及軟件技術(shù)(686)3.1 嵌入式軟件技術(shù)的現(xiàn)狀與發(fā)展動(dòng)向(686)3.2 什么是嵌入式實(shí)時(shí)操作系統(tǒng)(686)3.3 實(shí)時(shí)多任務(wù)系統(tǒng)中的一些基本概念(686)3.4 一個(gè)源碼公開的實(shí)時(shí)內(nèi)核(687)3.5 Windows CE的實(shí)時(shí)性分析(687)3.6 串口通信多線程實(shí)現(xiàn)的分析(687)3.7 基于中間件的開發(fā)研究(688)3.8 Windows 95下實(shí)時(shí)控制軟件設(shè)計(jì)的研究(688)3.9 Windows NT 4.0下設(shè)備驅(qū)動(dòng)程序的開發(fā)與應(yīng)用(688)3.10 Windows 98 下硬件中斷驅(qū)動(dòng)程序的開發(fā)(688)3.11 Windows下實(shí)時(shí)數(shù)據(jù)采集的實(shí)現(xiàn)(688)3.12 Win 95 下虛擬設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)開發(fā)(689)3.13 Win 95 環(huán)境下測(cè)控軟件中端口讀寫的快速實(shí)現(xiàn)(689)3.14 Linux系統(tǒng)中ARP的編程實(shí)現(xiàn)技術(shù)(689)3.15 Linux中System V進(jìn)程通信機(jī)制及訪問控制技術(shù)的改進(jìn)(689)3.16 VC++6.0中動(dòng)態(tài)創(chuàng)建MSComm控件的問題及對(duì)策(689)3.17 在Visual Basic下使用I/O接口程序(690)3.18 VB應(yīng)用程序速度的優(yōu)化技術(shù)(690)3.19 嵌入式實(shí)時(shí)操作系統(tǒng)在機(jī)車微機(jī)測(cè)控軟件開發(fā)中的應(yīng)用(690)3.20 結(jié)構(gòu)化程序方法在匯編語言中的應(yīng)用(690)3.21 AVR單片機(jī)編程特性的應(yīng)用研究(690)3.22 一種有效的51系列單片機(jī)軟件仿真器(691)3.23 PIC單片機(jī)軟件模擬仿真時(shí)輸入信號(hào)的激勵(lì)方式(691)3.24 基于LabVIEW的分布式VXI儀器教學(xué)實(shí)驗(yàn)系統(tǒng)設(shè)計(jì)(691)四、網(wǎng)絡(luò)、通信及數(shù)據(jù)傳輸(692)4.1 單片機(jī)網(wǎng)絡(luò)的組成與控制(692)4.2 實(shí)現(xiàn)ARINC 429數(shù)字信息傳輸?shù)姆桨冈O(shè)計(jì)(692)4.3 結(jié)合電力線載波和電話通信的報(bào)警網(wǎng)絡(luò)系統(tǒng)(692)4.4 網(wǎng)絡(luò)電子密碼鎖監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)(692)4.5 IRIG?E標(biāo)準(zhǔn)FM?FM解調(diào)器的有關(guān)技術(shù)(693)4.6 基于TCP/IP的多媒體通信實(shí)現(xiàn)(693)4.7 基于TCP/IP的多線程通信及其在遠(yuǎn)程監(jiān)控系統(tǒng)中的應(yīng)用(693)4.8 基于Internet的遠(yuǎn)程測(cè)控技術(shù)(693)4.9 Windows 95串行通信的幾種方式及編程(693)4.10 在Windows 95下PC機(jī)和單片機(jī)的串行通信(693)4.11 基于80C196KC微處理器的高速串行通信(694)4.12 使用PC機(jī)并行口與下位單片機(jī)通信的方法(694)4.13 雙向并口通信的開發(fā)(694)4.14 DSP和計(jì)算機(jī)并口的高速數(shù)據(jù)通信(694)4.15 一種高可靠性的PC機(jī)與單片機(jī)間的串行通信方法(694)4.16 單片機(jī)與PC機(jī)串行通信的實(shí)現(xiàn)方法(695)4.17 89C51單片機(jī)I/O口模擬串行通信的實(shí)現(xiàn)方法(695)4.18 TMS320C50與PC機(jī)高速串行通信的實(shí)現(xiàn)(695)4.19 DSP和PC機(jī)的異步串行通信設(shè)計(jì)(695)4.20 基于MCS單片機(jī)與PC機(jī)串行通信電平轉(zhuǎn)換(695)4.21 一種簡(jiǎn)單的光電隔離RS232電平轉(zhuǎn)換接口設(shè)計(jì)(695)4.22 ISA總線工業(yè)控制機(jī)與單片機(jī)系統(tǒng)的數(shù)據(jù)交換(696)4.23 RS232/422/485綜合接口(696)4.24 基于RS485接口的單片機(jī)串行通信(696)4.25 在VC++中利用ActiveX控件開發(fā)串行通信程序(696)4.26 上位機(jī)和多臺(tái)下位機(jī)的485通信(696)4.27 計(jì)算機(jī)與CAN通信的一種方法(697)4.28 用VB語言實(shí)現(xiàn)對(duì)端口I/O的訪問(697)4.29 異種單片機(jī)共享片外存儲(chǔ)器及其與微機(jī)通信的方法(697)4.30 單片機(jī)與MODEM接口技術(shù)及其在智能儀器中的應(yīng)用研究(697)4.31 采用MCS51單片機(jī)實(shí)現(xiàn)CPFSK調(diào)制(697)4.32 一種新型編碼芯片及其驅(qū)動(dòng)程序的設(shè)計(jì)方案(698)4.33 DTMF遠(yuǎn)程通信的軟硬件實(shí)現(xiàn)技術(shù)(698)4.34 采用DTMF方式通信的電度表管理系統(tǒng)(698)4.35 基于TAPI的電話語音系統(tǒng)設(shè)計(jì)方法(698)4.36 語音芯片APR9600及其在電話遙控系統(tǒng)中的應(yīng)用(699)4.37 串行紅外收發(fā)模塊及其控制器在紅外抄表系統(tǒng)中的應(yīng)用(699)4.38 HSP50214B PDC及其在軟件無線電中的應(yīng)用(699)4.39 變速率CDMA系統(tǒng)軟件無線電多用戶接收機(jī)(699)五、新器件及應(yīng)用技術(shù)(700)5.1 全幀讀出型面陣CCD光電傳感器在圖像采集中的應(yīng)用(700)5.2 光電碼盤四倍頻分析(700)5.3 H8/300H系列單片機(jī)及其應(yīng)用(700)5.4 PIC 16F877單片機(jī)的鍵盤和LED數(shù)碼顯示接口(700)5.5 PIC16F877單片機(jī)實(shí)現(xiàn)D/A轉(zhuǎn)換的兩種方法(701)5.6 P89C51RX2 的PCA原理及設(shè)計(jì)(701)5.7 ADμC812中串口及其應(yīng)用(701)5.8 INTEL96系列單片機(jī)中若干問題的討論(701)5.9 關(guān)于INTEL96系列單片機(jī)中HSO事件的設(shè)置(701)5.10 MAX3100與PIC16C5X系列單片機(jī)的接口設(shè)計(jì)(702)5.11 單片MODEM芯片在遠(yuǎn)程數(shù)據(jù)通信中的應(yīng)用(702)5.12 MX919在無線高速M(fèi)ODEM中的應(yīng)用(702)5.13 高速串行數(shù)據(jù)收發(fā)器CY7B923/933及應(yīng)用(702)5.14 雙口RAM與FIFO芯片在數(shù)據(jù)處理系統(tǒng)中應(yīng)用的比較(702)5.15 MAX202E在串行通信中的應(yīng)用(703)5.16 線性隔離放大器ISO122的原理及應(yīng)用(703)5.17 AD606對(duì)數(shù)放大器的研究與應(yīng)用(703)5.18 電流/電壓轉(zhuǎn)換芯片MAX472在永磁直流電動(dòng)機(jī)虛擬測(cè)試系統(tǒng)中的應(yīng)用… (703)5.19 高精度模數(shù)轉(zhuǎn)換器AD676的原理及應(yīng)用(703)5.20 DS2450 A/D轉(zhuǎn)換器的特性與應(yīng)用(704)5.21 80C196KC內(nèi)部A/D轉(zhuǎn)換器的使用(704)5.22 一種16~24位分辨率D/A轉(zhuǎn)換器的設(shè)計(jì)(704)5.23 串行A/D轉(zhuǎn)換器TLC2543與TMS320C25的接口及編程(704)5.24 A/D轉(zhuǎn)換器ICL7135積分特性應(yīng)用(704)5.25 高精度A/D轉(zhuǎn)換器AD7711A及應(yīng)用(705)5.26 多路A/D轉(zhuǎn)換器AD7714及其與M68HC11單片機(jī)接口技術(shù)(705)5.27 用AD7755設(shè)計(jì)的低成本電能表(705)5.28 20位Σ?Δ立體聲ADA電路TLC320AD75C的接口電路設(shè)計(jì)(705)5.29 24位A/D轉(zhuǎn)換器ADS1210/1211及其應(yīng)用(706)5.30 模數(shù)轉(zhuǎn)換器AD7705及其接口電路(706)5.31 串行A/D轉(zhuǎn)換器ADS7812與單片機(jī)的接口技術(shù)(706)5.32 串行A/D轉(zhuǎn)換器TLC548/549及其應(yīng)用(706)5.33 采樣率可變16通道16位隔離A/D電路(706)5.34 TLC549在交流有效值測(cè)量中的應(yīng)用(707)5.35 溫度傳感器DS18B20的特性及程序設(shè)計(jì)方法(707)5.36 DS1820及其高精度溫度測(cè)量的實(shí)現(xiàn)(707)5.37 采用DS1820的電弧爐爐底溫度監(jiān)測(cè)系統(tǒng)(707)5.38 并行實(shí)時(shí)時(shí)鐘芯片DS12887及其應(yīng)用(707)5.39 利用實(shí)時(shí)時(shí)鐘X1203開啟單片機(jī)系統(tǒng)(708)5.40 時(shí)鐘芯片DS1302及其在數(shù)據(jù)記錄中的應(yīng)用(708)5.41 串行顯示驅(qū)動(dòng)器PS7219及與單片機(jī)的接口技術(shù)(708)5.42 MAX7219在PLC中的應(yīng)用(708)5.43 一種實(shí)用的LED光柱顯示器驅(qū)動(dòng)方法(708)5.44 基于電能測(cè)量芯片ADE7756的智能電度表設(shè)計(jì)(709)5.45 TSS721A在自動(dòng)抄表系統(tǒng)中的應(yīng)用(709)5.46 電流傳感放大器MAX471/MAX472的原理及應(yīng)用(709)5.47 8XC552模數(shù)轉(zhuǎn)換過程及其自動(dòng)調(diào)零機(jī)制(709)5.48 旋轉(zhuǎn)變壓器數(shù)字轉(zhuǎn)換器AD2S83在伺服系統(tǒng)中的應(yīng)用(709)5.49 具有串行接口的I/O擴(kuò)展器EM83010及其應(yīng)用(710)5.50 新型LED驅(qū)動(dòng)器TEC9607及其應(yīng)用(710)5.51 新型語音識(shí)別電路AP7003及其應(yīng)用(710)六、總線技術(shù)(711)6.1 現(xiàn)場(chǎng)總線技術(shù)的發(fā)展及應(yīng)用展望(711)6.2 CAN總線點(diǎn)對(duì)點(diǎn)通信應(yīng)用研究(711)6.3 基于CAN總線的數(shù)據(jù)通信系統(tǒng)研究(711)6.4 基于CAN總線的分布式數(shù)據(jù)采集與控制系統(tǒng)(711)6.5 基于CAN總線的分布式鋁電解智能系統(tǒng)(711)6.6 CAN總線在通信電源監(jiān)控系統(tǒng)中的應(yīng)用(712)6.7 CAN總線在弧焊機(jī)器人控制系統(tǒng)中的應(yīng)用(712)6.8 CAN總線及其在噴漿機(jī)器人中的應(yīng)用(712)6.9 基于CAN控制器的單片機(jī)農(nóng)業(yè)溫室控制系統(tǒng)的設(shè)計(jì)(712)6.10 現(xiàn)場(chǎng)總線國際標(biāo)準(zhǔn)與LonWorks在智能電器中的應(yīng)用(712)6.11 基于LON總線技術(shù)的暖通空調(diào)控制系統(tǒng)(712)6.12 通用串行總線(USB)及其芯片的使用(713)6.13 USB在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用(713)6.14 用MC68HC05JB4開發(fā)USB外設(shè)(713)6.15 8x930Ax/Hx USB控制器芯片及其在數(shù)字音頻中的應(yīng)用(713)6.16 基于MC68HC(9)08JB8芯片的USB產(chǎn)品——鍵盤設(shè)計(jì)(713)6.17 I2 C總線在LonWorks網(wǎng)絡(luò)節(jié)點(diǎn)上的應(yīng)用(714)6.18 Neuron3150的并行I/O接口對(duì)象及其應(yīng)用(714)6.19 新型串行E2PROM 24LC65在LonWorks節(jié)點(diǎn)中的應(yīng)用(714)6.20 利用I2C總線實(shí)現(xiàn)DSP對(duì)CMOS圖像傳感器的控制(714)6.21 在I2C總線系統(tǒng)中擴(kuò)展LCD顯示器(714)6.22 基于Windows環(huán)境的GPIB接口設(shè)計(jì)實(shí)現(xiàn)(714)6.23 微機(jī)PCI總線接口的研究與設(shè)計(jì)(715)6.24 通用串行總線(USB)原理及接口設(shè)計(jì)(715)6.25 CAN總線與1553B總線性能分析比較(715)6.26 利用USB接口實(shí)現(xiàn)雙機(jī)互聯(lián)通信(715)6.27 一種帶USB接口的便攜式語音采集卡的設(shè)計(jì)(715)七、可靠性技術(shù)(716)7.1 電磁干擾與電磁兼容設(shè)計(jì)(716)7.2 計(jì)算機(jī)的防電磁泄漏技術(shù)(716)7.3 低輻射計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)(716)7.4 靜電測(cè)量及其程序設(shè)計(jì)(716)7.5 電子產(chǎn)品生產(chǎn)中的靜電防護(hù)技術(shù)(716)7.6 電子測(cè)控系統(tǒng)中的屏蔽與接地技術(shù)(717)7.7 微機(jī)控制系統(tǒng)的抗干擾技術(shù)(717)7.8 如何提高單片機(jī)應(yīng)用產(chǎn)品的抗干擾能力(717)7.9 工業(yè)控制計(jì)算機(jī)系統(tǒng)中的常見干擾及處理措施(717)7.10 GPS用于軍用導(dǎo)航中的抗干擾和干擾對(duì)抗研究(717)7.11 基于開放式體系結(jié)構(gòu)的數(shù)控機(jī)床可靠性及抗干擾設(shè)計(jì)(717)7.12 變頻器應(yīng)用技術(shù)中的抗干擾問題(718)7.13 單片機(jī)的軟件可靠性編程(718)7.14 單片微機(jī)的軟件抑噪方案(718)7.15 SmartLock并口單片機(jī)軟件狗加密技術(shù)(718)7.16 單片機(jī)系統(tǒng)中復(fù)位電路可靠性設(shè)計(jì)(718)7.17 測(cè)控系統(tǒng)中實(shí)現(xiàn)數(shù)據(jù)安全存儲(chǔ)的實(shí)用技術(shù)(718)7.18 高精度儀表信號(hào)隔離電路設(shè)計(jì)(719)7.19 基于AT89C2051單片機(jī)的防誤操作智能鎖(719)7.20 Email的安全問題與保護(hù)措施(719)7.21 雙機(jī)容錯(cuò)系統(tǒng)的一種實(shí)現(xiàn)途徑(719)7.22 單片機(jī)應(yīng)用系統(tǒng)抗干擾設(shè)計(jì)綜述(719)7.23 微機(jī)控制系統(tǒng)中的干擾及其抑制方法(720)7.24 智能儀表的抗干擾和故障診斷(720)八、應(yīng)用實(shí)踐(721)8.1 AT89C51在銀行利率顯示屏中的應(yīng)用(721)8.2 基于8xC196MC實(shí)現(xiàn)的磁鏈軌跡跟蹤控制(721)8.3 基于80C196KC的開關(guān)磁阻電機(jī)測(cè)試系統(tǒng)(721)8.4 80C196KB單片機(jī)在繞線式異步電動(dòng)機(jī)啟動(dòng)控制中的應(yīng)用(721)8.5 GPS時(shí)鐘系統(tǒng)(721)8.6 一種由AT89C2051單片微機(jī)實(shí)現(xiàn)的功率因數(shù)補(bǔ)償裝置(722)8.7 數(shù)據(jù)采集系統(tǒng)芯片ADμC812及其在溫度監(jiān)測(cè)系統(tǒng)中的應(yīng)用(722)8.8 用AVR單片機(jī)實(shí)現(xiàn)蓄電池剩余電量的測(cè)量(722)8.9 基于SA9604的多功能電度表(722)8.10 數(shù)字正交上變頻器AD9856的原理及其應(yīng)用(722)8.11 基于MC628的可變參數(shù)PID控制方法的實(shí)現(xiàn)(723)8.12 Windows 98下遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(723)8.13 一種新式微流量計(jì)的研究(723)8.14 一種便攜式多通道精密測(cè)溫儀(723)8.15 一種高精度定時(shí)器的設(shè)計(jì)及其應(yīng)用(723)8.16 智能濕度儀設(shè)計(jì)(724)8.17 固態(tài)數(shù)字語音記錄儀的設(shè)計(jì)與實(shí)現(xiàn)(724)8.18 多功能語音電話答錄器的設(shè)計(jì)(724)8.19 白熾燈色溫測(cè)量裝置電路設(shè)計(jì)(724)8.20 交直流供電無縫連接電源控制系統(tǒng)設(shè)計(jì)(724)8.21 小型電磁輻射敏感度自動(dòng)測(cè)試系統(tǒng)的設(shè)計(jì)(725)8.22 生物電極微電流動(dòng)態(tài)檢測(cè)裝置(725)8.23 二種鉑電阻4~20 mA電流變送器電路(725)8.24 基于單片機(jī)的智能型光電編碼器計(jì)數(shù)器(725)8.25 嵌入式系統(tǒng)中利用RS232C串口擴(kuò)展矩陣式鍵盤(725)8.26 電壓矢量控制PWM波的一種實(shí)時(shí)生成方法(725)8.27 便攜式電能表校驗(yàn)裝置現(xiàn)場(chǎng)使用分析(726)8.28 用單片機(jī)實(shí)現(xiàn)大型電動(dòng)機(jī)的在線監(jiān)測(cè)(726)8.29 PLC在L型管彎曲機(jī)電控系統(tǒng)中的應(yīng)用(726)8.30 用EPROM實(shí)現(xiàn)步進(jìn)電機(jī)的控制(726)8.31 一種手持設(shè)備的智能卡實(shí)現(xiàn)技術(shù)(726)8.32 鈔票顏色識(shí)別系統(tǒng)的設(shè)計(jì)(727)8.33 數(shù)字鎖相環(huán)在位置檢測(cè)中的應(yīng)用(727)九、DSP及其應(yīng)用技術(shù)(728)9.1 數(shù)字信號(hào)處理器DSPs的發(fā)展(728)9.2 用TMS320C6201實(shí)現(xiàn)多路ITU?T G.728語音編碼標(biāo)準(zhǔn)(728)9.3 采用DSP內(nèi)核技術(shù)進(jìn)行語音壓縮開發(fā)(728)9.4 TMS320C80與存儲(chǔ)器接口分析(728)9.5 TMS320C32浮點(diǎn)DSP存儲(chǔ)器接口設(shè)計(jì)(728)9.6 TMS320VC5402 DSP的并行I/O引導(dǎo)裝載方法研究(729)9.7 TMS320C30系統(tǒng)與PC104進(jìn)行雙向并行通信的方法(729)9.8 基于TMS320C6201的G.723.1多通道語音編解碼的實(shí)現(xiàn)(729)9.9 基于TMS320C6201的多通道信號(hào)處理平臺(tái)(729)9.10 基于兩片TMS320C40的高速數(shù)據(jù)采集系統(tǒng)(729)9.11 使用TMS320C542構(gòu)成數(shù)據(jù)采集處理系統(tǒng)(730)9.12 基于TMS320C32的視覺圖像處理系統(tǒng)(730)9.13 用ADSP?2181和MC68302實(shí)現(xiàn)MPEG?2傳送復(fù)用器(730)9.14 基于DSP的PC加密卡(730)9.15 TMS320C2XX及其在寬帶恒定束寬波束形成器中的應(yīng)用(730)9.16 DS80C320單片機(jī)在無人機(jī)測(cè)控?cái)?shù)據(jù)采編器中的應(yīng)用(731)9.17 基于TMS320F206 DSP的圖像采集卡設(shè)計(jì)(731)9.18 基于定點(diǎn)DSP的實(shí)時(shí)語音命令識(shí)別模塊(731)9.19 基于TMS320C50的語音頻譜分析儀(731)9.20 利用DSP實(shí)現(xiàn)的專用數(shù)字錄音機(jī)(731)9.21 基于DSP的全數(shù)字交流傳動(dòng)系統(tǒng)硬件平臺(tái)設(shè)計(jì)(732)9.22 ADSP2106x中DMA的應(yīng)用(732)9.23 軟件無線電中DSP應(yīng)用模式的分析(732)9.24 快速小波變換在DSP中的實(shí)現(xiàn)方法(732)十、PLD及EDA技術(shù)應(yīng)用(733)10.1 可編程器件實(shí)現(xiàn)片上系統(tǒng)(733)10.2 VHDL語言在現(xiàn)代數(shù)字系統(tǒng)中的應(yīng)用(733)10.3 用VHDL設(shè)計(jì)有限狀態(tài)機(jī)的方法(733)10.4 ISP-PLD在數(shù)字系統(tǒng)設(shè)計(jì)中的應(yīng)用(733)10.5 基于FPGA技術(shù)的新型高速圖像采集(734)10.6 Protel 99SE電路仿真(734)10.7 可編程邏輯器件(PLD)在電路設(shè)計(jì)中的應(yīng)用(734)10.8 基于FPGA的全數(shù)字鎖相環(huán)路的設(shè)計(jì)(734)10.9 基于EPLD器件的一對(duì)多打印機(jī)控制器的研制(734)10.10 一種VHDL設(shè)計(jì)實(shí)現(xiàn)的有線電視機(jī)頂盒信源發(fā)生方案(735)10.11 一種并行存儲(chǔ)器系統(tǒng)的FPGA實(shí)現(xiàn)(735)10.12 SDRAM接口的VHDL設(shè)計(jì)(735)10.13 采用ISP器件設(shè)計(jì)可變格式和可變速率的通信數(shù)字信號(hào)源(735)10.14 利用FPGA技術(shù)實(shí)現(xiàn)數(shù)字通信中的交織器和解交織器(735)10.15 XC9500系列CPLD遙控編程的實(shí)現(xiàn)(736)10.16 PLD器件在紅外遙控解碼中的應(yīng)用(736)10.17 利用XCS40實(shí)現(xiàn)小型聲納的片上系統(tǒng)集成(736)10.18 可編程邏輯器件的VHDL設(shè)計(jì)技術(shù)及其在航空火控電子設(shè)備中的應(yīng)用… (736)10.19 DSP+FPGA實(shí)時(shí)信號(hào)處理系統(tǒng)(736)10.20 CPLD在IGBT驅(qū)動(dòng)設(shè)計(jì)中的應(yīng)用(737)10.21 基于FPGA的FIR濾波器的實(shí)現(xiàn)(737)10.22 用可編程邏輯器件取代BCD?二進(jìn)制轉(zhuǎn)換器的設(shè)計(jì)方法(737)
標(biāo)簽: 單片機(jī) 應(yīng)用技術(shù)
上傳時(shí)間: 2014-04-14
上傳用戶:gtf1207
無論是自動(dòng)應(yīng)答機(jī)、護(hù)照/身份驗(yàn)證設(shè)備,或者是便利店內(nèi)的銷售點(diǎn)終端,都有一些重要信息,例如口令、個(gè)人身份識(shí)別號(hào)(PIN)、密鑰和專有加密算法等,需要特別保護(hù)以防失竊。金融服務(wù)領(lǐng)域采用了各種精細(xì)的策略和程序來保護(hù)硬件和軟件。因此,對(duì)于金融交易系統(tǒng)的設(shè)計(jì)者來講,在他設(shè)計(jì)一個(gè)每年要處理數(shù)十億美元業(yè)務(wù)的設(shè)備時(shí),必將面臨嚴(yán)峻挑戰(zhàn)。為確保可信度,一個(gè)支付系統(tǒng)必須具有端到端的安全性。中央銀行的服務(wù)器通常放置在一個(gè)嚴(yán)格限制進(jìn)入的建筑物內(nèi),周圍具有嚴(yán)密的保護(hù),但是遠(yuǎn)端的支付終端位于公共場(chǎng)所,很容易遭受竊賊侵襲。盡管也可以將微控制器用保護(hù)外殼封閉起來,并附以防盜系統(tǒng),一個(gè)有預(yù)謀的攻擊者仍然可以切斷電源后突破防盜系統(tǒng)。外殼可以被打開,如果將外殼與微控制器的入侵響應(yīng)加密邊界相聯(lián)結(jié),對(duì)于安全信息來講就增加了一道保護(hù)屏障。為了實(shí)現(xiàn)真正的安全性,支付系統(tǒng)應(yīng)該將入侵響應(yīng)技術(shù)建立在芯片內(nèi)部,并使用可以信賴的運(yùn)算內(nèi)核。這樣,執(zhí)行運(yùn)算的芯片在發(fā)生入侵事件時(shí)就可以迅速刪除密鑰、程序和數(shù)據(jù)存儲(chǔ)器,實(shí)現(xiàn)對(duì)加密邊界的保護(hù)1。安全微控制器最有效的防護(hù)措施就是,在發(fā)現(xiàn)入侵時(shí)迅速擦除存儲(chǔ)器內(nèi)容。DS5250安全型高速微控制器就是一個(gè)很好的典范,它不僅可以擦除存儲(chǔ)器內(nèi)容,而且還是一個(gè)帶有SRAM程序和數(shù)據(jù)存儲(chǔ)器的廉價(jià)的嵌入式系統(tǒng)。物理存儲(chǔ)器的信心保證多數(shù)嵌入式系統(tǒng)采用的是通用計(jì)算機(jī),而這些計(jì)算機(jī)在設(shè)計(jì)時(shí)考慮更多的是靈活性和調(diào)試的便利性。這些優(yōu)點(diǎn)常常又會(huì)因引入安全缺口而成為其缺陷2。竊賊的首個(gè)攻擊點(diǎn)通常是微控制器的物理存儲(chǔ)器,因此,對(duì)于支付終端來講,采用最好的存儲(chǔ)技術(shù)尤其顯得重要。利用唾手可得的邏輯分析儀,例如Hewlett-Packard的HP16500B,很容易監(jiān)視到地址和數(shù)據(jù)總線上的電信號(hào),它可能會(huì)暴露存儲(chǔ)器的內(nèi)容和私有數(shù)據(jù),例如密鑰。防止這種竊聽手段最重要的兩個(gè)對(duì)策是,在存儲(chǔ)器總線上采用強(qiáng)有力的加密措施,以及選擇在沒有電源時(shí)也能迅速擦除的存儲(chǔ)技術(shù)。有些嵌入式系統(tǒng)試圖采用帶內(nèi)部浮置柵存儲(chǔ)器(例如EPROM或閃存)的微控制器來獲得安全性。最佳的存儲(chǔ)技術(shù)應(yīng)該能夠擦除其內(nèi)容,防止泄密。但紫外可擦除的EPROM不能用電子手段去擦除,需要在紫外燈光下照射數(shù)分鐘才可擦除其內(nèi)容,這就增加了它的脆弱性。閃存或EEPROM要求處理器保持工作,并且電源電壓在規(guī)定的工作范圍之內(nèi),方可成功完成擦除。浮置柵存儲(chǔ)技術(shù)對(duì)于安全性應(yīng)用來講是很壞的選擇,當(dāng)電源移走后,它們的狀態(tài)會(huì)無限期地保持,給竊賊以無限長的時(shí)間來找尋敏感數(shù)據(jù)。更好的辦法是采用象SRAM這樣的存儲(chǔ)技術(shù),當(dāng)電源被移走或入侵監(jiān)測(cè)電路被觸發(fā)時(shí)以下述動(dòng)作之一響應(yīng):• 當(dāng)電源被移走后存儲(chǔ)器復(fù)零。• 入侵監(jiān)測(cè)電路在數(shù)納秒內(nèi)擦除內(nèi)部存儲(chǔ)器和密鑰。• 外部存儲(chǔ)器在應(yīng)用軟件的控制下以不足100ns的寫時(shí)間進(jìn)行擦除。
上傳時(shí)間: 2013-11-14
上傳用戶:dick_sh
維吉尼亞(Vigenere)密碼為了提高密碼的破譯的難度,人們有發(fā)明一種多表置換的密碼,即一個(gè)明文字母可以表示為多個(gè)密文字母,多表密碼加密算法結(jié)果將使得對(duì)單表置換用的簡(jiǎn)單頻率分析方法失效,其中維吉尼亞密碼就是一種典型的加密方法。維吉尼亞密碼是使用一個(gè)詞組(語句)作為密鑰,詞組中每一個(gè)字母都作為移位替換密碼密鑰確定一個(gè)替換表,維吉尼亞密碼循環(huán)的使用每一個(gè)替換表完成明文字母到密文字母的變換,最后所得到的密文字母序列即為加密得到的密文,具體過程如下: 設(shè)密鑰 ,明文 , 加密變換 其中 例如,M=data security,k=best。可以先將M分解為長為4的序列data secu rity 每一節(jié)利用密鑰k=best加密得密文c=Ek(M)=EELT TIUN SMLR。 當(dāng)密鑰k取的詞組很長時(shí),截獲者就很難將密文破解。(我們還在計(jì)算機(jī)上就維吉尼亞密碼設(shè)計(jì)的方法,編寫了一個(gè)小的程序,可以運(yùn)用其進(jìn)行加密和相應(yīng)的解密。見附錄) 由于我們知識(shí)和條件所限,本學(xué)期對(duì)以上6種古典加密方法進(jìn)行了學(xué)習(xí)和研究,從中我們收獲頗多,我們了解古典密碼學(xué)的基本原理和方法,并能夠?qū)π畔⑦M(jìn)行簡(jiǎn)單的加密和解密,大大提高我們的學(xué)習(xí)文化知識(shí)的興趣和熱情,如果有條件我們?cè)诮窈髮⑦M(jìn)一步研究密碼學(xué)。
上傳時(shí)間: 2015-03-24
上傳用戶:songnanhua
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1