利用FPGA實(shí)現(xiàn)DDS經(jīng)過(guò)編譯沒(méi)有錯(cuò)誤。編譯環(huán)境為QuartusII7.2
利用FPGA實(shí)現(xiàn)DDS經(jīng)過(guò)編譯沒(méi)有錯(cuò)誤。編譯環(huán)境為QuartusII7.2,該環(huán)境集成了IP核,可以提高開(kāi)發(fā)效率。...
利用FPGA實(shí)現(xiàn)DDS經(jīng)過(guò)編譯沒(méi)有錯(cuò)誤。編譯環(huán)境為QuartusII7.2,該環(huán)境集成了IP核,可以提高開(kāi)發(fā)效率。...
利用FPGA實(shí)現(xiàn)的DDS,可輸出正弦波,輸出頻率可調(diào)...
利用actel公司的proasic3系列FPGA A3P030,VHDL編程,實(shí)現(xiàn)對(duì)LCD模塊1602C的顯示控制.已經(jīng)調(diào)試通過(guò).已經(jīng)形成模版,可以進(jìn)一步使用開(kāi)發(fā)....
提出了一種利用FPGA技術(shù)解決ARINC429通信的實(shí)現(xiàn)方案,該方案不僅使國(guó)內(nèi)的ARINC429通信設(shè)備擺脫了對(duì)國(guó)外ASIC電路的依賴,還降低了設(shè)備成本,并且克服了國(guó)外ASIC電路的不足,實(shí)現(xiàn)了任意長(zhǎng)度數(shù)據(jù)幀的群收和群發(fā)功能,具有較好的應(yīng)用前景。利用該方案研制的ARINC429數(shù)據(jù)通信卡,已成功應(yīng)用...
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)...