利用actel公司的proasic3系列FPGA A3P030,VHDL編程,實現對LCD模塊1602C的顯示控制.已經調試通過.已經形成模版,可以進一步使用開發.
標簽: proasic3 actel 1602C FPGA
上傳時間: 2013-08-12
上傳用戶:lwq11
上傳時間: 2013-11-26
上傳用戶:hustfanenze
此實驗例程適用于Actel Flash架構的proasic3/E系列FPGA,適合于FPGA及Verilog HDL的初學者,配套EasyFPGA030開發套件。
標簽: ProASIC Actel Flash FPGA
上傳時間: 2017-06-01
上傳用戶:hgy9473
Actel Corporation Libero 集成設計環境(IDE) 為 FPGA 設計。新版本提供 SmartDesign, 使用戶設計在一個更高的水平抽象。新工具隨員支持所有Actel 的FPGAs, 包括并且基于閃光的, 低功率proasic3 和5 微瓦特Actel 園屋頂的小屋FPGAs, 單片Actel 融合PSC (可編程序的系統芯片)
標簽: Libero 8.60 IDE
上傳時間: 2013-07-11
上傳用戶:zhichenglu
Fuion時間上首個模數混合的FPGA,在proasic3的集成上加入FLSHMEMROY,ADC,RTC,以及RC振蕩器等,使用SOC成為了可能。
標簽: Fusion 教程
上傳時間: 2013-10-13
上傳用戶:2218870695
1 系統功能 本系統擬定對頻率范圍在1~50 kHz左右的TTL電平脈沖序列進行多路延遲處理。各路延遲時間分別由單片機動態設定,最大延遲時間為1 ms,最大分辨率為0.15 ns級。 3 方案實現 系統選用Actel公司的proasic3 A3P250芯片實現數字部分。系統時鐘由外部50 MHz晶振提供,時鐘引腳連接到FPGA的CCC全局時鐘引腳上;頻率可以通過FPGA內部的PLL實現倍頻和分頻,設定需要的頻率。由于在多路脈沖延遲方案中電路的同步是保證控制正確的條件,所以應該首先為電路提供一個基準脈沖。
標簽: FPGA的多路可控脈沖延遲
上傳時間: 2015-04-25
上傳用戶:justgo123
標簽: 傳動 標準 應用手冊
上傳時間: 2013-07-09
上傳用戶:eeworm
蟲蟲下載站版權所有 京ICP備2021023401號-1