近年來(lái),監(jiān)控系統(tǒng)從鮮為人知的幕后走進(jìn)了前臺(tái)、走進(jìn)了人們的生活,監(jiān)控技術(shù)己從第一代全模擬系統(tǒng)發(fā)展到第三代完全數(shù)字化的階段。目前,隨著微處理器技術(shù)和計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)的進(jìn)步,基于嵌入式Web的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)逐漸得到了人們的廣泛關(guān)注,以網(wǎng)絡(luò)為基礎(chǔ)的數(shù)字視頻監(jiān)控系統(tǒng)已經(jīng)發(fā)展成為視頻監(jiān)控系統(tǒng)發(fā)展的主流。 本文在分析視頻監(jiān)控的現(xiàn)狀和發(fā)展趨勢(shì)之后,針對(duì)當(dāng)前視頻監(jiān)控系統(tǒng)的不足,結(jié)合市場(chǎng)應(yīng)用前景設(shè)計(jì)了一種較好的遠(yuǎn)程視頻監(jiān)控的應(yīng)用方案。該方案是在當(dāng)前非常流行的ARM微處理器上,利用強(qiáng)實(shí)時(shí)操作系統(tǒng)VxWorks與高性能開(kāi)源的嵌入式Web服務(wù)器和嵌入式數(shù)據(jù)庫(kù)相結(jié)合,建立高效的、可及時(shí)響應(yīng)的嵌入式視頻監(jiān)控服務(wù)器,該系統(tǒng)支持USB攝像設(shè)備、文件存儲(chǔ)、數(shù)據(jù)庫(kù)管理,具有較高的性價(jià)比。 論文詳細(xì)闡述了視頻監(jiān)控系統(tǒng)軟硬件的總體設(shè)計(jì),主要致力于嵌入式操作系統(tǒng)在S3C2410開(kāi)發(fā)板上的移植,深入研究了閃存文件系統(tǒng)TFFS、以太網(wǎng)卡的工作機(jī)制、VxWorks USB協(xié)議棧,并實(shí)現(xiàn)了硬件上對(duì)應(yīng)的驅(qū)動(dòng)程序。在嵌入式操作系統(tǒng)成功實(shí)現(xiàn)后,完成了嵌入式Web服務(wù)器GoAhead和嵌入式數(shù)據(jù)庫(kù)Berkeley DB的移植。同時(shí),在軟件層次上設(shè)計(jì)和實(shí)現(xiàn)了基于Web視頻監(jiān)控的前端服務(wù)CGI程序的功能模塊。 本系統(tǒng)是ARM技術(shù)、VxWorks操作系統(tǒng)、網(wǎng)絡(luò)技術(shù)在嵌入式領(lǐng)域的綜合應(yīng)用,本系統(tǒng)可應(yīng)用于交通控制、實(shí)時(shí)探測(cè)、安全檢查等領(lǐng)域,并對(duì)視頻監(jiān)控在其他領(lǐng)域的應(yīng)用有一定的參考價(jià)值。
標(biāo)簽: ARMVxWorks Web 視頻監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:fanghao
圖像監(jiān)控系統(tǒng)是一門集計(jì)算機(jī)技術(shù)、通信技術(shù)和數(shù)字圖像處理技術(shù)于一體的綜合系統(tǒng)。它以其直觀、方便、信息內(nèi)容豐富等特性而被廣泛應(yīng)用于工業(yè)生產(chǎn)、交通、電信、電力、銀行、智能辦公大樓等場(chǎng)所。網(wǎng)絡(luò)技術(shù)、嵌入式技術(shù)和圖像處理技術(shù)的發(fā)展使得數(shù)字化圖像數(shù)據(jù)的網(wǎng)絡(luò)實(shí)時(shí)傳輸和控制成為可能。嵌入式圖像監(jiān)控系統(tǒng)就是一種以嵌入式技術(shù)、圖像壓縮編碼技術(shù)、網(wǎng)絡(luò)傳輸控制技術(shù)為核心的新型監(jiān)控系統(tǒng),它在穩(wěn)定性、實(shí)時(shí)性、處理速度、功能、價(jià)格、擴(kuò)展性等方面和傳統(tǒng)的監(jiān)控系統(tǒng)相比有著突出的優(yōu)勢(shì),同時(shí)也代表著目前圖像監(jiān)控系統(tǒng)研究和發(fā)展的方向。 本文設(shè)計(jì)了一種基于嵌入式的遠(yuǎn)程圖像監(jiān)控系統(tǒng),系統(tǒng)以ARM7作為核心處理器,并采用μClinux操作系統(tǒng),實(shí)現(xiàn)前端采集的圖像信息經(jīng)GPRS無(wú)線信道進(jìn)行遠(yuǎn)程傳輸。 本文完成的工作包括嵌入式遠(yuǎn)程圖像傳輸系統(tǒng)硬件平臺(tái)搭建與軟件開(kāi)發(fā)。硬件方面,完成了以ARM7微處理器(Samsung公司的S3C44BOX)為核心的系統(tǒng)硬件平臺(tái)搭建。該系統(tǒng)硬件資源包括S3C44BOX,F(xiàn)lash,SDRAM,UART,以太網(wǎng)控制器以及LCD接口等;軟件方面,針對(duì)硬件平臺(tái)完成Bootloader移植和μClinux移植,并完成嵌入式監(jiān)控終端和上位機(jī)應(yīng)用程序的設(shè)計(jì)。在本系統(tǒng)中把上位機(jī)做為服務(wù)器,嵌入式監(jiān)控終端做為客戶端,通過(guò)GPRS網(wǎng)絡(luò)客戶端應(yīng)用程序和服務(wù)器應(yīng)用程序在Internet上建立聯(lián)接,從而可以相互訪問(wèn)。 本文首先綜述了課題研究的目的意義以及國(guó)內(nèi)外研究現(xiàn)狀。其次設(shè)計(jì)了以ARM7為核心處理器并采用嵌入式μClinux操作系統(tǒng)的遠(yuǎn)程圖像監(jiān)控系統(tǒng)整體方案。從Bootloader概念出發(fā),對(duì)U-Boot在系統(tǒng)硬件平臺(tái)上的移植做了詳細(xì)的分析,并研究了其在移植過(guò)程中經(jīng)常出現(xiàn)的問(wèn)題,提出了解決方法。分析了μClinux系統(tǒng)結(jié)構(gòu)及驅(qū)動(dòng)程序原理,并在系統(tǒng)硬件平臺(tái)上實(shí)現(xiàn)μClinux移植。最后研究設(shè)計(jì)了系統(tǒng)整體軟件設(shè)計(jì),包括上位機(jī)軟件設(shè)計(jì)和嵌入式終端的軟件設(shè)計(jì),并給出了實(shí)驗(yàn)結(jié)果。
標(biāo)簽: Clinux ARM 遠(yuǎn)程圖像 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-06-23
上傳用戶:heart520beat
心血管疾病是威脅人類健康的主要疾病之一,而心電圖檢測(cè)是診斷心臟病變的有效手段。心電數(shù)據(jù)的高效采集和實(shí)時(shí)傳輸成為心電檢測(cè)的基礎(chǔ),因此,設(shè)計(jì)一種性能可靠、價(jià)格低廉、體積較小的心電采集與遠(yuǎn)程傳輸系統(tǒng)將對(duì)心血管疾病的檢測(cè)和預(yù)防具有重要意義。 本文在對(duì)心電信號(hào)采集技術(shù)和以太網(wǎng)傳輸技術(shù)進(jìn)行深入研究的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了一款基于ARM的心電信號(hào)采集與以太網(wǎng)傳輸系統(tǒng)。該系統(tǒng)前端是利用AD620、LM324、ADOP07等器件設(shè)計(jì)的信號(hào)調(diào)理電路,該電路實(shí)現(xiàn)了心電信號(hào)的高質(zhì)量提取;系統(tǒng)的關(guān)鍵電路是以32位ARM7TDMI-S微控制器LPC2210為核心,并結(jié)合以太網(wǎng)控制芯片RTL8019AS、Flash SST39VF160和SRAM IS61LV25616AL設(shè)計(jì)的A/D轉(zhuǎn)換模塊和以太網(wǎng)接口模塊,它構(gòu)建了數(shù)據(jù)采集和傳輸?shù)挠布A(chǔ);此外,論文還完成了μC/OS-II操作系統(tǒng)在LPC2210上的移植,并實(shí)現(xiàn)了系統(tǒng)TCP/IP協(xié)議棧;最后,采用了多任務(wù)化方式設(shè)計(jì)了系統(tǒng)應(yīng)用程序。 通過(guò)遠(yuǎn)端上位機(jī)應(yīng)用軟件測(cè)試表明,本系統(tǒng)實(shí)現(xiàn)了心電信號(hào)的采集與傳輸,達(dá)到了遠(yuǎn)程監(jiān)控心電信號(hào)的目的,且運(yùn)行穩(wěn)定可靠。
標(biāo)簽: ARM 心電信號(hào) 采集 遠(yuǎn)程傳輸
上傳時(shí)間: 2013-06-15
上傳用戶:y562413679
本課題所研究的橫機(jī)是一種由嵌入式控制器系統(tǒng)控制的自動(dòng)化程度很高的緯編針織機(jī),主要用于針織服裝的編織制造。我國(guó)是紡織大國(guó),橫機(jī)需求量大,自主研發(fā)全自動(dòng)電腦橫機(jī)有廣泛的市場(chǎng)前景。 通過(guò)對(duì)橫機(jī)機(jī)械系統(tǒng)結(jié)構(gòu)和原理的分析,本文提出了一種橫機(jī)控制系統(tǒng)硬件解決方案。該方案主要由主控制器、協(xié)處理器、驅(qū)動(dòng)電路等三部分組成。以ARM作為主控制器,負(fù)責(zé)編織工藝和人機(jī)接口設(shè)計(jì);以FPGA作為協(xié)處理器,執(zhí)行ARM的命令,控制后續(xù)電路動(dòng)作;驅(qū)動(dòng)電路主要面向橫機(jī)機(jī)械部件,并向前端電路提供硬件接口。 基于該硬件系統(tǒng)解決方案,本文繼而提出了一種新型的軟件系統(tǒng)解決方案。該方案基于嵌入式Linux操作系統(tǒng)實(shí)現(xiàn),主要由羅拉系統(tǒng)控制算法、驅(qū)動(dòng)程序、橫機(jī)編織控制程序和圖形用戶界面等四部分組成。羅拉系統(tǒng)采用模糊控制算法,控制卷布速率;驅(qū)動(dòng)程序?qū)崿F(xiàn)ARM和FPGA的通信;橫機(jī)編織控制程序?qū)⒒ㄐ臀募械臄?shù)據(jù)轉(zhuǎn)換為機(jī)械部件的動(dòng)作,實(shí)現(xiàn)整個(gè)編織過(guò)程;圖形用戶界面提供良好的人機(jī)界面,方便操作。 最后詳細(xì)介紹了整個(gè)橫機(jī)控制器系統(tǒng)的調(diào)試流程,涉及硬件調(diào)試、軟件調(diào)試和軟硬件聯(lián)合調(diào)試等。 與傳統(tǒng)電腦橫機(jī)相比,基于此設(shè)計(jì)方案的橫機(jī)技術(shù)含量較高,成本低,可移植性強(qiáng),并可實(shí)現(xiàn)聯(lián)網(wǎng)控制。
標(biāo)簽: Linux ARM 橫機(jī) 控制系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:ikemada
數(shù)字信號(hào)處理是信息科學(xué)中近幾十年來(lái)發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號(hào)處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語(yǔ)音與圖像處理等領(lǐng)域.而數(shù)字信號(hào)處理算法的硬件實(shí)現(xiàn)一般來(lái)講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場(chǎng)可編程門陣列FPGA進(jìn)行數(shù)字信號(hào)處理得到了飛速發(fā)展,FPGA正在越來(lái)越多地代替ASIC和PDSP用作前端數(shù)字信號(hào)處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn).首先詳細(xì)闡述了數(shù)字信號(hào)處理的理論基礎(chǔ),重點(diǎn)討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實(shí)際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時(shí)間抽取FFT算法的特點(diǎn).該論文對(duì)硬件描述語(yǔ)言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語(yǔ)言的開(kāi)發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計(jì)方法,討論了數(shù)字系統(tǒng)設(shè)計(jì)層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計(jì)方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級(jí)設(shè)計(jì)和寄存器傳輸級(jí)設(shè)計(jì),描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號(hào)處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見(jiàn)的高速、實(shí)時(shí)信號(hào)處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號(hào)處理中占有重要的地位,所以該文提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖;重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.
標(biāo)簽: FPGA 數(shù)字信號(hào)處理 中的應(yīng)用
上傳時(shí)間: 2013-07-19
上傳用戶:woshiayin
本文實(shí)現(xiàn)了GPS中頻信號(hào)處理的整體設(shè)計(jì)方案。該方案使用Zarlink公司的GP2015射頻芯片和FPGA共同搭建硬件系統(tǒng),用于實(shí)現(xiàn)GPS定位功能。其中GP2015芯片作為GPS信號(hào)接收前端,F(xiàn)PGA作為系統(tǒng)搭建和算法實(shí)現(xiàn)的平臺(tái)。 首先,針對(duì)建立GPS中頻數(shù)據(jù)處理平臺(tái)的需要,設(shè)計(jì)了GPS信號(hào)接收的射頻前端以及LVDS數(shù)據(jù)傳輸電路,編寫(xiě)了FPGA傳輸大量高頻數(shù)據(jù)的VHDL程序,實(shí)現(xiàn)了數(shù)據(jù)的傳輸及存儲(chǔ)。其次,設(shè)計(jì)PC機(jī)的用戶界面接口程序,為控制和測(cè)試提供了可靠的保障。在此基礎(chǔ)上開(kāi)發(fā)了GPS中頻數(shù)據(jù)處理的平臺(tái),為研究GPS定位算法提供了硬件基礎(chǔ)。 數(shù)據(jù)捕獲和追蹤是GPS算法中最耗時(shí)的兩部分,因此,本設(shè)計(jì)提出快速精確的數(shù)據(jù)捕獲方法。在分析頻域捕獲算法的基礎(chǔ)上,提出相位差分精確定頻的方法,分析其可行性,給出實(shí)施方案并與普通串行精確定頻算法比較,經(jīng)過(guò)實(shí)驗(yàn),得到了很好的結(jié)果。 在研究捕獲算法的基礎(chǔ)上,本文在FPGA上實(shí)現(xiàn)了GPS中頻信號(hào)的捕獲算法。既保證了軟件算法的靈活性又利用了硬件工作的實(shí)時(shí)性,達(dá)到了快速捕獲的目的。
標(biāo)簽: FPGA GPS 中頻 信號(hào)處理
上傳時(shí)間: 2013-04-24
上傳用戶:dengzb84
射頻和無(wú)線技術(shù)入門,絕對(duì)的從零開(kāi)始,Caribbean j. Weisman 著
標(biāo)簽: 射頻 無(wú)線技術(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:xiaowei314
本論文利用FPGA可編程邏輯器件和硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)方法,開(kāi)發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫(xiě)控制。 在本論文將重點(diǎn)放在了用硬件描述語(yǔ)言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫(xiě)控制電路模塊、FPGA內(nèi)部寄存器讀寫(xiě)控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:yhm_all
該文利用FPGA技術(shù),設(shè)計(jì)了全概率寬帶數(shù)字接收機(jī)的實(shí)驗(yàn)平臺(tái),并在其上提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對(duì)這些方法的驗(yàn)證.該文的主要貢獻(xiàn)和創(chuàng)新有以下幾個(gè)方面.提出了并行結(jié)構(gòu)算法的工程實(shí)現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠(yuǎn)遠(yuǎn)超過(guò)后端DSP處理能力問(wèn)題的可行性方法.利用多相濾波下變頻的并行結(jié)構(gòu)特點(diǎn),使濾波器能夠以高效的形式實(shí)現(xiàn),也使得后端的混頻能夠工作在一個(gè)較低的速率上.經(jīng)過(guò)多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件的處理能力的要求.針對(duì)多相濾波下變頻與短數(shù)據(jù)快速測(cè)頻算法的特點(diǎn),用FPGA搭建了其實(shí)驗(yàn)?zāi)P?并利用微機(jī)EPP接口,對(duì)實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制并與其進(jìn)行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證、比較.同時(shí)也給調(diào)試帶來(lái)了方便,可以每個(gè)模塊單獨(dú)調(diào)試而不用改變硬件結(jié)構(gòu),使調(diào)試效率大大提高.該平臺(tái)也可用來(lái)對(duì)其他數(shù)字處理算法進(jìn)行實(shí)現(xiàn)性分析與實(shí)驗(yàn).參考軟件無(wú)線電設(shè)計(jì)的概念和國(guó)內(nèi)外相關(guān)文獻(xiàn),提出了多項(xiàng)濾波下變頻結(jié)構(gòu)的FPGA實(shí)現(xiàn).傳統(tǒng)的DDC通過(guò)數(shù)字混頻、濾波、抽取實(shí)現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調(diào)諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結(jié)構(gòu),高效實(shí)現(xiàn)了變載頻帶通信號(hào)數(shù)字下變頻.結(jié)合多相濾波下變頻結(jié)構(gòu)、算法對(duì)測(cè)頻精度及速度的要求,提出了短數(shù)據(jù)快速測(cè)頻算法的具體實(shí)現(xiàn),使用流水線的設(shè)計(jì)方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時(shí)間內(nèi)提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實(shí)現(xiàn)除了純粹的算法模塊外,還包括測(cè)試用的外圍模塊,以及運(yùn)行于實(shí)驗(yàn)平臺(tái)上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來(lái)實(shí)現(xiàn).
標(biāo)簽: FPGA 寬帶 實(shí)驗(yàn) 射頻
上傳時(shí)間: 2013-06-22
上傳用戶:haoxiyizhong
在圖像處理、航空航天、遙感測(cè)量、現(xiàn)代電子測(cè)試等很多領(lǐng)域,要求測(cè)試儀器設(shè)備能及時(shí)保存原始測(cè)試數(shù)據(jù),用于事后數(shù)據(jù)分析和處理。同時(shí)前端探測(cè)器性能的提高,對(duì)于各種系統(tǒng)存儲(chǔ)容量、體積、造價(jià)、穩(wěn)定性等都提出了更高的要求。因此研制性能可靠、體積小、低成本的數(shù)據(jù)存儲(chǔ)系統(tǒng)是十分必要的。 本文提出基于ARM嵌入式處理器+FPGA結(jié)構(gòu)的高速信號(hào)采集與存儲(chǔ)系統(tǒng)解決方案。進(jìn)行了信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)。其特點(diǎn)是高性能、低成本、體積小。 文中利用了ARM處理器和FPGA可編程邏輯器件的特點(diǎn),進(jìn)行了基于本方案的硬件設(shè)計(jì),:FPGA軟件設(shè)計(jì)。敘述了PCB設(shè)計(jì)以及調(diào)試過(guò)程中需注意的問(wèn)題。 系統(tǒng)的硬件設(shè)計(jì)以ARM和FPGA為平臺(tái),ARM處理器采用了Samsung公司的S3C2410,F(xiàn)PGA采用Altera公司的EP2C8。硬件設(shè)計(jì)圍繞著核心芯片,進(jìn)行了電源設(shè)計(jì)和ARM和FPGA外圍電路設(shè)計(jì)。 ARM處理器實(shí)現(xiàn)了系統(tǒng)的控制;FPGA作為協(xié)處理器實(shí)現(xiàn)了FIFO,一些接口、時(shí)序控制等,協(xié)助ARM采集數(shù)據(jù)。在FPGA中實(shí)現(xiàn)硬件電路簡(jiǎn)化了外圍電路,使得設(shè)計(jì)靈活,開(kāi)發(fā)調(diào)試方便,也提高了系統(tǒng)的可靠性。 系統(tǒng)軟件操作系統(tǒng)采用的是Linux,基于嵌入式Linux操作系統(tǒng)的特點(diǎn),分析了系統(tǒng)的實(shí)時(shí)性。接著進(jìn)行了Linux平臺(tái)上基于Qt的用戶界面應(yīng)用程序設(shè)計(jì)。 最后分析了系統(tǒng)測(cè)試結(jié)果,并指出存在的問(wèn)題和改進(jìn)方法。
標(biāo)簽: ARMFPGA 高速信號(hào) 采集 存儲(chǔ)
上傳時(shí)間: 2013-07-10
上傳用戶:cylnpy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1