本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫控制。 在本論文將重點(diǎn)放在了用硬件描述語言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。
資源簡(jiǎn)介:基于PCIe總線的超高速信號(hào)采集卡的設(shè)計(jì)? ? ? ? ? ? ? ?
上傳時(shí)間: 2022-07-17
上傳用戶:
資源簡(jiǎn)介: 本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)...
上傳時(shí)間: 2013-04-24
上傳用戶:yhm_all
資源簡(jiǎn)介:VxWorks是WindRiver(風(fēng)河)公司開發(fā)的嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS),由于它的高實(shí)時(shí)性,所以廣泛地應(yīng)用于軍事、工業(yè)控制、通信等領(lǐng)域;分析了VxWorks下PCI總線多功能數(shù)據(jù)采集卡的實(shí)現(xiàn)方法;以ADLINK的PCI7396數(shù)據(jù)采集卡為例,介紹PCI總線設(shè)備的配置空間,包括...
上傳時(shí)間: 2013-11-02
上傳用戶:masochism
資源簡(jiǎn)介:北京雙諾公司的AC6112數(shù)據(jù)采集卡的開發(fā)源代碼,里面包含VC,VB,DELPHI等幾種演示代碼,對(duì)于需要對(duì)PCI總線 數(shù)據(jù)采集卡進(jìn)行二次開發(fā)的程序人員具有重要的參考意義
上傳時(shí)間: 2013-12-19
上傳用戶:3到15
資源簡(jiǎn)介:使用研華DAQ和Delphi實(shí)現(xiàn)研華數(shù)據(jù)采集卡的多種功能.包括數(shù)據(jù)輸入輸出。內(nèi)含多個(gè)源碼
上傳時(shí)間: 2014-01-11
上傳用戶:weiwolkt
資源簡(jiǎn)介:該文檔為基于PIC16F877單片機(jī)的小型數(shù)據(jù)采集卡的設(shè)計(jì)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-23
上傳用戶:默默
資源簡(jiǎn)介:一個(gè)我剛工作時(shí)用C語言編寫的單片機(jī)數(shù)據(jù)采集卡的代碼
上傳時(shí)間: 2015-06-23
上傳用戶:a3318966
資源簡(jiǎn)介:AMPCI-9101使用說明書.這是我們公司開發(fā)的一向數(shù)據(jù)采集卡的說明書
上傳時(shí)間: 2016-02-09
上傳用戶:dancnc
資源簡(jiǎn)介:本文介紹一種基于PCI Express 總線的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案及功能實(shí)現(xiàn)。給出系統(tǒng)的基本結(jié)構(gòu)及單元組成,重點(diǎn)闡述系統(tǒng)硬件設(shè)計(jì)的關(guān)鍵技術(shù)和本地總線的控制邏輯,詳細(xì)探討了基于DriverWorks 的設(shè)備驅(qū)動(dòng)程序的開發(fā)以及上層應(yīng)用軟件的設(shè)計(jì)。該系統(tǒng)通過實(shí)踐驗(yàn)證...
上傳時(shí)間: 2013-10-28
上傳用戶:tianyi996
資源簡(jiǎn)介:提出了一種基于LPC2142且具有USB (通用串行總線) 接口的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案,給出了基于ARM7處理器LPC2142和FPGA芯片的軟硬件設(shè)計(jì)方法,該設(shè)計(jì)方案解決了高速實(shí)時(shí)信號(hào)與接口總線之間的速度兼容問題。關(guān)鍵詞 USB 高速數(shù)據(jù)采集卡 LabVIEW uC/OS-II 速度兼...
上傳時(shí)間: 2013-11-09
上傳用戶:atdawn
資源簡(jiǎn)介:圖像采集和處理技術(shù)在機(jī)器視覺和圖像分析等諸多領(lǐng)域應(yīng)用十分廣泛,大部分情況下,采集卡只需將前端相機(jī)捕獲的圖像信息正確地傳回計(jì)算機(jī)即可。但是在要求較高的應(yīng)用場(chǎng)合需要采集卡能準(zhǔn)確控制外部光源和相機(jī),完成圖像采集,預(yù)處理,數(shù)據(jù)傳輸。只有這樣,用戶才...
上傳時(shí)間: 2013-04-24
上傳用戶:cazjing
資源簡(jiǎn)介:摘要:根據(jù)紅光和紅外光透過手指后光吸收量變化的特點(diǎn).本文研究了基于單片機(jī)AT89C52的血流信號(hào)采集系統(tǒng)。該文設(shè)計(jì)了血流信號(hào)檢測(cè)電路,研究了四點(diǎn)累加平均濾波和五點(diǎn)滑動(dòng)平均濾波算法,有效的濾除了信號(hào)的高頻噪聲.克服了因個(gè)人生理差異引起的信號(hào)基線漂移...
上傳時(shí)間: 2013-11-04
上傳用戶:xmsmh
資源簡(jiǎn)介:近年來,隨著科學(xué)技術(shù)尤其是電子信息技術(shù)的飛速發(fā)展,人類對(duì)數(shù)據(jù)采集的需求也不斷增加,數(shù)據(jù)采集系統(tǒng)已經(jīng)被廣泛的應(yīng)用于民生、醫(yī)療、國(guó)防、教育、科技等各個(gè)領(lǐng)域,高速數(shù)據(jù)采集技術(shù)的研究是整個(gè)數(shù)據(jù)采集系統(tǒng)的難點(diǎn)和重點(diǎn)。數(shù)據(jù)采集系統(tǒng)和我們的生活息息相關(guān),...
上傳時(shí)間: 2022-07-11
上傳用戶:20125101110
資源簡(jiǎn)介:這是一款售價(jià)一百多元的超低價(jià)位的USB數(shù)據(jù)采集卡的應(yīng)用程序源代碼,可編譯、可運(yùn)行。在這個(gè)基礎(chǔ)可以完各種不同的數(shù)據(jù)采集應(yīng)用的編程。
上傳時(shí)間: 2022-07-17
上傳用戶:
資源簡(jiǎn)介:基于FPGA和PLL的函數(shù)信號(hào)發(fā)生器時(shí)鐘部分的實(shí)現(xiàn)
上傳時(shí)間: 2013-08-08
上傳用戶:xzt
資源簡(jiǎn)介:基于FPGA和DDS技術(shù)的正弦信號(hào)發(fā)生器設(shè)計(jì)
上傳時(shí)間: 2014-01-18
上傳用戶:hzakao
資源簡(jiǎn)介:數(shù)據(jù)采集是信號(hào)與信息系統(tǒng)中一個(gè)重要的組成部分,也是數(shù)字信號(hào)處理的關(guān)鍵環(huán)節(jié)。本論文主要介紹一種基于FPGA的數(shù)據(jù)采集系統(tǒng),提出一種由高速A/D轉(zhuǎn)換芯片、高性能FPGA和PCI總線接口組成的數(shù)據(jù)采集系統(tǒng)方案及其的硬件電路實(shí)現(xiàn)方法。該系統(tǒng)利用AD器件對(duì)信號(hào)進(jìn)行放...
上傳時(shí)間: 2013-04-24
上傳用戶:小楊高1
資源簡(jiǎn)介:隨著數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴(kuò)大,實(shí)時(shí)處理技術(shù)成為研究的熱點(diǎn)。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場(chǎng)可編程門陣列)的特點(diǎn)使其在圖像采集和處理方面的應(yīng)用顯得更加經(jīng)濟(jì)、靈活、方便。 本文設(shè)計(jì)了一種以FPGA為工作核心...
上傳時(shí)間: 2013-06-01
上傳用戶:程嬰sky
資源簡(jiǎn)介:基于FPGA和DSP的中頻信號(hào)檢測(cè)系統(tǒng)的研究與設(shè)計(jì)
上傳時(shí)間: 2013-06-17
上傳用戶:qiuqing
資源簡(jiǎn)介:PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接口的設(shè)計(jì)方案。\r\n
上傳時(shí)間: 2013-08-30
上傳用戶:brain kung
資源簡(jiǎn)介:為了實(shí)現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單片機(jī)總線與FPGA接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊...
上傳時(shí)間: 2013-10-11
上傳用戶:lliuhhui
資源簡(jiǎn)介:基于FPGA和DDS技術(shù)的正弦信號(hào)發(fā)生器設(shè)計(jì)
上傳時(shí)間: 2013-10-23
上傳用戶:cjf0304
資源簡(jiǎn)介:基于FPGA和sopc的用VHDL語言編寫的EDA正弦信號(hào)發(fā)生器
上傳時(shí)間: 2014-12-02
上傳用戶:lxm
資源簡(jiǎn)介:基于FPGA和sopc的用VHDL語言編寫的EDA信號(hào)采集與頻譜分析電路
上傳時(shí)間: 2016-02-04
上傳用戶:ztj182002
資源簡(jiǎn)介:基于FPGA和sopc的用VHDL語言編寫的EDA的DDS信號(hào)發(fā)生器
上傳時(shí)間: 2013-12-26
上傳用戶:semi1981
資源簡(jiǎn)介:基于FPGA和sopc的用VHDL語言編寫的EDA數(shù)字移相信號(hào)發(fā)生器
上傳時(shí)間: 2016-02-04
上傳用戶:牛布牛
資源簡(jiǎn)介:基于FPGA和sopc的用VHDL語言編寫的EDA的VGA彩條信號(hào)顯示控制器
上傳時(shí)間: 2013-12-21
上傳用戶:13188549192
資源簡(jiǎn)介:針對(duì)多DSP 共享總線的通用信號(hào)處理板卡, 介紹了基于PCI9054 和CPCI 總線的接口設(shè)計(jì), 分析了通用WDM總線驅(qū)動(dòng)程序的開發(fā)。采用Verilog HDL 用CPLD 設(shè)計(jì)控制時(shí)序?qū)崿F(xiàn)了DSP 和 CPCI 總線橋接器PCI9054 之間的普通傳輸和高速DMA 傳輸。驅(qū)動(dòng)程序采用DriverWorks ...
上傳時(shí)間: 2013-12-24
上傳用戶:tedo811
資源簡(jiǎn)介:基于FPGA和PLL的函數(shù)信號(hào)發(fā)生器時(shí)鐘部分的實(shí)現(xiàn)
上傳時(shí)間: 2013-12-18
上傳用戶:lht618
資源簡(jiǎn)介:激光雷達(dá)是激光技術(shù)和雷達(dá)技術(shù)相結(jié)合的產(chǎn)物,其工作原理與傳統(tǒng)雷達(dá)基本相同,都是通過雷達(dá)發(fā)射信號(hào),由接收系統(tǒng)收集從目標(biāo)返回的信號(hào),并對(duì)其進(jìn)行觀察和處理來發(fā)現(xiàn)目標(biāo)、測(cè)量目標(biāo)的坐標(biāo)和運(yùn)動(dòng)參數(shù)等1-7].由于激光雷達(dá)發(fā)射的激光頻率較微波高幾個(gè)數(shù)量級(jí),故頻...
上傳時(shí)間: 2022-06-24
上傳用戶: