各類交流電源在產(chǎn)品開發(fā)過程中都需要進(jìn)行長時(shí)間的帶載測試,以檢驗(yàn)其電氣性能。傳統(tǒng)使用電阻、電感和電容這類無源元件作為負(fù)載的測試方法存在參數(shù)調(diào)節(jié)不方便、發(fā)熱量大、耗能等諸多缺點(diǎn)。為克服傳統(tǒng)測試方法的不足,本文研究了一種帶能量回饋功能的交流電子負(fù)載裝置,采用交直交變換結(jié)構(gòu),由具有公共直流母線的兩級(jí)電壓型PWM整流器組成。通過控制前級(jí)PWM整流器的輸入功率因數(shù),在其輸入端模擬不同阻抗特性的負(fù)載;后級(jí)PWM整流器工作在并網(wǎng)逆變狀態(tài),將被測試電源發(fā)出的電能回饋至電網(wǎng)進(jìn)行循環(huán)利用。 交流電子負(fù)載屬于一種測試設(shè)備,需要實(shí)現(xiàn)用戶交互、通訊、監(jiān)控等功能,因此采用了以DSP芯片為核心的數(shù)字控制方案。本文首先探討了數(shù)字控制技術(shù)對(duì)變換器性能的影響,重點(diǎn)討論了當(dāng)數(shù)字脈寬調(diào)制器精度不足時(shí)會(huì)引起輸出產(chǎn)生極限環(huán)振蕩的問題。分析了極限環(huán)振蕩產(chǎn)生的原因,并以BUCK、BOOST和BUCK-BOOST三種基本變換器的數(shù)字控制器設(shè)計(jì)為例,推導(dǎo)出了為避免極限環(huán)振蕩,數(shù)字脈寬調(diào)制器應(yīng)滿足的最小精度要求。在MATLAB中建立了數(shù)字控制器的仿真模型,設(shè)計(jì)了一臺(tái)數(shù)字控制BUCK變換器實(shí)驗(yàn)樣機(jī),仿真和實(shí)驗(yàn)結(jié)果驗(yàn)證了理論分析的正確性。 根據(jù)處理電能方式的不同,交流電子負(fù)載可分為能量消耗型和能量回饋型兩大類。本文首先針對(duì)交流電源產(chǎn)品的功能性測試應(yīng)用場合,提出了一種新的能量消耗型交流電子負(fù)載結(jié)構(gòu)和相應(yīng)的控制方法。然后重點(diǎn)介紹了能量回饋型交流電子負(fù)載的工作原理及其控制策略。分析了功率電路中主要元件參數(shù)的選取方法。其中,對(duì)工作在任意功率因數(shù)情況下的單相PWM整流器中交流濾波電感的取值作了重點(diǎn)討論。在Saber軟件中建立了系統(tǒng)的仿真模型,設(shè)計(jì)了一臺(tái)以TMS320F2812 DSP芯片為控制核心的能量回饋型交流電子負(fù)載原理樣機(jī),仿真和實(shí)驗(yàn)結(jié)果驗(yàn)證了系統(tǒng)方案的可行性和正確性。最后針對(duì)交流電子負(fù)載的并網(wǎng)能量回饋功能,初步分析了一種基于正反饋思想的并網(wǎng)系統(tǒng)孤島檢測方法,并進(jìn)行了仿真驗(yàn)證。
上傳時(shí)間: 2013-07-29
上傳用戶:zlf19911217
PROTEL99SE常規(guī)教程(圖片教程) 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作。 課程介紹: 圖片教程的第1天: 學(xué)會(huì)自己畫簡單的SCH文件 第1課:新建一個(gè)*.DDB,新建一個(gè)SCH文件,并且添加畫SCH要用到的零件庫>> 第2課:利用添加好的零件庫,進(jìn)行畫第一個(gè)可以自動(dòng)布線的原理圖>> 課后補(bǔ)充:SCH中一些必須要避免的錯(cuò)誤! 圖片教程的第2天: 學(xué)會(huì)從SCH到PCB的轉(zhuǎn)變,并且進(jìn)行自動(dòng)布線 第一課:建立一個(gè)PCB文件,并且添加自動(dòng)布線所必需的封裝庫 第二課:把前面的SCH文件變成PCB板 第三課: 對(duì)PCB進(jìn)行自動(dòng)布線 圖片教程的第3天: 學(xué)會(huì)自己做SCH零件。說明:SCH零件庫用來畫圖和自動(dòng)布線 第一課:做一個(gè)SCH里面常要用到的電阻零件 圖片教程的第4天: 學(xué)會(huì)自己做PCB零件封裝 第一課:做一個(gè)屬于自己的PCB零件封裝 課后補(bǔ)充:PCB中一些必須要避免的錯(cuò)誤! 布線方面的高級(jí)設(shè)置:自動(dòng)布線和手動(dòng)布線方面的高級(jí)設(shè)置問題 圖片教程的第5天: 一些高級(jí)的常用技巧 一、SCH中的一些常用技巧 SCH的一些高級(jí)設(shè)置和常用技巧 二、PCB的一些高級(jí)設(shè)置和常用技巧 在PCB中,如何校驗(yàn)和查看PCB單個(gè)的網(wǎng)絡(luò)連接情況 在PCB中給PCB補(bǔ)淚滴的具體操作 在PCB中給PCB做覆銅的具體操作 在PCB中如何打印出中空的焊盤(這個(gè)功能對(duì)于熱轉(zhuǎn)印制板比較有用) 在PCB中如何找到我們要找的封裝 如何在PCB文件中加上漂亮的漢字 附件:PROTEL99SE 安裝 License 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作。
上傳時(shí)間: 2013-05-24
上傳用戶:lgd57115700
開關(guān)電源具有體積小、重量輕、效率高、發(fā)熱量低、性能穩(wěn)定等優(yōu)點(diǎn),廣泛應(yīng)用于電子整機(jī)與設(shè)備中,在以往的AC-DC電路中,由二極管組成的不可控整流器與電力網(wǎng)相接,為在電網(wǎng)中會(huì)產(chǎn)生大量的電流諧波和無功功率而污染電網(wǎng),使得功率因數(shù)較低。為了提高AC-DC電路輸入端的功率因數(shù),采用了功率因數(shù)校正。 本文采用TMS320F2812實(shí)現(xiàn)開關(guān)電源的功率因數(shù)校正,分析了DSP實(shí)現(xiàn)功率因數(shù)校正的控制方法和具體實(shí)現(xiàn),對(duì)于軟件中參數(shù)的標(biāo)么值實(shí)現(xiàn)進(jìn)行了理論推導(dǎo),為了使輸出功率在輸入電壓變化的一定范圍內(nèi)保持不變,采用了前饋電壓,對(duì)于數(shù)字PI調(diào)節(jié)環(huán)采用了抑制積分飽和的方法,以防止系統(tǒng)失控。 論文中通過對(duì)AC-DC整流電路和加入Boost功率因數(shù)校正后的電路進(jìn)行了Matlab的仿真,通過輸入電壓和輸入電流波形的比較,可以很容易地看到功率因數(shù)的提高。 在具體的電路實(shí)現(xiàn)中,采用霍爾元件檢測輸入電感電流、輸入電壓和輸出電壓,經(jīng)過DSP的A/D采樣后,在DSP內(nèi)部經(jīng)過程序計(jì)算,輸出PWM波形驅(qū)動(dòng)MOSFET的開通與關(guān)斷,使輸入電感電流波形與輸入電壓波形一致。 本文實(shí)現(xiàn)了系統(tǒng)仿真,給出了仿真波形,分析了硬件設(shè)計(jì)電路并完成了電路的局部仿真,軟件編程方面給出了主程序和各個(gè)子程序的軟件流程圖,提出了以后研究的方向。
上傳時(shí)間: 2013-06-17
上傳用戶:baobao9437
隨著世界能源危機(jī)的到來,太陽能光伏發(fā)電在能源結(jié)構(gòu)中正在發(fā)揮著越來越大的作用。而太陽能光伏發(fā)電系統(tǒng)的核心部件并網(wǎng)逆變器的性能還需要進(jìn)一步提高。為了迎合市場上對(duì)高品質(zhì)、高性能、智能化并網(wǎng)逆變器的需求,我們將ARM+DSP架構(gòu)作為并網(wǎng)逆變器的控制系統(tǒng)。本系統(tǒng)集成了ARM和DSP的各自的強(qiáng)大功能,使并網(wǎng)逆變器的性能和智能化水平得到了顯著提高。本論文是基于山東大學(xué)魯能實(shí)習(xí)基地“光伏并網(wǎng)逆變器項(xiàng)目”,目前已經(jīng)試制出樣機(jī)。本人主要負(fù)責(zé)并網(wǎng)逆變器控制系統(tǒng)的軟硬件設(shè)計(jì)工作。本文主要研究內(nèi)容有: @@ 1.本并網(wǎng)逆變器采用了內(nèi)高頻環(huán)逆變技術(shù)。文中詳細(xì)分析了這種逆變器的優(yōu)缺點(diǎn),進(jìn)行了充分的系統(tǒng)分析和論證。 @@ 2.采用MATLAB/Simulink軟件對(duì)并網(wǎng)逆變器的控制算法進(jìn)行仿真,包括前級(jí)DC-DC變換的控制算法以及后級(jí)DC-AC逆變的控制算法。通過仿真驗(yàn)證了所設(shè)計(jì)算法的可行性,對(duì)DSP程序開發(fā)提供了很好的指導(dǎo)意義。 @@ 3.本文將ARM+DSP架構(gòu)作為逆變器的控制系統(tǒng),并設(shè)計(jì)了相應(yīng)的硬件控制系統(tǒng)。DSP控制板硬件系統(tǒng)包括AD數(shù)據(jù)采集、硬件電流保護(hù)、電源、eCAN總線,SPI總線等硬件電路。ARM板硬件系統(tǒng)包括SPI總線、RS232總線、RS480總線、以太網(wǎng)總線、LCD顯示、實(shí)時(shí)時(shí)鐘、鍵盤等硬件電路。 @@ 4.本文設(shè)計(jì)和實(shí)現(xiàn)了兩種最大功率點(diǎn)跟蹤控制算法:功率擾動(dòng)觀察法或增量電導(dǎo)法;孤島檢測方法采用被動(dòng)式和主動(dòng)式兩種檢測方式,被動(dòng)式所采用的方法是將過/欠電壓和電壓相位突變檢測相結(jié)合的方式,主動(dòng)式采用正反饋頻率偏移法;為了實(shí)現(xiàn)并網(wǎng)逆變器的輸出電流與電網(wǎng)電壓同頻同相,使用了軟件鎖相環(huán)控制技術(shù)。本文分別給出了以上各種算法的控制程序流程圖。 @@ 5.本文也給出了AD數(shù)據(jù)采集、eCAN總線、RS232、RS485、以太網(wǎng)、PWM輸出等程序流程圖,以及DSP和ARM之間的SPI總線通信程序流程圖。并且分別給出了ARM管理機(jī)控制系統(tǒng)主程序流程圖和DSP控制機(jī)控制系統(tǒng)主程序流程圖。 @@ 6.最后對(duì)并網(wǎng)逆變器樣機(jī)進(jìn)行實(shí)驗(yàn)結(jié)果分析。結(jié)果顯示:該樣機(jī)基本上實(shí)現(xiàn)了本文提出的設(shè)計(jì)方案所應(yīng)完成的各項(xiàng)功能,樣機(jī)的性能比較理想。 @@關(guān)鍵詞:太陽能光伏;并網(wǎng)逆變器;SPWM; DSP; ARM
標(biāo)簽: ARMDSP 架構(gòu) 太陽能光伏
上傳時(shí)間: 2013-07-09
上傳用戶:趙安qw
作為性能優(yōu)異的糾錯(cuò)編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國擁有自主知識(shí)產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯(cuò)體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時(shí)大,譯碼速度慢,因此限制了Turbo碼的實(shí)際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進(jìn)行簡化,加速,使其轉(zhuǎn)化成為適合在硬件上實(shí)現(xiàn)的算法,將實(shí)驗(yàn)室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究內(nèi)容有以下兩點(diǎn): 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時(shí)間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺(tái),使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計(jì)實(shí)現(xiàn),得到硬件電路,并對(duì)得到的譯碼器硬件電路進(jìn)行測試。 測試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動(dòng)變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實(shí)驗(yàn)仿真基本一致。
上傳時(shí)間: 2013-05-31
上傳用戶:huyiming139
軟件無線電(Software Defined Radio)是無線通信系統(tǒng)收發(fā)信機(jī)的發(fā)展方向,它使得通信系統(tǒng)的設(shè)計(jì)者可以將主要精力集中到收發(fā)機(jī)的數(shù)字處理上,而不必過多關(guān)注電路實(shí)現(xiàn)。在進(jìn)行數(shù)字處理時(shí),常用的方案包括現(xiàn)場可編程門陣列(FPGA)、數(shù)字信號(hào)處理器(DSP)和專用集成電路(ASIC)。FPGA以其相對(duì)較低的功耗和相對(duì)較低廉的成本,成為許多通信系統(tǒng)的首先方案。正是在這樣的前提下,本課題結(jié)合軟件無線電技術(shù),研究并實(shí)現(xiàn)基于FPGA的數(shù)字收發(fā)信機(jī)。 @@ 本論文主要研究了發(fā)射機(jī)和接收機(jī)的結(jié)構(gòu)和相關(guān)的硬件實(shí)現(xiàn)問題。首先,從理論上對(duì)發(fā)射機(jī)和接收機(jī)結(jié)構(gòu)進(jìn)行研究,找到收發(fā)信機(jī)設(shè)計(jì)中關(guān)鍵問題。其次,在理論上有深刻認(rèn)識(shí)的基礎(chǔ)上,以FPGA為手段,將反饋控制算法、反饋補(bǔ)償算法和前饋補(bǔ)償算法落實(shí)到硬件電路上。同步一直是數(shù)字通信系統(tǒng)中的關(guān)鍵問題,它也是本文的研究重點(diǎn)。本文在研究了已有各種同步方法的基礎(chǔ)上,設(shè)計(jì)了一種新的同步方法和相應(yīng)的接收機(jī)結(jié)構(gòu),并以硬件電路將其實(shí)現(xiàn)。最后,針對(duì)所設(shè)計(jì)的硬件系統(tǒng),本文還進(jìn)行了充分的硬件系統(tǒng)測試。硬件測試的各項(xiàng)數(shù)據(jù)結(jié)果表明系統(tǒng)設(shè)計(jì)方案是可行的,基本實(shí)現(xiàn)了數(shù)字中頻收發(fā)機(jī)系統(tǒng)的設(shè)計(jì)要求。 @@ 本文中發(fā)射機(jī)系統(tǒng)是以Altera公司EP2C70F672C6為硬件平臺(tái),接收機(jī)系統(tǒng)以Altera公司EP2S180F1020C3為硬件平臺(tái)。收發(fā)系統(tǒng)均是在Ouartus Ⅱ 8.0環(huán)境下,通過編寫Verilog HDL代碼和調(diào)用Altera IP core加以實(shí)現(xiàn)。在將設(shè)計(jì)方案落實(shí)到硬件電路實(shí)現(xiàn)之前,各種算法均使用MATLAB進(jìn)行原理仿真,并在MATLAB仿真得到正確結(jié)果的基礎(chǔ)上,使用Quartus Ⅱ 8.0中的功能仿真工具和時(shí)序仿真工具進(jìn)行了前仿真和后仿真。所有仿真結(jié)果無誤后,可下載至硬件平臺(tái)進(jìn)行調(diào)試,通過Quartus Ⅱ 8.0中集成的SignalTap邏輯分析儀,可以實(shí)時(shí)觀察電路中各點(diǎn)信號(hào)的變化情況,并結(jié)合示波器和頻譜儀,得到硬件測試結(jié)果。 @@關(guān)鍵詞:SDR;數(shù)字收發(fā)機(jī);FPGA;載波同步;符號(hào)同步
標(biāo)簽: FPGA 數(shù)字中頻 收發(fā)信機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:diaorunze
隨著航天技術(shù)的發(fā)展,載人飛船、空間站等復(fù)雜航天器對(duì)空-地或空-空之間數(shù)據(jù)傳輸速率的要求越來越高。在此情況下,為了提高空間通信中數(shù)據(jù)傳輸?shù)目煽啃裕WC接收端分路系統(tǒng)能和發(fā)送端一致,必須要經(jīng)過幀同步。對(duì)衛(wèi)星基帶信號(hào)處理來說,幀同步是處理的第一步也是關(guān)鍵的一步。只有正確幀同步才能獲取正確的幀數(shù)據(jù)進(jìn)行數(shù)據(jù)處理。因此,幀同步的效率,將直接影響到整個(gè)衛(wèi)星基帶信號(hào)處理的結(jié)果。 @@ 本設(shè)計(jì)在研究CCSDS標(biāo)準(zhǔn)及幀同步算法的基礎(chǔ)上,利用硬件描述語言及ISE9.2i開發(fā)平臺(tái)在基于FPGA的硬件平臺(tái)上設(shè)計(jì)并實(shí)現(xiàn)了單路數(shù)據(jù)輸入及兩路合路數(shù)據(jù)輸入的幀同步算法,并解決了其中可能存在的幀滑動(dòng)及模糊度問題。在此基礎(chǔ)之上,針對(duì)兩路合路輸入時(shí)可能存在的兩路輸入不同步或幀滑動(dòng)在兩路中分布不均勻問題,設(shè)計(jì)實(shí)現(xiàn)了兩路并行幀同步算法,并利用ModelSim SE 6.1f工具對(duì)上述算法進(jìn)行了前仿真和后仿真,仿真結(jié)果表明上述算法符合設(shè)計(jì)要求。 @@ 本論文首先介紹了課題研究的背景及國內(nèi)外研究現(xiàn)狀,其次介紹了與本課題相關(guān)的基礎(chǔ)理論及系統(tǒng)的軟硬件結(jié)構(gòu)。然后對(duì)單路數(shù)據(jù)輸入幀同步、兩路數(shù)據(jù)合路輸入幀同步和兩路并行幀同步算法的具體設(shè)計(jì)及實(shí)現(xiàn)過程進(jìn)行了詳細(xì)說明,并給出了后仿真結(jié)果及結(jié)果分析。最后,對(duì)論文工作進(jìn)行了總結(jié)和展望,分析了其中存在的問題及需要改進(jìn)的地方。 @@關(guān)鍵詞 FPGA;CCSDS;幀同步:模糊度;幀滑動(dòng)
標(biāo)簽: CCSDS FPGA 標(biāo)準(zhǔn)
上傳時(shí)間: 2013-06-11
上傳用戶:liglechongchong
本文完成了對(duì)MIPS-CPU的指令集確定,流水線與架構(gòu)設(shè)計(jì),代碼編寫,并且在x86計(jì)算機(jī)上搭建了稱為gccmips_elf的仿真系統(tǒng),完成了對(duì)MIPS-CPU硬件系統(tǒng)的模擬仿真,最終完成FPGA芯片的下載與實(shí)現(xiàn)。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個(gè)MIPS-CPU的架構(gòu)設(shè)計(jì)與5級(jí)流水線級(jí)數(shù)的確定。制定了整個(gè)CPU的主控制模塊的狀態(tài)轉(zhuǎn)移圖;根據(jù)MIPS-CPU的指令集的模式,完成了對(duì)不同模式下的指令的分析,給出了相應(yīng)的取指,譯碼,產(chǎn)生新的程序存儲(chǔ)器尋址地址,執(zhí)行,數(shù)據(jù)存儲(chǔ)器與寄存器文件回寫的控制信號(hào),完成取指令模塊,譯碼模塊,執(zhí)行模塊,數(shù)據(jù)回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設(shè)計(jì)。 @@ 重點(diǎn)分析了由于流水線設(shè)計(jì)而引入的競爭與冒險(xiǎn),分析了在不同流水線階段可能存在的競爭與冒險(xiǎn),對(duì)引起競爭與冒險(xiǎn)的原因進(jìn)行了確定,并通過增加一些電路邏輯來避免競爭與冒險(xiǎn)的發(fā)生,完成了競爭與冒險(xiǎn)檢測電路模塊以及數(shù)據(jù)回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險(xiǎn)的問題,使設(shè)計(jì)的5級(jí)流水線得以暢順實(shí)現(xiàn)。 @@ 完成了MIPS-CPU的仿真系統(tǒng)平臺(tái)的搭建,該仿真器用來對(duì)應(yīng)用程序進(jìn)行編譯,鏈接與執(zhí)行,生成相應(yīng)匯編語言程序以及向量文件(16進(jìn)制機(jī)器碼);并且同時(shí)產(chǎn)生相關(guān)的Modelsim仿真,及Quartus II下載驗(yàn)證的文件。本設(shè)計(jì)利用該仿真系統(tǒng)來評(píng)估設(shè)計(jì)的MIPS-CPU的硬件系統(tǒng),模擬仿真結(jié)果證明本文設(shè)計(jì)的MIPS-CPU可以實(shí)現(xiàn)正常功能。本論文課題的研究成功對(duì)今后從事專用RISC-CPU設(shè)計(jì)的同行提供了有益的參考。 @@ 最終將設(shè)計(jì)的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進(jìn)行了編譯與驗(yàn)證,對(duì)設(shè)計(jì)的MIPS-CPU的資源使用,關(guān)鍵路徑上的時(shí)序,布線情況進(jìn)行了分析,最終完成各個(gè)指標(biāo)的檢查,并且借助Quartus II軟件內(nèi)嵌的Signal Tap軟件進(jìn)行軟硬件聯(lián)合調(diào)試,結(jié)果表明設(shè)計(jì)的MIPS-CPU功能正常,滿足約束,指標(biāo)正確。 @@關(guān)鍵詞 MIPS;流水線;競爭與冒險(xiǎn);仿真器;FPGA
上傳時(shí)間: 2013-07-31
上傳用戶:gjzeus
作者:陳正沖,本書正式出版前讀者可以仔細(xì)研讀和自由傳閱本書電子版,但不允許私自大量印刷和銷售。
標(biāo)簽: C語言
上傳時(shí)間: 2013-05-22
上傳用戶:xiaoyunyun
圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現(xiàn)場景的三維信息,提供場景更為全面、詳實(shí)的信息,在醫(yī)學(xué)、軍事、娛樂具有廣泛的應(yīng)用前景。而現(xiàn)有的3D立體顯示設(shè)備價(jià)格都比較貴,基于此,本人研究了基于SDRAM存儲(chǔ)器和FPGA處理器的3D頭盔顯示設(shè)備并且設(shè)計(jì)出硬件和軟件系統(tǒng)。該系統(tǒng)圖像效果好,并且價(jià)格成本便宜,從而具有更大的實(shí)用性。本文完成的主要工作有三點(diǎn): 1.設(shè)計(jì)了基于FPGA處理器和SDRAM存儲(chǔ)器的3D頭盔顯示器。該方案有別于現(xiàn)有的基于MCU、DSP和其它處理芯片的方案。本方案能通過線性插值算法把1024×768的分辨率變成800×600的分辨率,并能實(shí)現(xiàn)120HZ圖像刷新率,采用SDRAM作為高速存儲(chǔ)器,并且采用乒乓操作,有別于其它的開關(guān)左右眼視頻實(shí)現(xiàn)立體圖像。在本方案中每時(shí)每刻都是左右眼視頻同時(shí)輸出,使得使用者感覺不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實(shí)現(xiàn)了圖像對(duì)比對(duì)度調(diào)節(jié),液晶前照光調(diào)節(jié)(調(diào)節(jié)輸出脈沖的占空比),立體圖像源自動(dòng)識(shí)別,還有人性化的操作界面(OSD)功能。 2.完成了該系統(tǒng)的硬件平臺(tái)設(shè)計(jì)和軟件設(shè)計(jì)。從便攜性角度考慮,盡量減小PCB板面積,給出了它們詳細(xì)的硬件設(shè)計(jì)電路圖。完成了FPGA系統(tǒng)的設(shè)計(jì),包括系統(tǒng)整體分析,各個(gè)模塊的實(shí)現(xiàn)原理和具體實(shí)現(xiàn)的方法。完成了單片機(jī)對(duì)AD9883的配置設(shè)計(jì)。 3.完成了本方案的各項(xiàng)測試和調(diào)試工作,主要包括:數(shù)據(jù)采集部分測試、數(shù)據(jù)存儲(chǔ)部分測試、FPGA器件工作狀態(tài)測試、以電腦顯示器作為顯示器的聯(lián)機(jī)調(diào)試和以HX7015A作為顯示器的聯(lián)機(jī)調(diào)試,并且最終調(diào)試通過,各項(xiàng)功能都滿足預(yù)期設(shè)計(jì)的要求。實(shí)驗(yàn)和分析結(jié)果論證了系統(tǒng)設(shè)計(jì)的合理性和使用價(jià)值。 本文的研究與實(shí)現(xiàn)工作通過實(shí)驗(yàn)和分析得到了驗(yàn)證。結(jié)果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統(tǒng)完全可以實(shí)現(xiàn)高質(zhì)量的立體視覺效果,從而可以將該廉價(jià)的3D頭盔顯示系統(tǒng)用于我國現(xiàn)代化建設(shè)中所需要的領(lǐng)域。
上傳時(shí)間: 2013-07-16
上傳用戶:xiaoxiang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1