我們畫PCB的時候一般要把原理圖生成網(wǎng)絡(luò)表,再把網(wǎng)絡(luò)表導(dǎo)入PCB文件中。在入網(wǎng)絡(luò)表的的時候因為我們沒有對元件封裝做遺漏檢查而出現(xiàn)錯誤,所以在SCH到PCB前一般要對SCH進(jìn)行錯誤檢查。
上傳時間: 2013-04-24
上傳用戶:hank
自動增益控制電路已廣泛用于各種接收機(jī)、錄音機(jī)和信號采集系統(tǒng)中,另外在光纖通信、微波通信、衛(wèi)星通信等通信系統(tǒng)以及雷達(dá)、廣播電視系統(tǒng)中也得到了廣泛的應(yīng)用。本課題主要研究應(yīng)用于音頻放大的前級電
標(biāo)簽: 自動增益控制 放大器設(shè)計 畢業(yè)論文
上傳時間: 2013-05-21
上傳用戶:我們的船長
將客戶原始文件轉(zhuǎn)換為GERBER文件是電路板廠的制前工程師必定的程序,但如何保證轉(zhuǎn)換后的GERBER文件與客戶的設(shè)計意圖一致?如果轉(zhuǎn)換的GERBER文件錯了,不論您怎么處理,做出來的PCB仍然是錯誤的。所以,在轉(zhuǎn)換GERBER這一步驟絕對不允許出錯,否則以后的工作就會不僅僅是白費工夫,并且是吃力不討好。 作為PCB的設(shè)計人員,是否常常被PCB制板廠投訴自己提供的資料無法正常打開?作為PCB制板廠的CAM人員是否又常常因為客戶提供的資料不統(tǒng)一而延誤產(chǎn)品的加工進(jìn)度呢? 這到底是誰惹得禍?原來在PCB行業(yè)中有眾多EDA軟件,并且是互不兼容,導(dǎo)致PCB制板廠的CAM人員無法辨認(rèn)客戶提供的資料是何種軟件設(shè)計的;為了避免類似的情況出現(xiàn),故必須將各種CAD格式的文件轉(zhuǎn)換成一種統(tǒng)一的格式,那就是GERBER格式。 本教材收錄了PCB行業(yè)中最常用的CAD軟件(如:PowerPCB、Protel v2.5、Protel 99SE、AutoCAD2004)進(jìn)行詳盡解說轉(zhuǎn)換GERBER的步驟及注意事項。隨著軟件版本不斷更新,編者于2006年應(yīng)網(wǎng)友要求,增加PADS2005 sp2、Protel DXP、Allegro 15.2、P-CAD2004等CAD軟件轉(zhuǎn)換GERBER的步驟及注意事項。
標(biāo)簽: GERBER CAD 軟件 轉(zhuǎn)換
上傳時間: 2013-04-24
上傳用戶:sowhat
隨著多媒體技術(shù)發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。圖像處理作為一種重要的現(xiàn)代技術(shù),已經(jīng)廣泛應(yīng)用于軍事指揮、大視場展覽、跟蹤雷達(dá)、電視會議、導(dǎo)航等眾多領(lǐng)域。因而,實現(xiàn)高分辨率高幀率圖像實時處理的技術(shù)不僅具有廣泛的應(yīng)用前景,而且對相關(guān)領(lǐng)域的發(fā)展也具有深遠(yuǎn)意義。 大視場可視化系統(tǒng)由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細(xì)節(jié)得到充分地展現(xiàn)。為了在曲面屏幕上正確的顯示圖像,需要在投影前實時地對圖像進(jìn)行幾何校正和邊緣融合。而現(xiàn)場可編程門陣列(FPGA)則是用硬件處理實時圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理技術(shù)是世界范圍內(nèi)廣泛關(guān)注的研究領(lǐng)域。 本課題的主要工作就是設(shè)計一個以FPGA為核心的硬件系統(tǒng),該系統(tǒng)可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實時地進(jìn)行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實時圖像融合處理系統(tǒng)的設(shè)計方案和模塊功能劃分。系統(tǒng)分為算法與軟件設(shè)計,硬件電路設(shè)計和FPGA邏輯設(shè)計三個大的部分。本論文主要負(fù)責(zé)FPGA的邏輯設(shè)計。圍繞FPGA的邏輯設(shè)計,論文先介紹了系統(tǒng)涉及的關(guān)鍵技術(shù),以及使用Verilog語言進(jìn)行邏輯設(shè)計的基本原則。 論文重點對FPGA內(nèi)部模塊設(shè)計進(jìn)行了詳細(xì)的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實現(xiàn)系統(tǒng)狀態(tài)機(jī)和時序控制;參數(shù)表模塊主要實現(xiàn)SDRAM存儲器的控制器接口,用于圖像處理時讀取參數(shù)信息。圖像處理模塊是整個系統(tǒng)的核心,通過調(diào)用FPGA內(nèi)嵌的XtremeDSP模塊,高速地完成對圖像數(shù)據(jù)的乘累加運算。最后論文提出并實現(xiàn)了一種基于PicoBlaze核的12C總線接口用于配置FPGA外圍芯片。 經(jīng)過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結(jié)果表明,本文所設(shè)計的系統(tǒng)可以應(yīng)用在大視場可視化系統(tǒng)中完成對高分辨率高幀率圖像的實時處理。
標(biāo)簽: FPGA 實時圖像 處理系統(tǒng)
上傳時間: 2013-05-19
上傳用戶:戀天使569
隨著計算機(jī)運算速度的提高和計算機(jī)網(wǎng)絡(luò)的發(fā)展,基于離散對數(shù)問題和大整數(shù)因子分解問題的數(shù)字簽名算法越來越不能滿足信息安全的需要。為了滿足信息安全的要求,安全性依賴于橢圓曲線離散對數(shù)困難問題(ECDLP)的橢圓曲線密碼體制是當(dāng)前密碼學(xué)界研究的熱點之一。現(xiàn)有的求解ECDLP的算法都是全指數(shù)時間復(fù)雜度的算法。由于專用集成電路具有速度快、性能好、安全性高等優(yōu)勢,使得采用專用集成電路來實現(xiàn)橢圓曲線密碼體制己成為主要趨勢。因此,本課題著眼于應(yīng)用,針對基于橢圓曲線數(shù)字簽名算法的FPGA實現(xiàn)進(jìn)行了較為深入的探討與研究。 本課題從實際應(yīng)用的需要出發(fā),以初等數(shù)論、有限域理論、數(shù)字簽名技術(shù)和橢圓曲線理論為依據(jù),確定了如下基于橢圓曲線數(shù)字簽名算法的硬件實現(xiàn)方案:首先,對實現(xiàn)基于橢圓曲線數(shù)字簽名算法所需的算法和技術(shù)進(jìn)行了剖析和系統(tǒng)設(shè)計。然后,按照層次化、模塊化的設(shè)計思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述語言VHDL作為設(shè)計輸入,對各運算器和控制模塊進(jìn)行電路設(shè)計;采用Menter公司的ModelSim SE 6.2b工具對之進(jìn)行功能仿真,以保證底層設(shè)計的正確性。最后,在確保每個模塊的設(shè)計正確的前提下,完成電路的總體設(shè)計,再進(jìn)行總體設(shè)計的仿真與測試。 本課題對Schnorr數(shù)字簽名算法的改進(jìn),實現(xiàn)了比未改進(jìn)前的Schnorr數(shù)字簽名算法平均節(jié)省三分之一的運行時間。對基于橢圓曲線數(shù)字簽名算法的設(shè)計也獲得了良好的指標(biāo):產(chǎn)生簽名只需要1ms多的時間,驗證簽名也需要不到3ms。本課題的研究對實現(xiàn)電子交易安全方面有重要的作用,尤其是在密鑰分配、電子貨幣、電子證券、電子商務(wù)和電子政務(wù)等領(lǐng)域都有重要的應(yīng)用價值,其成果具有廣泛的應(yīng)用前景。
標(biāo)簽: 橢圓曲線 密碼體制 數(shù)字簽名算法
上傳時間: 2013-04-24
上傳用戶:獨孤求源
采用現(xiàn)場可編程門陣列(FPGA)可以快速實現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時常常需要數(shù)小時的時間,以至于許多設(shè)計者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經(jīng)被開發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點:基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實際問題具有嚴(yán)格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個基于SRAM的對稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對象,該模型僅需3個適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺上運行,選擇了美國北卡羅來納州微電子中心的20個大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動的布線算法PathFinder,一種快速的時延驅(qū)動的布線算法VPR430和一種協(xié)商A
上傳時間: 2013-05-18
上傳用戶:ukuk
LM324使用前必看,它是一個雙極線性集成電路,即其內(nèi)部帶有2個高增益運算放大器
上傳時間: 2013-06-17
上傳用戶:hj_18
文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點,提出適合小 功率光伏系統(tǒng)的兩級式并網(wǎng)結(jié)構(gòu),并對前級DC-DC電路和后級DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。
上傳時間: 2013-06-14
上傳用戶:jjj0202
分兩篇.第一篇為旋轉(zhuǎn)電機(jī)設(shè)計,共十一章。前九章為基礎(chǔ)理論部分,包括電機(jī) 的電磁計算、冷卻和發(fā)熱計算、結(jié)構(gòu)設(shè)計和機(jī)械算以及噪聲和振動。后兩章分別敘述感應(yīng)電動機(jī)設(shè)計和電子計算機(jī)在電機(jī)設(shè)計中的應(yīng)用。搞二篇為變壓器設(shè)計。
標(biāo)簽: 電機(jī)設(shè)計
上傳時間: 2013-06-26
上傳用戶:吳之波123
·CCS是TI開發(fā)的一個完整的DSP集成開發(fā)環(huán)境,也是目前使用得最為廣泛的DSP開發(fā)軟件之一。 本書詳細(xì)地介紹了CCS中各種開發(fā)工具的使用,特別是對DSP/BIOS的應(yīng)用做了較為詳細(xì)的介紹。本書前半部分從CCS的基本使用開始,由淺入深地闡述了使用CCS開發(fā)環(huán)境完成DSP項目的建立、編輯、編譯并最終完成調(diào)試的過程;接著,對DSP/BIOS的應(yīng)用做了詳細(xì)說明;本書的最后部分介紹了片級支持庫(CSL)的使
標(biāo)簽: DSP BIOS CCS 集成開發(fā)環(huán)境
上傳時間: 2013-07-09
上傳用戶:zhichenglu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1