從其它地方下載的學(xué)習(xí)資料。 本文從學(xué)習(xí)者的角度出發(fā),分別描述了下面幾部分內(nèi)容: ARM編程的基本知識(shí),BOOT 代碼流程和功能分析,OS 中斷程序的編寫(xiě)舉例 和BOOT 代碼的流程圖,希望這些內(nèi)容能為初學(xué)ARM 的朋友撥開(kāi)迷霧,以最快 的速度和最短的時(shí)間走進(jìn)嵌入世界的大們.
上傳時(shí)間: 2017-08-30
上傳用戶(hù):himbly
簡(jiǎn)單的學(xué)生管理系統(tǒng),實(shí)現(xiàn)簡(jiǎn)單功能,對(duì)初學(xué)很有用,因?yàn)橛⑽牟皇呛軈柡?沒(méi)什么可描述的
標(biāo)簽: 管理系統(tǒng) 英文
上傳時(shí)間: 2014-01-24
上傳用戶(hù):lyy1234
電子商務(wù)系統(tǒng): 項(xiàng)目描述:該系統(tǒng)主要完成用戶(hù)網(wǎng)上購(gòu)物、訂單管理、產(chǎn)品管理、管理員管理等功能。后臺(tái)管理員對(duì)產(chǎn)品類(lèi)別和產(chǎn)品進(jìn)行管理后,前臺(tái)用戶(hù)通過(guò)購(gòu)物車(chē)進(jìn)行網(wǎng)上選購(gòu)產(chǎn)品,并生成訂單,期間可以修改個(gè)人信息。再由后臺(tái)根據(jù)產(chǎn)品的發(fā)貨情況對(duì)訂單進(jìn)行狀態(tài)設(shè)置。 技術(shù)手段:采用Dao、業(yè)務(wù)、Client三層體系結(jié)構(gòu)編程,采用了Struts + JSP + Servlet技術(shù)構(gòu)建該框架。數(shù)據(jù)庫(kù)訪問(wèn)采用Hibernate技術(shù)實(shí)現(xiàn)。中文編碼問(wèn)題采用過(guò)濾器解決。
標(biāo)簽: 電子商務(wù)系統(tǒng) 用戶(hù) 單管 產(chǎn)品類(lèi)別
上傳時(shí)間: 2017-09-04
上傳用戶(hù):gonuiln
問(wèn)題描述 設(shè)計(jì)一個(gè)由正規(guī)文法生成First集和Follow集并進(jìn)行簡(jiǎn)化的算法動(dòng)態(tài)模擬。(算法參見(jiàn)教材) 【基本要求】 動(dòng)態(tài)模擬算法的基本功能是: (1) 輸入一個(gè)文法G; (2) 輸出由文法G構(gòu)造FIRST集的算法; (3) 輸出First集; (4) 輸出由文法G構(gòu)造FOLLOW集的算法; (5) 輸出FOLLOW集。
標(biāo)簽: Follow First 算法 動(dòng)態(tài)
上傳時(shí)間: 2017-09-18
上傳用戶(hù):冇尾飛鉈
改程序描述了max7219芯片的控8位八段制數(shù)碼管顯示功能。使用單片機(jī)的SPI接口通信。控制8位數(shù)碼管。
上傳時(shí)間: 2017-09-25
上傳用戶(hù):invtnewer
描述了48分頻的功能的原理圖,使用16位移位寄存器來(lái)實(shí)現(xiàn)
上傳時(shí)間: 2014-01-10
上傳用戶(hù):litianchu
隨著計(jì)算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運(yùn)輸行業(yè)的鐵路系統(tǒng)對(duì)此也有了新的要求,列車(chē)通信網(wǎng)絡(luò)應(yīng)運(yùn)而生。經(jīng)過(guò)多年的發(fā)展,國(guó)際電工委員會(huì)(IEC)為了規(guī)范列車(chē)通信網(wǎng)絡(luò),于1999年通過(guò)了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車(chē)通信網(wǎng)絡(luò)分為兩條總線:絞線式列車(chē)總線(WTB)和多功能車(chē)輛總線(MVB)。MVB是一個(gè)標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車(chē)輛總線控制器(MVBC)是MVB與MVB實(shí)際物理層之間的接口,其主要實(shí)現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項(xiàng)關(guān)鍵技術(shù)仍被國(guó)外公司壟斷,因此開(kāi)發(fā)具有自主知識(shí)產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點(diǎn),本文提出了使用FPGA來(lái)實(shí)現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類(lèi),他們的功能各不相同。而支持4類(lèi)設(shè)備的MVBC具有設(shè)備狀態(tài)、過(guò)程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類(lèi)和3類(lèi)設(shè)備。本文的目的就是用FPGA實(shí)現(xiàn)支持4類(lèi)設(shè)備的MVBC。 本文采用自頂向下的設(shè)計(jì)方法。整個(gè)MVBC主要?jiǎng)澐譃椋壕幋a模塊、譯碼模塊、冗余控制模塊、報(bào)文分析單元、通信存儲(chǔ)控制器、主控制單元、地址邏輯模塊。在整個(gè)開(kāi)發(fā)流程中,使用Xilinx的ISE集成開(kāi)發(fā)環(huán)境。使用Verilog HDL硬件描述語(yǔ)言對(duì)上述各個(gè)模塊進(jìn)行RTL級(jí)描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對(duì)各個(gè)模塊進(jìn)行了布線后仿真和驗(yàn)證。 在實(shí)驗(yàn)室條件下,通過(guò)嚴(yán)格的仿真驗(yàn)證后,其結(jié)果證明了本文設(shè)計(jì)的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實(shí)現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車(chē)通信網(wǎng);多功能車(chē)輛總線;多功能車(chē)輛總線控制器;現(xiàn)場(chǎng)可編程門(mén)陣列
上傳時(shí)間: 2013-07-18
上傳用戶(hù):wxhwjf
隨著列車(chē)自動(dòng)化控制和現(xiàn)場(chǎng)總線技術(shù)的發(fā)展,基于分布式控制系統(tǒng)的列車(chē)通信網(wǎng)絡(luò)技術(shù)TCN(IEC-61375)在現(xiàn)代高速列車(chē)上得到廣泛應(yīng)用。TCN協(xié)議將列車(chē)通信網(wǎng)絡(luò)分為絞線式列車(chē)總線WTB和多功能車(chē)輛總線MVB,其中WTB實(shí)現(xiàn)對(duì)開(kāi)式列車(chē)中的互聯(lián)車(chē)輛間的數(shù)據(jù)傳輸和通信,MVB實(shí)現(xiàn)車(chē)載設(shè)備的協(xié)同工作和互相交換信息。 本文介紹了國(guó)內(nèi)外列車(chē)通信網(wǎng)絡(luò)的發(fā)展情況和各自?xún)?yōu)勢(shì),分析了MVB一類(lèi)設(shè)備底層協(xié)議。研究利用FPGA實(shí)現(xiàn)MVB控制芯片MVBC,用ARM作為微處理器實(shí)現(xiàn)MVB一類(lèi)設(shè)備的嵌入式解決方案。其中,在FPGA芯片中主要采用自頂向下的設(shè)計(jì)方法,RLT硬件描述語(yǔ)言實(shí)現(xiàn)MVB控制芯片MVBC一類(lèi)設(shè)備的主要功能,包括幀編碼器、幀解碼器和邏輯接口單元。ARM主要完成了軟件程序的編寫(xiě)和實(shí)時(shí)操作系統(tǒng)的移植。在eCos實(shí)時(shí)操作系統(tǒng)上,完成了驅(qū)動(dòng)和上層應(yīng)用程序,包括端口初始化、端口配置、幀收發(fā)指令和報(bào)文分析。 為了驗(yàn)證設(shè)計(jì)的正確性,在設(shè)計(jì)的硬件平臺(tái)基礎(chǔ)上,搭建了MVB通信網(wǎng)絡(luò)的最小系統(tǒng),對(duì)網(wǎng)絡(luò)進(jìn)行系統(tǒng)功能測(cè)試。測(cè)試結(jié)果表明:設(shè)計(jì)方案正確,達(dá)到了設(shè)計(jì)的預(yù)期要求。
上傳時(shí)間: 2013-08-03
上傳用戶(hù):bruce5996
本文主要研究了認(rèn)知無(wú)線電頻譜感知功能的關(guān)鍵技術(shù)以及硬件實(shí)現(xiàn)方法。首先,提出了認(rèn)知無(wú)線電頻譜感知功能的硬件實(shí)現(xiàn)框圖,包括射頻前端部分和數(shù)字信號(hào)處理部分,接著簡(jiǎn)單介紹了射頻前端電路的功能與特性,最后重點(diǎn)介紹了數(shù)字信號(hào)處理部分的FPGA實(shí)現(xiàn)與驗(yàn)證過(guò)程。 數(shù)字處理部分主要實(shí)現(xiàn)寬帶信號(hào)的短時(shí)傅立葉分析,將中頻寬帶數(shù)字信號(hào)通過(guò)基于多相濾波器組的下變頻模塊,實(shí)現(xiàn)并行多通道的數(shù)字下變頻,然后對(duì)每個(gè)信道進(jìn)行重疊加窗處理,最后再做快速傅立葉分析(FFT),從而得到信號(hào)的時(shí)頻關(guān)系。整個(gè)系統(tǒng)主要包括:延時(shí)抽取模塊、多相濾波器模塊、32點(diǎn)開(kāi)關(guān)式流水線FFT模塊、滑動(dòng)窗緩沖區(qū)、256點(diǎn)流水線FFT模塊等。 本設(shè)計(jì)采用Verilog HDL硬件描述語(yǔ)言進(jìn)行設(shè)計(jì),基于Xilinx公司的Virtex-4XC4VSX35芯片。整個(gè)系統(tǒng)采用全同步設(shè)計(jì),可穩(wěn)定工作于200MHz,其分析帶寬高達(dá)65MHz,具有很高的使用價(jià)值。
標(biāo)簽: FPGA 認(rèn)知無(wú)線電 感知功能
上傳時(shí)間: 2013-07-09
上傳用戶(hù):liuchee
測(cè)試儀廣泛應(yīng)用于國(guó)民經(jīng)濟(jì)和國(guó)防建設(shè)的各個(gè)領(lǐng)域,是科研和生產(chǎn)不可或缺的重要裝備之一。其工作原理是由信號(hào)發(fā)生裝置向被測(cè)對(duì)象發(fā)送激勵(lì)信號(hào),同時(shí)由信號(hào)采集與處理裝置通過(guò)傳感器采集被測(cè)對(duì)象的響應(yīng)信號(hào),并送到上位機(jī)進(jìn)行數(shù)據(jù)分析和處理。本文研究采用靈活的現(xiàn)場(chǎng)可編程邏輯陣列FPGA為核心,協(xié)調(diào)整個(gè)儀器的運(yùn)轉(zhuǎn),并采用先進(jìn)的USB總線技術(shù),將信號(hào)發(fā)生、信號(hào)采集與處理有機(jī)地集成為一體的多功能測(cè)試儀。 本文的第一章介紹了測(cè)試儀及其研究應(yīng)用現(xiàn)狀,根據(jù)儀器的成本、便攜性和通用性要求不斷提高的發(fā)展趨勢(shì),提出了本課題的研究任務(wù)和關(guān)鍵技術(shù); 第二章從硬件和軟件兩個(gè)方面討論了測(cè)試儀的總體設(shè)計(jì)方案,并且分別詳述了電源模塊、USB模塊、FPGA模塊、DSP模塊、A/D模塊、D/A模塊這六個(gè)功能模塊的硬件設(shè)計(jì); 第三章討論了USB模塊相關(guān)的軟件設(shè)計(jì),其中包含USB固件設(shè)計(jì)、驅(qū)動(dòng)程序設(shè)計(jì)和客戶(hù)應(yīng)用程序設(shè)計(jì)三個(gè)方面的內(nèi)容,詳細(xì)論述了各部分軟件的架構(gòu)和主要功能模塊的實(shí)現(xiàn)。 第四章討論了主控器FPGA的設(shè)計(jì),是本文的核心部分。先從總體上介紹了FPGA的設(shè)計(jì)方案,然后從MCU模塊、信號(hào)采集模塊、信號(hào)發(fā)生模塊三部分具體描述了其實(shí)現(xiàn)方式。軟件設(shè)計(jì)上采用了模塊化的設(shè)計(jì)思想,使得結(jié)構(gòu)清晰,可讀性強(qiáng),易于進(jìn)一步開(kāi)發(fā);并且靈活的使用了有限狀態(tài)機(jī),大大提高了程序的穩(wěn)定性和運(yùn)行效率。 第五章介紹了DSP模塊的設(shè)計(jì),討論了波形生成的原理及實(shí)現(xiàn),并提出了與FPGA接口的方式。 第六章詳細(xì)描述了實(shí)驗(yàn)的步驟和結(jié)果,分別從單通道采樣和多通道采樣兩方面實(shí)驗(yàn),驗(yàn)證了儀器的性能和設(shè)計(jì)的可行性。
上傳時(shí)間: 2013-06-25
上傳用戶(hù):moqi
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1