第一章 概述 1.1 AVR 單片機GCC 開發概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發環境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機存儲器組織結構 2.2 I/O 寄存器操作 2.3 SRAM 內變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數據存儲器操作 2.6 avr-gcc 段結構與再定位 2.7 外部RAM 存儲器操作 2.8 堆應用 第三章 GCC C 編譯器的使用 3.1 編譯基礎 3.2 生成靜態連接庫 第四章 AVR 功能模塊應用實驗 4.1 中斷服務程序 4.2 定時器/計數器應用 4.3 看門狗應用 4.4 UART 應用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉換模塊編程 4.8 數碼管顯示程序設計 4.9 鍵盤程序設計 4.10 蜂鳴器控制 第五章 使用C 語言標準I/O 流調試程序 5.1 avr-libc 標準I/O 流描述 5.2 利用標準I/0 流調試程序 5.3 最小化的格式化的打印函數 第六章 CA-M8 上實現AT89S52 編程器的實現 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機程序設計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內聯匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持
上傳時間: 2013-08-01
上傳用戶:飛翔的胸毛
數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一.目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數字信號處理算法的硬件實現一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術的發展,采用現場可編程門陣列FPGA進行數字信號處理得到了飛速發展,FPGA正在越來越多地代替ASIC和PDSP用作前端數字信號處理的運算.該文主要探討了基于FPGA數字信號處理的實現.首先詳細闡述了數字信號處理的理論基礎,重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風格做了一定的探討,介紹了硬件描述語言的開發環境MAXPLUSII.在此基礎上,該論文詳細闡述了數字集成系統的高層次設計方法,討論了數字系統設計層次的劃分和數字系統的自頂向下的設計方法,探討了數字集成系統的系統級設計和寄存器傳輸級設計,描述了數字集成系統的高層次綜合方法.最后該文描述了數字信號處理系統結構的實現方法,指出常見的高速、實時信號處理系統的四種結構;由于FFT算法在數字信號處理中占有重要的地位,所以該文提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖;重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度.
上傳時間: 2013-05-23
上傳用戶:Divine
PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標準占有重要地位,基于PCI標準的接口設計已經成為相關項目開發中的一個重要的選擇。 目前,現場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應用。由于其具有規模大,開發過程投資小,可反復編程,且支持軟硬件協同設計等特點,因此已逐步成為復雜數字硬件電路設計的首選。 PCI接口的開發有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設計。 本論文采用自上而下(Top-To-Down)和模塊化的設計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設計了一個PCI接口核,并通過自行設計的試驗板對其進行驗證。為使設計準確可靠,在具體模塊的設計中廣泛采用流水線技術和狀態機的方法。 論文最終設計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內外設,與通用計算機成功進行了通訊。 論文對PCI接口進行了功能仿真,仿真結果和PCI協議的要求一致,表明本論文設計正確。把設計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設計中系統的需要。本文最后還給出試驗板的具體設計步驟及驅動程序的安裝。
上傳時間: 2013-07-28
上傳用戶:372825274
·ITU-T G.729的一個實現例子(包括附錄b的vod檢測等功能)-ITU-T g.729 example, include VOD detect of reference B, etc.文件列表(點擊判斷是否您需要的文件): g729b_v14 .........\acelp_co.c .........\basic_op.c .....
上傳時間: 2013-05-20
上傳用戶:Garfield
隨著社會、科技、經濟的不斷發展,視頻監控技術因其具有直觀、方便、信息內容豐富等特點以及廣闊的應用范圍,一直受到業界的廣泛關注。而隨著光纖通信技術的迅速發展,利用光纖通信技術實現視頻監控系統的設計已成為視頻監控技術發展的一個潮流。 本課題探究的數字視頻監控系統支持八路視頻信號和反向數據信號的實時傳輸,系統主要分為視頻發送端和視頻接收端兩部分。系統視頻發送端主要包括視頻處理模塊、反向數據處理模塊、FPGA主控處理模塊、光收發一體模塊,其中FPGA主控處理模塊實現的主要功能是系統視頻信號傳輸中視頻一次復接處理以及反向數據傳輸中數據接收和線路解碼處理等。系統視頻接收端與視頻發送端的結構是對應的,主要功能模塊同樣包括視頻處理模塊、反向數據處理模塊、FPGA主控處理模塊、光收發一體模塊,其中FPGA主控處理模塊實現的主要功能是系統視頻信號傳輸中視頻二次分接處理以及反向數據傳輸中數據線路編碼和發送處理等。 本論文的研究重點是八路視頻信號傳輸中數字復分接的設計和反向數據信號傳輸中線路碼的編解碼設計。論文首先對課題研究的數字視頻監控系統的總體設計進行了詳細的介紹,給出了各個功能模塊電路的具體實現設計方案;其次認真分析了視頻監控系統八路視頻信號傳輸中數字復分接的基本原理和實現方式,討論了系統視頻信號傳輸中數字復分接的設計思想及實現方案,給出了視頻信號復分接的程序設計與仿真驗證;最后詳細闡述了視頻監控系統反向數據信號傳輸中線路碼的選擇及實現方式,結合數據光纖傳輸的性能特點,選用CMI碼作為反向數據傳輸的線路碼型,討論了系統反向數據信號傳輸中CMI編解碼的設計思路及實現方案,給出了數據信號CMI編解碼的程序設計與仿真驗證。 論文的關鍵部分主要是FPGA主控處理模塊的程序設計,利用VHDL硬件描述語言完成視頻數字復分接和反向數據CMI編解碼的程序設計,并在QuanusII軟件開發平臺下完成了系統的程序設計與仿真驗證。
上傳時間: 2013-05-31
上傳用戶:fudong911
·VHDL硬件描述語言與數字邏輯電路設計
上傳時間: 2013-04-24
上傳用戶:李彥東
·詳細說明:正式出版物《Verilog HDL 硬件描述語言》一書的精美 PDF 電子版。- Official publication Verilog HDL Hardware Description Language a book fine PDF electron version.目 錄譯者序前言第1章 簡介&n
上傳時間: 2013-07-02
上傳用戶:6404552
·詳細說明:功能很全的車牌識別系統源碼,包括各種圖形基礎處理與變換
上傳時間: 2013-06-19
上傳用戶:handless
·詳細說明:基于AT89C51SND1的MP3的程序設計(包括播放mp3和錄音功能)-The MP3 program design for at89c51snd1,Include play MP3 and Record.文件列表: e8songfork9f1g08 ................\adc_drv.lst ................\a
上傳時間: 2013-04-24
上傳用戶:windwolf2000
采用VB6,自編IMEI多功能寫號器,很適用于五碼機。
標簽: IMEI_Write_MTK IMEI 多功能
上傳時間: 2013-07-08
上傳用戶:徐孺