15.2 已經加入了有關貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
上傳時間: 2013-11-12
上傳用戶:Late_Li
在Pro/ENGINEER中,當創建或處理非實體曲面時,使用的是面組。面組代表相連非實體曲面的“拼接體”。面組可能由單個曲面或一個曲面集合組成。 面組包含了描述所有組成面組的曲面的幾何信息,和面組曲面的“縫合”(連接或交截)方法信息。一個零件包含多種面組。通過使用“曲面特征”創建或處理面組。 使用曲面功能 從“特征類”菜單中選擇“曲面”,顯示“面組曲面”還是“曲面選項”菜單,取決于模型中是曲面還是曲線。如果曲面特征或基準曲線存在于模型中,系統將顯示“曲面選項”菜單,它可用于創建新曲面。 也可以通過“插入”菜單來使用多數曲面命令。 命名面組可以使用命令序列“設置”/“名稱”/“其它”,為整個面組或單獨的曲面分配名稱。然后可以使用“獲得選取”中的“按菜單選取”選項,按名稱選擇已命名的面組或曲面。
上傳時間: 2013-11-25
上傳用戶:離殤
介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數字視頻信號到800×600 的VGA 格式轉換的實現方法。關鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數監控系統中采用的高解析度攝像機均由47 萬像素的CCD 圖像傳感器采集圖像, 經DSP 處理后輸出的PAL 制數字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監視, 這就需要將隔行PAL 制數字視頻轉換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進行放大。隨著微電子技術及其制造工藝的發展, 可編程邏輯器件的邏輯門密度有了很大提高, 現場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復以及系統配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強, 因此FPGA 在現代電子系統設計中發揮著越來越重要的作用。本課題的設計就是采用VHDL 描述, 基于FPGA 來實現的。
上傳時間: 2014-02-22
上傳用戶:a1054751988
通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。 3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。
上傳時間: 2013-11-17
上傳用戶:看到了沒有
各種功能的計數器實例(VHDL源代碼):
上傳時間: 2013-10-19
上傳用戶:xanxuan
各種功能的計數器實例(VHDL源代碼):ENTITY counters IS PORT ( d : IN INTEGER RANGE 0 TO 255; clk : IN BIT; clear : IN BIT; ld : IN BIT; enable : IN BIT; up_down : IN BIT; qa : OUT INTEGER RANGE 0 TO 255; qb : OUT INTEGER RANGE 0 TO 255; qc : OUT INTEGER RANGE 0 TO 255; qd : OUT INTEGER RANGE 0 TO 255; qe : OUT INTEGER RANGE 0 TO 255; qf : OUT INTEGER RANGE 0 TO 255; qg : OUT INTEGER RANGE 0 TO 255; qh : OUT INTEGER RANGE 0 TO 255; qi : OUT INTEGER RANGE 0 TO 255;
上傳時間: 2013-10-09
上傳用戶:松毓336
9.1 通用可編程邏輯器件GAL 9.2 ABEL-HDL硬件描述語言 9.3 開發軟件ISP Synario操作簡介 9.4 可編程邏輯器件CPLD/FPGA 9.5 MAX+PLUSII開發軟件 邏輯器件,即可用來實現特定邏輯功能的電子器件。最基本的邏輯關系有“與”、“或”、“非”等。門電路等都是邏輯器件,如74LS08(2輸入四與門)實現“與”邏輯,74LS32(2輸入四或門)實現“或”邏輯,這是實現簡單邏輯功能,還有很多電路實現復雜邏輯功能,如微處理器等,這類是定制器件。
上傳時間: 2013-10-26
上傳用戶:jiangshandz
問:為什么已經有了西門子官方的Modbus通信解決方案卻還要選擇免狗功能塊? 答:因為官方的價格有點貴、編程有點繁鎖、功能過于簡單! 1、 官方ModbusRTU主站示例程序相對復雜,占用中間變量多,從站多時就顯得相當繁瑣。 2、 官方不支持CP340卡件的ModbusRTU通信; 3、 官方不支持對主站命令報文先進行智能分析判別后再發送; 4、 官方不支持對各從站通信故障判別并產生相應故障狀態標志位供用戶直接調用; 5、 官方不支持在CPU運行時對暫無需進行通信的從站地址進行動態屏蔽; 6、 官方不支持ModbusRTU 測試功能08號功能碼; 7、 官方沒有獨立的主站通信功能塊來簡化編程工作量,依靠發送接收塊的調用來拼湊實現; 8、 官方只能在輪詢模式下對從站發出命令,不支持隨機模式,更不支持批量隨機模式
上傳時間: 2015-01-02
上傳用戶:zfyiaaa
在高端嵌入式平臺 TI TMS320DM642 基礎上, 完成了機器視覺系統的總體設計, 具體給出了系統硬件設計和系統軟件設計。在PC 平臺上進行了機器視覺相關算法的驗證和實現。 以門牌識別為例, 詳細介紹了機器視覺算法在 DM642 平臺上的移植和優化的實現過程。最后對本文所研究的系統功能和創新點進行了總結。實際應用表明, 本文設計的機器視覺系統具有較好的合理性和實用性。 目前, 一般機器視覺信息處理平臺主要有( 1)基于通用 PC: 主要是用軟件實現圖像處理和識別, 能夠提供中等的圖像處理和識別能力, 但是要占用 CPU過多的處理能力;( 2)基于通用DSP 芯片: 優點是設計簡便、 靈活, 特別適合于新型產品的研究開發;( 3) 基于可編程 FPGA: 采用的是硬件描述語言(VHDL) ,用其開發圖像處理算法難度較大。
上傳時間: 2014-12-01
上傳用戶:Breathe0125
PLC功能指令
上傳時間: 2013-12-28
上傳用戶:569342831