該論文將傳統的可靠性理論和前人在電子元器件和電機方面可靠性的研究成果應用于航天電機的可靠性研究中,并由現場使用和試驗數據總結分析了航天電機的故障模型,了航天電機的可靠性薄弱環節模型為驅動控制電路、軸承和繞組絕緣組成和串聯可靠性模型,壽命分布服從指數分布與威布爾分布組成而成的復合型分布.根據航天電機的可靠性模型,結合應力分析,給出了航天電機可靠性預計和可靠性分配的方法.并給出了改進航天電機可靠性的一些措施.對航天電機的可靠性試驗進行了研究,并將種種應力對航天電機可靠性各薄弱環節的影響具體應用于航天電機的加速壽命試驗,得到相應的加速壽命因子,并給出了航天電機加速壽命試驗,得到相應的加速壽命因子,并給出了航天電機的加速壽命試驗方案開發了航天電機壽命試驗臺,以自動進行航天電機的壽命試驗.
標簽:
航天
電機
可靠性
上傳時間:
2013-07-29
上傳用戶:aysyzxzm
大規??删幊踢壿嬈骷﨏PLD和FPGA是當今應用最廣泛的兩類可編程專用集成電路(ASIC),電子設計工程師用它可以在辦公室或實驗室里設計出所需的專用集成電路,從而大大縮短了產品上市時間,降低了開發成本.此外,可編程邏輯器件還具有靜態可重復編程和動態系統重構的特性,使得硬件的功能可以象軟件一樣通過編程來修改,這樣就極大地提高了電子系統設計的靈活性和通用性.該設計完成了在一片可編程邏輯器件上開發簡易計算機的設計任務,將單片機與單片機外圍電路集成化,能夠輸入指令、執行指令、輸出結果,具有在電子系統中應用的普遍意義,另外,也可以用于計算機組成原理的教學試驗.該文第一章簡要介紹了可編程ASIC和EDA技術的歷史、現狀、未來并對本課題作了簡要陳述.第二章在芯片設計的兩種輸入法即原理圖輸入法和HDL輸入法之間做出比較,決定選用HDL輸入法.第三章描述了具體的設計過程和設計手段,首先將簡易計算機劃分為運算器、CPU控制器、存儲器、鍵盤接口和顯示接口以及系統控制器,然后再往下分為下層子模塊.輸入法的語言使用的是Verilog HDL,鑒于篇幅所限,源代碼部分不在論文之中.第四章對設計的綜合與實現做了總結,給出了時序仿真波形圖.該文針對FPGA和RISC這兩大課題,對RISC在FPGA上的實現進行了初淺的探索與嘗試.從計算機體系結構入手,剖析了精簡指令集計算機的原理,通過該設計的實踐對ASIC和EDA的設計潛力有了更進一步的領悟.
標簽:
FPGA
指令集
計算機
上傳時間:
2013-05-21
上傳用戶:hewenzhi