亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

動(dòng)態(tài)鏈接庫(kù)

  • 高速低壓低功耗CMOSBiCMOS運算放大器設計.rar

    近年來,以電池作為電源的微電子產品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現低壓、低功耗的目標而不實現優良的性能(如高速)是不大妥當的。 論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩定運放輸出共模電壓,設計了共模負反饋電路,并進行了共?;芈费a償;在偏置電路設計中,電流鏡負載并不采用傳統的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數,對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態功耗只有9.6 mW,時延為16.8ns,開環增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態功耗達到10.2 mW,時延為12.7 ns,開環增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。

    標簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • TI全系列sch元件庫(包括5402).rar

    TI公司全系列sch元件庫(包括5402)

    標簽: 5402 sch 元件庫

    上傳時間: 2013-07-04

    上傳用戶:jingfeng0192

  • 基于FPGA的PCI總線接口橋接邏輯設計.rar

    隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。

    標簽: FPGA PCI 總線接口

    上傳時間: 2013-07-24

    上傳用戶:ca05991270

  • 做DSP最應該懂得157個問題的回答

    TI DSP的發展同集成電路的發展一樣,新的DSP都是3.3V的,但目前還有許多外圍電路是5V的,因此在DSP系統中,經常有5V和3.3V的DSP混接問題。在這些系統中,應注意: 1)DSP輸出給5V

    標簽: DSP 157

    上傳時間: 2013-07-19

    上傳用戶:wkchong

  • TI產品資料

    ●抗線路接反功能可在線路跨接出錯時為技術員節省查找故障所消耗的大量時間; ●采用與 RS-485 相同的外引腳,無需重新設計電路板; ●總線引腳能承受 –35V 至 +40V 之間的故障,可為典型 24 Vac HVAC 電源最大限度地降低直接短路所造成的損害; ●多達 32 個節點的高輸入阻抗可在統一網絡上支持多節點,無需中繼器,從而可降低系統成本

    標簽:

    上傳時間: 2013-06-22

    上傳用戶:624971116

  • 2009年全國大學生電子設計競賽TI優秀作品精選集

    2009年全國大學生電子設計競賽TI優秀作品精選集

    標簽: 2009 大學生電子設計競賽

    上傳時間: 2013-04-24

    上傳用戶:yan2267246

  • TI公司的2812dsp所有程序

    TI公司的2812dsp所有程序,是學習2812必備資料,也是初學者的入門資料

    標簽: 2812 dsp TI公司 程序

    上傳時間: 2013-06-14

    上傳用戶:zzbin_2000

  • ti 公司的wifi模組在LINUX下的驅動

    ti 公司的wifi模組在LINUX下的驅動

    標簽: LINUX wifi ti 模組

    上傳時間: 2013-04-24

    上傳用戶:lixinxiang

  • USB3.0–SATA橋接芯片MB86C30A的主要規范,pdf datasheet

    USB3.0–SATA橋接芯片MB86C30A的主要規范:*CBC (密碼段鏈接):一種適合加密模塊數據的AES 模式。*XTS (帶調整和密文竊取的XEX 加密模式):IEE

    標簽: datasheet SATA USB 3.0

    上傳時間: 2013-06-10

    上傳用戶:asdfasdfd

  • 基于FPGA技術的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

主站蜘蛛池模板: 绥德县| 加查县| 股票| 蓬溪县| 农安县| 巴青县| 鄂托克前旗| 东乡| 廉江市| 新巴尔虎右旗| 铜山县| 香港| 昌宁县| 宁德市| 正阳县| 张家口市| 闸北区| 盖州市| 满洲里市| 尼玛县| 建始县| 察哈| 上栗县| 抚宁县| 北宁市| 湟源县| 湘潭县| 和平区| 文山县| 胶南市| 神木县| 丽水市| 扶风县| 沛县| 台江县| 五台县| 宜章县| 东阿县| 黔西| 鹿邑县| 伊吾县|