蓄電池組已越來越廣泛地應用于交通運輸、電力、通信等諸多領域和部門,其壽命直接關系到能源的有效利用以及相應系統的整體壽命、可靠性和成本。本課題從提高電池壽命的角度研究串聯蓄電池組的充電問題,基于前人使用磁放大器作后級調整的基礎上,提出了一種新穎的基于開關管MOSFET后級調整和高頻母線的蓄電池組分布式單體充電方法。所有二次側電路通過高頻母線的形式共用一個一次側電路;在兼顧效率、體積和成本的前提下有效的解決了串聯蓄電池組的充電不均衡問題。 論文對采用雙管正激拓撲的高頻母線產生電路的設計給出了說明;同時也介紹了幾種后級調整方法及各自優缺點。針對后級調整中的同步問題,提出了幾種產生同步鋸齒波的解決方案。最后利用同步脈沖產生電路,采用最常見的UC3843芯片,產生穩定可靠的同步鋸齒波,實現后級調整開關動作與母線方波電壓的同步。并且針對多路后級調整場合下,采取措施減小了母線電壓毛刺,同時也改善了電流采樣波形。 論文設計了一套單體3500mAh、3.7V鋰離子電池組的單體獨立充電器,以雙管正激電路為原邊電路作為主模塊,次級是以MOSFET作后級調整電路實現充電功能作為充電電路模塊。試驗中采用了四個充電電路模塊,同時對四個鋰離子電池單體分別獨立充電。充電電路模塊中,通過控制MOFET開關,可實現鋰電池的恒流、恒壓充電和滿充切斷,充電電壓和充電電流可精確控制在1%以內。該充電電路并能顯示電池充電狀態,并在單體充電電路間傳遞充電狀態信號,最后反饋給母線電路以控制母線電壓輸出的開通與關斷。特別指出的是該電路的過放電檢測功能,是直接利用電池自身電壓來檢測得出電池自身是否處于過放電狀態判定信號,并在充電模塊間傳遞,最后得出蓄電池組過放電判定信號。整機有較低的待機功耗,并均使用了低成本器件,進一步降低了成本。 論文給出了詳細的設計過程,最后通過實驗將該方案與串聯充電方案比較,驗證了該充電方案的可靠性與優越性。
上傳時間: 2013-04-24
上傳用戶:木末花開
隨著社會的發展以及能源、環保等問題的日益突出,純電動汽車以其零排放,噪聲低等優點越來越受到世界各國的重視,被稱作綠色環保車。作為發展電動車的關鍵技術之一的電池管理系統(BMS),是電動車產業化的關鍵。本課題配合“基于開關磁阻電機的電動汽車的研制”,研制適用于純電動汽車的電池管理系統。 電池管理系統直接檢測及管理電動汽車的儲能電池運行的全過程,包括電池基本信息測量、電量估計、單體電池間的均衡、電池故障診斷幾個方面。 本論文主要工作是研制適用于純電動汽車的蓄電池管理系統。研究鉛酸蓄電池二階模型的建立與剩余容量的卡爾曼濾波估算方法。分析鉛酸蓄電池的基本工作原理和影響蓄電池組剩余容量SOC(state of charge)的主要因素。 介紹了基于DSP2407的蓄電池組控制器的硬件平臺,完成DSP小系統、電池數據采集電路、信號調理電路、CAN總線相關電路等硬件電路設計、調試、完善。獨立完成系統所有軟件設計,包括:主程序設計,電池基本信息檢測子程序設計,電池剩余電量卡爾曼濾波估算程序設計,電池狀態檢測子程序設計,CAN收發子程序設計,EEPROM讀寫子程序設計。 最后,在電動汽車上搭建實驗平臺,將鉛酸蓄電池組與設計的軟硬件系統聯合進行調試、試驗。測得了相關數據。試驗結果表明,本文介紹的電池管理系統硬件電路可靠、經濟、抗干擾能力強。可以實現:電池電壓、電流、溫度的模擬量采集;剩余電量的計算和電池狀態的判斷;實時顯示,故障時報警等BMS相關功能。
上傳時間: 2013-06-11
上傳用戶:hustfanenze
環境的不斷污染、石油能源的加劇消耗促使純電動車成為了各國各汽車廠商爭相研究的對象。而閥控免維護鉛酸蓄電池(VRLA)憑著其低廉的價格優勢占據了車用蓄電池的大部分市場份額。本文旨在開發一套完整的VRLA蓄電池管理系統,包括蓄電池狀態檢測、均衡充放電管理、溫度管理、充放電管理等。 本文首先討論了車用VRLA蓄電池的特性,包括其失效模式、改進方式以及各種充電方法對其物理上的影響。隨后,針對VRLA車用蓄電池,本文著重討論了電動汽車蓄電池的智能管理系統,第三章到第四章詳細介紹了裝載車內的管理系統(檢測系統、均衡系統);第五章著重討論了置于車外的充放電管理系統的設計和實現。 狀態檢測系統系統主要包括電池狀態采集系統以及剩余容量SoC、健康狀態SoH測量系統。本文針對電動汽車這個特殊應用場合,提出了一種新的同時基于AH定律、Peukert方程、溫度修正、SoH以及開路電壓的的容量預測方法。 均衡充電系統的目的是保持串聯電池組單體電池容量的均衡。均衡管理系統主要包括控制器、開關組件以及輔助均衡充電器三個部分。 主充電系統采用的是正負脈沖的充電方式,本系統通過一個全橋雙向DC/DC變流器來實現。主充電器的功率等級為20kW,在本課題組中,這個功率等級較之以往有較大的突破。
上傳時間: 2013-04-24
上傳用戶:飛翔的胸毛
近些年來,隨著電力電子技術的發展,電力電子系統集成受到越來越多的關注,其中標準化模塊的串并聯技術成為研究熱點之一。輸入并聯輸出串聯型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個模塊輸入電流均分和輸出電壓均分之間的關系,在此基礎上提出一種輸出均壓控制方案,該方案對系統輸出電壓調節沒有影響。選擇移相控制全橋(Full-Bridge,FB)變換器作為基本模塊,對n個全橋模塊組成的IPOS組合變換器建立小信號數學模型,推導出采用輸出均壓控制方案的IPOS-FB系統的數學模型,該模型證明各模塊輸出均壓閉環不影響系統輸出電壓閉環的調節,給出了模塊輸出均壓閉環和系統輸出電壓閉環的補償網絡參數設計。對于IPOS組合變換器,采用交錯控制,由于電流紋波抵消效應,輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據所提出的輸出均壓控制策略,在實驗室研制了一臺由兩個1kW全橋模塊組成的IPOS-FB原理樣機,每個模塊輸入電壓為270V,輸出電壓為180V。并進行了仿真和實驗驗證,結果均表明本控制方案是正確有效的。
上傳時間: 2013-06-17
上傳用戶:cwyd0822
人臉自動識別技術是模式識別、圖像處理等學科的一個最熱門研究課題之一。隨著社會的發展,各方面對快速有效的自動身份驗證的要求日益迫切,而人臉識別技術作為各種生物識別技術中最重要的方法之一,已經越來越多的受到重視。對于具有實時,快捷,低誤識率的高性能算法以及對算法硬件加速的研究也逐漸展開。 本文詳細分析了智能人臉識別算法原理,發展概況和前景,包括人臉檢測算法,人眼定位算法,預處理算法,PCA和ICA 算法,詳細分析了項目情況,系統劃分,軟硬件平臺的資源和使用。并在ISE軟件平臺上,用硬件描述語言(verilog HDL)對算法部分嚴格按照FPGA代碼風格進行了RTL 硬件建模,并對C++算法進行了優化處理,通過仿真與軟件算法結果進行比對,評估誤差,最后在VirtexII Pro FPGA 上進行了綜合實現。 主要研究內容如下: 首先,對硬件平臺xilinx的VirtexII Pro FPGA 上的系統資源進行了描述和研究,對存儲器sdram,RS-232 串口,JTAG 進行了研究和調試,對Coreconnect的OPB總線仲裁機理進行了兩種算法的比較,RTL 設計,仿真和綜合。利用ISE和VC++軟件平臺,對verilog和C++算法進行同步比較測試,使每步算法對應正確的結果。對軟硬件平臺的合理使用使得在項目中能盡可能多的充分利用硬件資源,制板時正確選型,以及加快設計和調試進度。其次,對人臉識別算法流程中的人臉檢測,人眼定位,預處理,識別算法分別進行了比較研究,選取其中各自性能最好的一種算法對其原理進行了分析討論。人臉檢測采用adaboost 算法,因其速度和精度的綜合性能表現優異。人眼定位采用小塊合并算法,因為它具有快速,準確,弱時實的特點。預處理算法采用直方圖均衡加平滑的算法,簡單,高效。 識別算法采用PCA 加ICA 算法,它能最大的弱化姿態和光照對人臉識別的影響。 最后,使用Verilog HDL 硬件描述語言進行算法的RTL 建模,在C++算法的基礎上,保證原來效果的前提下,根據FPGA 硬件特點對算法進行了優化。視頻輸入輸出是人臉識別的前提,它提供FPGA 上算法需要處理的數據,預處理算法在C++算法的基礎上進行了優化,最大的減少了運算量,提高了運算速度,16 位計算器模塊使得在算法實現時可以根據系統要求,在FPGA的ip 核和自己設計的模塊之間選擇性能更好的一個來調用,FIFO的設計提供同步和異步時鐘域的數據緩存。設計在ISE和VC++軟件平臺同時進行,隨時對verilog和C++數據進行監測和比對。全部設計模塊通過仿真,達到預定的性能要求,并在FPGA 上綜合實現。
上傳時間: 2013-07-13
上傳用戶:李夢晗
串行數字接口SDI是目前使用最廣泛的數字視頻接口。它是遵循SMPTE-259M和EBtJ-Tech-3267標準制定的,己經被世界上眾多數字視頻設備生產廠家普遍采納并作為標準視頻接口,主要用在非線性編輯系統、視頻服務器、虛擬演播室以及數字切換矩陣和數字光端機等場合。 以往的SDI接口在實現方法上有成本高、靈活性低等缺點,針對這些不足,本文在研究串行數字接口工作原理的基礎上,提出了一種基于FPGA的標清串行數字接口(SD-SDI)的設計方案,并使用SOPC Builder構成一個Nios II處理器系統,將SDI接口以IP核形式嵌入到FPGA內部,從而提高系統的集成度,使之具有視頻數據處理速度快、實時性強、性價比高的特點。具體研究內容包括: 1.在分析SDI接口的硬件結構和工作原理的基礎上,提出了串行數字接口的嵌入式系統設計方法,完成了SDI接口卡的FPGA芯片內部配置以及驅動電路、均衡電路、電源電路等硬件電路設計。 2.采用軟邏輯方法實現SDI接口的傳輸功能,進行了具體的模塊化設計與仿真。 3.引入Nios II嵌入式軟核處理器對數據進行處理,設計了視頻圖像數據的采集程序。 該傳輸系統以Altera公司的Cyclone II EP2C35F672C8為核心芯片,通過發送和接收電路的共同作用,能夠完成標清數字視頻信號的傳輸,初步確立了以SDI接口為數據源的視頻信號傳輸系統的整體模式和框架。
上傳時間: 2013-07-31
上傳用戶:zttztt2005
發光二極體(Light Emitting Diode, LED)為半導體發光之固態光源。它成為具省電、輕巧、壽命長、環保(不含汞)等優點之新世代照明光源。目前LED已開始應用於液晶顯示
上傳時間: 2013-04-24
上傳用戶:王慶才
激光測距技術被廣泛應用于現代工業測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發脈沖激光測距技術(STPLR)特別是其中的雙自觸發脈沖激光測距技術(BSTPLR),通過分析發現其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數器,而目前一般的方式是采用昂貴的進口高速計數器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發、系統的改造升級和自主知識產權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現場可編程門陣列(FPGA)來實現脈沖激光測距中的高精度高速計數及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數芯片,負責對測距信號產生電路中的時刻鑒別電路輸出信號進行計數。數據處理模塊則主要由單片機(AT89C51)來實現。系統可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。
上傳時間: 2013-06-02
上傳用戶:
本論文首先描述了數字下變頻基本理論和結構,對完成各級數字信號處理所涉及到的CORDIC、CIC、HB、DA、重采樣等關鍵算法做了適當介紹;然后根據這些算法提出了基于FPGA實現的結構并進一步給出了性能分析;并且從數字下變頻的系統層次上考慮了各模塊彼此間的性能制約,從而選擇合理配置、優化系統結構以獲得模塊間的性能均衡和系統性能的最優化;最后給出了FPGA實現的數字下變頻器在測試中產生的波形和頻譜,作了測試結果分析.
上傳時間: 2013-05-25
上傳用戶:01010101
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現,在算法上選擇了比較成熟的DDLMS和CMA相結合的算法,結構上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統的穩定性和可擴展性.測試結果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現的信道盲均衡器,為FPGA芯片設計技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.
上傳時間: 2013-07-11
上傳用戶:lwwhust