使用VHDL設計一個適用於ETSI OFDM的時間和頻率同步處理器
標簽: VHDL ETSI OFDM
上傳時間: 2015-09-21
上傳用戶:luke5347
倒數計時器 提供時間到關機的功能 可自由設定是否關機或者提供警示
標簽:
上傳時間: 2016-02-02
上傳用戶:lepoke
altera Quartus II FSM使用 可設定時間波形,手動調整波形頻率。 (含電路)
標簽: Quartus altera FSM II
上傳時間: 2016-02-13
上傳用戶:kbnswdifs
此版本為V1.0 具有版主公告 破壞性語法不得留言 留言時可選擇悄悄話功能 版主帳號支援中文不需使用英文帳號 隱藏留言者的IP 線上編輯CSS系統 線上編輯版主公告 線上編輯留言版設定不需要在更改CGI本身系統 使用超連結http mail 自動轉成連結不需在使用語法 大致上的功能因該有的都有,如不夠的話可以自行增加!
標簽: 1.0 CSS 版本 英文
上傳時間: 2016-03-04
上傳用戶:15071087253
在做2維度樣本分類的過程中,若我們能事先畫出訓練樣本在空間中的分散情形,這將有助於我們在設定SVM分類器的參數C的取值範圍. 例如:若畫出的訓練樣本的散佈較分散,我們可以得知此時採用的參數值可以取在較大的範圍. 所以本程式也是讓想要畫出資料樣本在平面的散佈情形者之一各可行工具.
標簽: SVM 分 分散
上傳時間: 2016-08-19
上傳用戶:sy_jiadeyi
8*18標準鍵盤應用程式, 其中包含: 按鍵輸入 固定時間輸出按鍵值給主機. 燈號輸出 主機會送出燈號資料 給裝置, 有變化才有輸出.
標簽: 1048715 63934 18 鍵盤
上傳時間: 2013-12-16
上傳用戶:hj_18
我做的畢業設計,用AT89S51 控制LCD1602作為顯示. DS1302時鐘芯片顯示時間,DS18B20測量溫度,還有4X4的鍵盤驅動.實現了一個計算功能.可以用PROTUES 仿真軟件仿真,當時我還做出實物來了.
標簽: PROTUES 1602 1302 DS
上傳時間: 2013-11-29
上傳用戶:拔絲土豆
一個很好用的 lcd 時鐘程序 C語言 #include<reg51.h> #include<stdio.h> //定義計時器0 的重裝值 #define RELOAD_HIGH 0x3C #define RELOAD_LOW 0xD2 //定義按鍵彈跳時間 #define DB_VAL //定義設置模式的最大時間間隔 #define TIMEOUT 200 //定義游標位置常數 #define HOME 0 #define HOUR 1 #define MIN 2 #define SEC 3
標簽: include define RELOAD stdio
上傳時間: 2014-12-19
上傳用戶:zukfu
FPGA可促進嵌入式系統設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章
標簽: FPGA 嵌入式 系統 性能
上傳時間: 2013-08-20
上傳用戶:liuwei6419
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
標簽: layout design pcb 硬件工程師
上傳時間: 2013-10-22
上傳用戶:pei5
蟲蟲下載站版權所有 京ICP備2021023401號-1