-
VIP專區-嵌入式/單片機編程源碼精選合集系列(88)資源包含以下內容:1. 計算機并口轉3路串行DA的DLL源碼及電路,芯片MAX541/MAX5541,可以免費申請,8路I/O輸出,5路輸入,并口的簡單極限應用.經使用各項性能不錯,就是DA抗干擾較差,沒有較大的電磁干擾運行.2. arm9上測試串口代碼.3. I2C controller verilog code for altera fpga platform..4. sigma-delta ADC轉換之matlab模型.5. NiosII的Flash編程指南(www.sopc.net.cn).6. 樓宇門禁對講機主機原理圖.7. 開發環境.8. 開發環境WAVE6000.9. vb環境下用動態規劃方法編的0/1背包問題.10. 該實驗設計模60計數器.11. 嵌入式課程設計 頁面置換算法模擬 列出缺頁缺頁次數和缺頁率.12. DSP系列中的TMS320F2812 ADC范例程序.13. TMS320F2812 GPIO_input范例程序.14. TMS320F2812 SPI_FFDLB范例程序.15. 指令集模擬器.16. s3c44b0x的一些相關芯片資料,是官方的pdf格式,很有用.17. 大屏320240的C語言測試程序,已驗證通過,請放心使用.18. 最新火熱的CX32 源代碼.19. 關于臺灣新茂SM5964 I2C的程序.20. gps開發專用的源代碼.21. Moore型狀態機設計,基于VHDL.能夠根據微處理器的讀寫周期,分別對應存儲器輸出寫使能WE和讀使能OE信號..22. 文介紹一款用AT89C51和串行ROM 制作的電子密碼鎖.23. 總線控制器 altera提供的FPGA源代碼.24. bios嵌入DOS操作系統,可以先編譯romos.asm制作成BIN文件,加載至BIOS的ISA模塊.另外還有制作工具.25. wt89c51 watch dog proce.26. 瑞薩H8系列芯片內置rom讀寫測試.27. Opencore提供的I2C代碼.28. 譯碼器的邏輯功能是將已賦予特定含義的一組二進制輸入代碼的原意"翻譯"出來,變成對應的輸出高低電平信號.該程序為3-8譯碼器.基于VHDL,其開發環境是MAXPLUS2..29. 驅動SOLOMON的SSD182.30. 驅動三星的KS0107/KS0108.31. 驅動ULTRCHIP的UC1682.32. 是一個帶PROTEUS仿真的8路數字電壓表.33. SSD3的練習6的答案.快期末考試了.34. S3C2410A 的存儲器控制器提供訪問外部存儲器所需要的存儲器控制信號。
S3C2410A 的存儲器控制器有以下的特性:.35. 這是一個三星44b0的中文文檔.36. 這個arm7嵌入式蕊版的起動代碼.37. 這個代碼是用ADS1.2平臺開發的一個mp3播放器。.38. 該程序能夠對信號進行OFDM處理.39. 在網上看見很多人用DM413.40. 介紹了CPCI總線及快速、低功耗模數轉換器件AD976的主要特點.
標簽:
ADAMS
View
MSC
彈簧
上傳時間:
2013-06-18
上傳用戶:eeworm
-
VIP專區-嵌入式/單片機編程源碼精選合集系列(131)資源包含以下內容:1. nand flash k9f1208 的基于ARM 的讀寫源代碼..2. str711的I2C通訊的例程,分給大家..3. interrupt handler for at91rm92.4. 希爾伯特-黃變換的c程序.5. 關于嵌入式系統C語言變成規范的文檔。十分實用..6. 搜集的一款LABWINDOWS/CVI溫度采集顯示用戶界面設計源程序..7. MAX809MAX810三管腳的微處理器復位芯片.8. RS232在DSP2812通信中的編程程序.9. 這是2006年北京航空航天大學的嵌入式系統課件.10. S3C2410核心板的PCB圖.11. 某位高人總結的關于pcb問題的集合,呵呵.12. 128X64點陣屏 51測試程式.13. 本書不能讓你系統的學習嵌入式技術.14. 華恒嵌入式的培訓資料.15. 初學者在面對一個嵌入式開發項目的時候.16. 一個用adtlc2543采樣電視波形,顯示波形的51程序.17. 介紹了實現IPv4向IPv6過渡的隧道技術6to4.18. 一本很好的程序員的書.19. 一本很好的學習嵌入式的書.20. 嵌入式控制器硬件設計_英文版
關于嵌入式控制器硬件設計的一本很好的東西.21. arm 9 IIS 音頻實驗程序
s3c2410.22. 可用于quantus下 FPGA jtag和AS下載的下載器PCB圖.23. 鍵盤處理程序,針對51系列4*4鍵盤掃描程序.24. DA和液晶顯示 DA芯片將數字轉換為模擬并顯示.25. HDLC FCS 源碼 ,PIC C30.26. pid 算法的簡單程序.27. T6963液晶顯示屏驅動函數,在應用時只需調用就行。.28. 一各有關I2C送信息給LED的程序
很好用的說.29. 以MSP430來實現低通濾波
很不錯的範例.30. 利用MSP430來實現DA轉換
罕布錯用的.31. 基于PAL16BIT的基本程序,MP3的控制程序及音量調節程序.主要涉及GLITCH FREE DESIGN.
適合初學者..32. 智能小車導航.33. 使用大恒采集卡的圖像顯示.34. O Reilly-programming_embedded_systems_in_C_and_C++
非常好的嵌入式編程書籍.35. Vishay的protel庫文件.36. Attend的protel庫文件.37. SUMSUNG2440的datasheet,已翻譯成中文..38. 實時嵌入式操作系統uC_OS_II在ARM9上的移植應用.39. TSM320C5000系列控制SPI25128器件的代碼.40. tcpmp外掛字幕插件subs_src 源碼.
標簽:
紅外遙控
系統原理
單片機軟件
解碼
上傳時間:
2013-04-15
上傳用戶:eeworm
-
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
標簽:
FPGA
可重構
通訊
糾錯
上傳時間:
2013-07-01
上傳用戶:myworkpost
-
C++完美演繹 經典算法 如 /* 頭文件:my_Include.h */ #include <stdio.h> /* 展開C語言的內建函數指令 */ #define PI 3.1415926 /* 宏常量,在稍后章節再詳解 */ #define circle(radius) (PI*radius*radius) /* 宏函數,圓的面積 */ /* 將比較數值大小的函數寫在自編include文件內 */ int show_big_or_small (int a,int b,int c) { int tmp if (a>b) { tmp = a a = b b = tmp } if (b>c) { tmp = b b = c c = tmp } if (a>b) { tmp = a a = b b = tmp } printf("由小至大排序之后的結果:%d %d %d\n", a, b, c) } 程序執行結果: 由小至大排序之后的結果:1 2 3 可將內建函數的include文件展開在自編的include文件中 圓圈的面積是=201.0619264
標簽:
my_Include
include
define
3.141
上傳時間:
2014-01-17
上傳用戶:epson850
-
為DELL的layer 2 Switch的Web server中java applet的源始碼,功能為利用java applet主動傳送訊息到browser,借著此訊息轉換成網頁,再顯現在browser。
標簽:
Switch
applet
server
layer
上傳時間:
2014-01-19
上傳用戶:cc1
-
雜湊法(Hashing)的搜尋與一般的搜尋法(searching)是不一樣的。在雜湊法中,鍵值(key value)或識別字(identifier)在記憶體的位址是經由函數(function)轉換而得的。此種函數,一般稱之為雜湊函數(Hashing function)或鍵值對應位址轉換(key to address transformation)。對於有限的儲存空間,能夠有效使用且在加入或刪除時也能快的完成,利用雜湊法是最適當不過了。因為雜湊表搜尋在沒有碰撞(collision)及溢位(overflow)的情況下,只要一次就可擷取到。
標簽:
searching
Hashing
上傳時間:
2013-12-23
上傳用戶:dancnc
-
源代碼\用動態規劃算法計算序列關系個數
用關系"<"和"="將3個數a,b,c依次序排列時,有13種不同的序列關系:
a=b=c,a=b<c,a<b=v,a<b<c,a<c<b
a=c<b,b<a=c,b<a<c,b<c<a,b=c<a
c<a=b,c<a<b,c<b<a
若要將n個數依序列,設計一個動態規劃算法,計算出有多少種不同的序列關系,
要求算法只占用O(n),只耗時O(n*n).
標簽:
lt
源代碼
動態規劃
序列
上傳時間:
2013-12-26
上傳用戶:siguazgb
-
c語言版的多項式曲線擬合。
用最小二乘法進行曲線擬合.
用p-1 次多項式進行擬合,p<= 10
x,y 的第0個域x[0],y[0],沒有用,有效數據從x[1],y[1] 開始
nNodeNum,有效數據節點的個數。
b,為輸出的多項式系數,b[i] 為b[i-1]次項。b[0],沒有用。
b,有10個元素ok。
標簽:
多項式
曲線擬合
c語言
最小二乘法
上傳時間:
2014-01-12
上傳用戶:變形金剛
-
crc任意位生成多項式
任意位運算
自適應算法
循環冗余校驗碼(CRC,Cyclic Redundancy Code)是采用多項式的
編碼方式,這種方法把要發送的數據看成是一個多項式的系數
,數據為bn-1bn-2…b1b0 (其中為0或1),則其對應的多項式為:
bn-1Xn-1+bn-2Xn-2+…+b1X+b0
例如:數據“10010101”可以寫為多項式
X7+X4+X2+1。
循環冗余校驗CRC
循環冗余校驗方法的原理如下:
(1) 設要發送的數據對應的多項式為P(x)。
(2) 發送方和接收方約定一個生成多項式G(x),設該生成多項式
的最高次冪為r。
(3) 在數據塊的末尾添加r個0,則其相對應的多項式為M(x)=XrP(x)
。(左移r位)
(4) 用M(x)除以G(x),獲得商Q(x)和余式R(x),則 M(x)=Q(x)
×G(x)+R(x)。
(5) 令T(x)=M(x)+R(x),采用模2運算,T(x)所對應的數據是在原數
據塊的末尾加上余式所對應的數據得到的。
(6) 發送T(x)所對應的數據。
(7) 設接收端接收到的數據對應的多項式為T’(x),將T’(x)除以G(x)
,若余式為0,則認為沒有錯誤,否則認為有錯。
標簽:
crc
CRC
多項式
位運算
上傳時間:
2014-11-28
上傳用戶:宋桃子
-
crc任意位生成多項式 任意位運算 自適應算法 循環冗余校驗碼(CRC,Cyclic Redundancy Code)是采用多項式的 編碼方式,這種方法把要發送的數據看成是一個多項式的系數 ,數據為bn-1bn-2…b1b0 (其中為0或1),則其對應的多項式為: bn-1Xn-1+bn-2Xn-2+…+b1X+b0 例如:數據“10010101”可以寫為多項式 X7+X4+X2+1。 循環冗余校驗CRC 循環冗余校驗方法的原理如下: (1) 設要發送的數據對應的多項式為P(x)。 (2) 發送方和接收方約定一個生成多項式G(x),設該生成多項式 的最高次冪為r。 (3) 在數據塊的末尾添加r個0,則其相對應的多項式為M(x)=XrP(x) 。(左移r位) (4) 用M(x)除以G(x),獲得商Q(x)和余式R(x),則 M(x)=Q(x) ×G(x)+R(x)。 (5) 令T(x)=M(x)+R(x),采用模2運算,T(x)所對應的數據是在原數 據塊的末尾加上余式所對應的數據得到的。 (6) 發送T(x)所對應的數據。 (7) 設接收端接收到的數據對應的多項式為T’(x),將T’(x)除以G(x) ,若余式為0,則認為沒有錯誤,否則認為有錯
標簽:
crc
CRC
多項式
位運算
上傳時間:
2014-01-16
上傳用戶:hphh