亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

印制板國標(biāo)

  • 印制電路板(PCB)設計技術與實踐

    印制電路板(PCB)設計技術與實踐 印刷電路以及布板

    標簽: PCB 印制電路板 設計技術 實踐

    上傳時間: 2016-07-14

    上傳用戶:煙草圈兒

  • 黑金CYCLONE4 EP4CE6F17C8 FPGA開發板ALTIUM設計硬件工程(原理圖+PCB

    黑金CYCLONE4 EP4CE6F17C8 FPGA開發板ALTIUM設計硬件工程(原理圖+PCB+AD集成封裝庫),Altium Designer 設計的工程文件,包括完整的原理圖及PCB文件,可以用Altium(AD)軟件打開或修改,可作為你產品設計的參考。集成封裝器件型號列表:Library Component Count : 50Name                Description----------------------------------------------------------------------------------------------------1117-3.3            24LC04B_0           4148                BAV99               CAP NP_Dup2CAP NP_Dup2_1       CAP NP_Dup2_2CP2102_0            C_Dup1              C_Dup1_1C_Dup2              C_Dup3              C_Dup4              C_Dup4_1            Circuit Breaker     Circuit BreakerConnector 15        Receptacle Assembly, 15-Pin, Sim Line ConnectorDS1302_8SO          EC                  EP4CE6F17C8         Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeEP4CE6F17C8_1       Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeFuse 2              FuseHEX6HY57651620/SO_0     Header 2            Header, 2-PinHeader 9X2          Header, 9-Pin, Dual rowINDUCTOR            JTAG-10_Dup1        KEYB                LED                 LED_Dup1            M25P16-VMN3PB       16 Mb (x1) Automotive Serial NOR Flash Memory, 75 MHz, 2.7 to 3.6 V, 8-pin SO8 Narrow (MN), TubeMHDR2X20            Header, 20-Pin, Dual rowMiniUSBB            OSCPNP                 R                   RESISTOR            RN                  RN_Dup1             R_Dup1              R_Dup2              R_Dup3              R_Dup5R_Dup6              SD                  SPEAKERSRV05-4SW KEY-DPDT         ZTAbattery

    標簽: 黑金 cyclone4 ep4ce6f17c8 fpga

    上傳時間: 2021-12-22

    上傳用戶:

  • FPGA的作用與簡介.pdf

    FPGA的作用與簡介.pdf1. 什么是 FPGA ? 一個 FPGA 是一種包含有一個可重配置的門陣列邏輯電路矩陣的設備。通過配置, FPGA 的內部電路以一定方式相連接,從而創建了軟件應用的一個硬件實現。與處 理器不同,FPGA 使用專用硬件進行邏輯處理,而不具有操作系統。FPGA 在本質 上是完全并行的,故不同的處理操作不必競爭相同的資源。因此,增加額外的處理 時,應用某一部分的性能不會受影響。而且,多個控制循環可以以不同的速率在單 個 FPGA 設備上運行。基于 FPGA 的控制系統可以加強關鍵互鎖邏輯,也可以通 過設計防止操作人員強奪 I/O。然而,不同于擁有固定硬件資源的硬連接的印制電 路板(PCB)設計,基于 FPGA 的系統可以完全重新連接其內部電路,以支持控制 系統在現場部署后可以重新配置。FPGA 設備提供了專用硬件電路所特有的性能與 可靠性。 單個 FPGA 可以通過在單個集成電路(IC)芯片上集成數百萬個邏輯門以代替數 以千計的分立元件。一個 FPGA 芯片的內部資源包括一個被 I/O 組塊環圍的可配置 邏輯組塊(CLB)矩陣。在 FPGA 矩陣內,信號通過可編程的互連開關和連線傳遞。 CompactRIO 入門教程 2 CompactRIO 入 門 教 程 圖 2.FPGA 芯片的內部構造

    標簽: fpga

    上傳時間: 2022-02-18

    上傳用戶:

  • 飛凌嵌入式-LS1043A LS1046A核心板硬件設計手冊

    飛凌嵌入式-LS1043A LS1046A核心板硬件設計手冊第一章 NXP QorIQ LS104xA 簡介 QorIQ? LS104xA 處理器是恩智浦面向嵌入式網絡推出的一款四核 64 位 ARM?處理器。LS1023A (雙 核版本)和 LS104xA (四核版本)可通過支持無風扇設計的靈活 I/O 封裝,提供超過 10 Gbps 的性能。這款 SoC 是專為小規格網絡和工業應用而設計的解決方案,針對經濟型低端 PCB 進行了 BOM 優化,降低了 電源成本,采用了單時鐘設計。全新 0.9V 版本的 LS104xA 和 LS1023A 能夠面向無線 LAN 和以太網供電 系統提供額外的功耗節省。全新 23x23 封裝方式,支持引腳兼容設計,可擴展至 LS1046A (四核 A72 處 理器)。QorIQ LS104xA 能夠提升雙核 32 位 ARM 產品的性能,并且延續了 QorIQ 系列一貫的 I/O 靈活性, 集成了 QUICC Engine?,繼續提供對 HDLC、TDM 或 Profibus 的無縫支持。 FET104xA-C 核心板 CPU 采用的是 LS1043AXE8QQB 和 LS1046AXE8T1A。如下為 LS1043A 和 LS1046A 的應用處理框圖:

    標簽: 嵌入式

    上傳時間: 2022-03-06

    上傳用戶:

  • Altera DE教學開發板中文用戶手冊

    感謝您使用 Altera DE教學開發板。這塊板子的著眼于為在數字邏輯,計算機組織和FPGA方面的學習提供一個理想的工具。它在硬件和CAD工具上應用先進的技術為學生和專業人員展示了一個寬廣的主題。該板具有多種特點,非常適合各大學課程在實驗室環境下的一系列設計項目和非常復雜尖端的數字系統的開發和應用。Altera公司為DE2板提供了套支持文件,例如學習指導,現成的教學實驗練習和豐富的插圖說明DE2的特點DE2板是以 Cyclonell2C35FPGA為特點的672針引腳的包裝。板上所有重要的部件都與板上的芯片相連,使用戶能夠控制板上各種的操作DE2板包括了很多開關(兼有撥動開關和按鍵),發光二極管和七段數碼管。在更多進一步的實驗中還用到了SRAM,SDRAM Fash以及16×駙字符液晶。需要進行處理器和O接口試驗時,可以簡單的用 Altera Niosll處理器和象RS-232和PS/2標準接口。進行涉及音頻和視頻的實驗時,也有標準MC、line-in video-in(TV Decoder)和VGA(10-bit dac),這些特點都能夠被用來制作CD質量的音頻應用程序和專業的視頻圖象。為了能夠設計更強大的項目,DE2還提供了USB20接口(包括主、從USB),10/100M自適應以太網,紅外(lRDA)接口,以及SD卡接口。最后,可以通過兩排擴展O口與其它用戶自定義的板子相連。

    標簽: altera

    上傳時間: 2022-04-01

    上傳用戶:bluedrops

  • 中興印制電路板設計規范 ——元器件封裝庫基本要求

    中興印制電路板設計規范--元器件封裝庫基本要求為了提高 PCB 的設計質量,盡量在單板設計階段,排除各種可能出現的問題和隱患, 確保單板的一次成功率。特編制本標準。本標準用于 PCB 設計過程中,硬件設計者、PCB 設計者、PCB 復審者對 PCB 圖進行檢查,檢查結果供 EDA(PCB 設計)負責人及投板相關 負責人做可投板判斷;并作為硬件設計者改板和以此板為基礎的新設計的參考。 本標準在全公司范圍內,是一個推薦性標準,但在各事業部內,可以作為強制性標準。 本標準由深圳市中興通訊股份有限公司“基于 CADENCE 平臺的單板設計規范團隊”提出, 技術中心技術管理部歸口。 本標準起草部門:CDMA 事業部研究所硬件開發部。 本標準起草人:陳迎春 谷利 李康 高云航 眭詩菊。 參與團隊:基于 CADENCE 平臺的單板設計規范團隊。 本標準于 2002 年 11 月首次發布。

    標簽: 印制電路板 元器件封裝庫

    上傳時間: 2022-06-21

    上傳用戶:

  • stm8小工控板

    STM8小工控板,主芯片stm8s103P,用于一些功能簡單,但需要高性價比,而且需要接入485通信及上位機控制的場合,以下為板子的主要參數:8位位處理器6點(I:2點,O:4點)5點任意定義IO帶1個485接口帶5V/3V供電輸出帶1個SPI口帶1個I2C口帶2路模擬量輸入        接口采用5.0端子,方便接線另外,附2個PCB庫文件,存有STM8S103封裝,以及485芯片封裝,和一些常見零件封裝

    標簽: stm8 工控

    上傳時間: 2022-06-25

    上傳用戶:fliang

  • 中興內部資料--射頻RF板PCB工藝設計規范

    文檔是中興公司的射頻板設計規范,內容非常詳盡、專業,值得學習。印制電路板設計規范 ——工藝性要求(僅適用射頻板)中興內部資料。

    標簽: rf 射頻板 PCB 中興

    上傳時間: 2022-07-27

    上傳用戶:

  • VITA46總線印制電路連接器

    VITA?46總線印制電路連接器為當今高性能電路設計提供無比優異的性能和靈活性。鑒于該系列連接器標準模塊選擇的多樣化和高性價比,它已被VITA46總線互連系統廣泛接受和普及應用。該連接器系統通過PCB板連接,較好地控制了連接器阻抗,能夠滿足用戶高速傳輸的需求。目前,已廣泛應用于武器裝備、航空、航天、大容量存儲器、高端服務器及無線電通訊等設備。應用于VITA46總線的高速PCB連接器;高密度子卡到背板連接器;傳輸數率達6.25Gbps,串?擾?≤5?“無針”的背板連接器系統,可控的特性阻抗;包含有差分接觸件、單端接觸件、電源接觸件;優化的引腳結構滿足信號完整性要求;適用于20.3mm板間距系統;模組化結構,可按客戶需求進行排列;完整的連接器家族包括:信號模塊、電源模塊、導向模塊、電纜組件;執行標準:Q/Lk20144-2009?VITA46總線印制電路連接器詳細規范。

    標簽: vita46 印制電路 連接器

    上傳時間: 2022-08-09

    上傳用戶:fliang

  • 從0開始移植UCOS II到野火STM32開發板教程

    從0開始移植UCOS II到野火STM32開發板教程

    標簽: UCOS STM 32 移植

    上傳時間: 2013-04-15

    上傳用戶:eeworm

主站蜘蛛池模板: 沐川县| 辽源市| 安丘市| 琼海市| 泰宁县| 衡阳市| 甘南县| 信丰县| 甘泉县| 麦盖提县| 丁青县| 玉环县| 永春县| 武平县| 湘潭县| 郎溪县| 饶阳县| 开阳县| 康马县| 延长县| 万荣县| 江西省| 渑池县| 保亭| 涟水县| 榆社县| 来宾市| 乌鲁木齐县| 北碚区| 于田县| 竹北市| 和田市| 拜泉县| 浦县| 平远县| 龙川县| 顺平县| 凤山市| 屏边| 忻州市| 柯坪县|