?? 可編程門陣列技術(shù)資料

?? 資源總數(shù):44358
?? 技術(shù)文檔:1
?? 源代碼:52917
可編程門陣列(FPGA)作為現(xiàn)代電子設(shè)計(jì)中的核心組件,以其高度的靈活性和強(qiáng)大的并行處理能力,在通信、圖像處理、嵌入式系統(tǒng)等多個(gè)領(lǐng)域展現(xiàn)出無(wú)可比擬的優(yōu)勢(shì)。無(wú)論是加速算法實(shí)現(xiàn)還是構(gòu)建復(fù)雜邏輯電路,F(xiàn)PGA都能提供高效解決方案。本頁(yè)面匯集了44358份精選資源,從基礎(chǔ)入門到高級(jí)應(yīng)用一應(yīng)俱全,是每一位追求技術(shù)創(chuàng)新與實(shí)踐能力提升的工程師不可或缺的學(xué)習(xí)寶庫(kù)。加入我們,探索FPGA無(wú)限可能!

?? 可編程門陣列熱門資料

查看全部44358個(gè)資源 ?

介紹了被動(dòng)雷達(dá)探測(cè)系統(tǒng)測(cè)向方法,提出了被動(dòng)測(cè)向系統(tǒng)信號(hào)處理器的設(shè)計(jì)方法. 采用DSP(數(shù)字 信號(hào)處理器) + FPGA(現(xiàn)場(chǎng)可編程門陣列) 結(jié)構(gòu),使得系統(tǒng)的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強(qiáng)的應(yīng)用價(jià)值和參考價(jià)值....

?? ?? as275944189

以兩片由TI 公司生產(chǎn)的數(shù)字信號(hào)處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進(jìn)行邏輯控 制,采用現(xiàn)場(chǎng)可編程門陣列FPGA 作圖像的預(yù)處理和進(jìn)行雙數(shù)字信號(hào)處理器(DSP) 之間的通訊,實(shí)現(xiàn)了實(shí)時(shí)相關(guān)的圖像 處理。此系統(tǒng)實(shí)時(shí)性好,可直接利用數(shù)字圖像的灰度特征,在低信噪比的情況下...

?? ?? kytqcool

本文主要討論了使用EDA工具設(shè)計(jì)漢字滾動(dòng)顯示器的技術(shù)問(wèn)題。文中首先描述了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的硬件電路;然后研究了在8×8LED發(fā)光二極管點(diǎn)陣上顯示滾動(dòng)漢字的原理,并給出了基于ALTERA的參數(shù)化模型庫(kù)LPM描述其功能的VHDL語(yǔ)言程序設(shè)計(jì);最后對(duì)使用EDA工具軟件加工被顯示數(shù)據(jù)文件的方...

?? ?? wmwai1314

設(shè)計(jì)了一基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的低頻數(shù)字式相位測(cè)量?jī)x。該測(cè)量?jī)x包括數(shù)字式移相信號(hào)發(fā)生器和相位測(cè)量?jī)x兩部分,分別完成移相信號(hào)的發(fā)生及其頻率、相位差的預(yù)置及數(shù)字顯示、發(fā)生信號(hào)的移相以及移相后信號(hào)相位差和頻率的測(cè)量與顯示幾個(gè)功能。其中數(shù)字式移相信號(hào)發(fā)生器可以產(chǎn)生預(yù)置頻率的正弦信號(hào),也可產(chǎn)生預(yù)置相...

?? ?? zhliu007

針對(duì)主控制板上存儲(chǔ)器(SRAM) 存儲(chǔ)的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR Sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究。在實(shí)驗(yàn)中,使用了現(xiàn)場(chǎng)可編程門陣列( FPGA) 來(lái)實(shí)現(xiàn)各模塊的邏輯功能。最終實(shí)現(xiàn)了對(duì)L ED 顯示屏的控制,并且一塊主控制板最大限度的控制了256...

?? ?? c12228

?? 可編程門陣列技術(shù)文檔

查看更多 ?

?? 可編程門陣列源代碼

查看更多 ?
?? 可編程門陣列資料分類