亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

可靠性標(biāo)準(zhǔn)

  • 基于FPGA的糧倉(cāng)溫濕度模糊監(jiān)控系統(tǒng).rar

    溫濕度是影響糧食儲(chǔ)藏的重要參數(shù),兩者之間是相互關(guān)聯(lián)的,溫濕度控制不好必然引起糧食發(fā)熱和霉變,且極易產(chǎn)生連鎖反應(yīng),從而造成難以挽回的損失。溫濕度的控制直接影響到糧食存儲(chǔ)系統(tǒng)的性能。岡此,糧食溫濕度測(cè)控技術(shù)在農(nóng)業(yè)上的應(yīng)用是十分重要的。本文研究基于FPGA的糧倉(cāng)溫濕度監(jiān)制系統(tǒng)。 設(shè)計(jì)了基于FPGA的糧倉(cāng)溫濕度監(jiān)控系統(tǒng),該系統(tǒng)主要由溫濕度傳感器、控制電路、單片機(jī)和上位機(jī)構(gòu)成。單片機(jī)主要完成溫度數(shù)據(jù)的采集和上位機(jī)的通訊;控制電路基于FPGA進(jìn)行設(shè)計(jì),主要負(fù)責(zé)采集濕度信息,計(jì)算溫濕度偏差及其變化率,通過(guò)調(diào)用模糊控制算法對(duì)溫濕度進(jìn)行模糊控制,單片機(jī)通過(guò)RS485總線(xiàn)和上位機(jī)進(jìn)行串口通信,使上位機(jī)能夠?qū)崟r(shí)記錄,顯示溫濕度變化值和控制過(guò)程曲線(xiàn)。該系統(tǒng)實(shí)現(xiàn)了糧倉(cāng)內(nèi)溫濕度的實(shí)時(shí)監(jiān)測(cè),使管理人員可以實(shí)時(shí)掌控糧倉(cāng)內(nèi)的溫濕度情況。 采用FPGA設(shè)計(jì)控制電路簡(jiǎn)化了系統(tǒng)的組成和外圍數(shù)字電路,易于系統(tǒng)擴(kuò)展和升級(jí),內(nèi)部集成了信號(hào)處理、控制、檢測(cè)電路,減少了系統(tǒng)的體積,縮短了開(kāi)發(fā)周期,大大增強(qiáng)了系統(tǒng)的可靠性;配合功率驅(qū)動(dòng)、電源等外圍電路,完成信號(hào)采集、處理和控制等功能,節(jié)省了開(kāi)發(fā)成本,使糧倉(cāng)溫濕度控制系統(tǒng)更加集成化。這也恰恰更加符合當(dāng)今電子產(chǎn)品高精度,集成化的要求。 系統(tǒng)采用直接輸出數(shù)字量的DS1820溫度傳感器和濕度傳感器HS1101并將HS1101與555定時(shí)器組成振蕩電路,其輸出為頻率脈沖信號(hào),與濕度值成線(xiàn)性關(guān)系,該頻率脈沖信號(hào)可直接送入FPGA進(jìn)行計(jì)數(shù),這樣溫濕度傳感器輸出的信號(hào)都沒(méi)有經(jīng)過(guò)放大、A/D轉(zhuǎn)換,進(jìn)一步減少了測(cè)量誤差。控制電路采用了VHDL硬件描述語(yǔ)言進(jìn)行編寫(xiě)。本裝置已作出實(shí)樣,通過(guò)了調(diào)試,已達(dá)到預(yù)期效果。

    標(biāo)簽: FPGA 溫濕度 模糊

    上傳時(shí)間: 2013-06-16

    上傳用戶(hù):731140412

  • LPC總線(xiàn)接口UART控制器FPGA實(shí)現(xiàn).rar

    隨著微電子技術(shù)的快速發(fā)展,電子設(shè)備逐漸向著小型化、集成化方向發(fā)展;人們?cè)谝笤O(shè)備性能不斷提升的同時(shí),還要求設(shè)備功耗低、體積小、重量輕、可靠性高。同樣在我軍武器裝備的研制過(guò)程中,也對(duì)各武器裝備都提出了新的要求,特別是針對(duì)單兵配備的便攜設(shè)備,對(duì)體積、功耗、擴(kuò)展性的要求更是嚴(yán)格。 在某手持式設(shè)備的開(kāi)發(fā)項(xiàng)目中,需要設(shè)計(jì)一塊接口板,要求實(shí)現(xiàn)高達(dá)8個(gè)串行口擴(kuò)展以及能源管理和數(shù)字輸入輸出接口等功能,該接口板與處理器模塊的連接總線(xiàn)采用LPC總線(xiàn),整個(gè)手持設(shè)備除了對(duì)功能有基本的要求以外,對(duì)體積及功耗都提出了極高的要求。針對(duì)項(xiàng)目的具體設(shè)計(jì)要求,經(jīng)過(guò)與傳統(tǒng)設(shè)計(jì)方法的比較,決定采用FPGA來(lái)實(shí)現(xiàn)LPC接口及UART控制器功能。 論文的主要目標(biāo)是完成LPC接口的UART控制在FPGA中的實(shí)現(xiàn)。對(duì)于各模塊中的關(guān)鍵的功能部分,文中對(duì)其實(shí)現(xiàn)都進(jìn)行了詳細(xì)的說(shuō)明。整個(gè)設(shè)計(jì)全部采用硬件描述語(yǔ)言(HDL)實(shí)現(xiàn),并且采用了分模塊的設(shè)計(jì)風(fēng)格,具有很好的重用性。 為了在硬件平臺(tái)上驗(yàn)證設(shè)計(jì),還實(shí)做了FPGA驗(yàn)證平臺(tái),并用C語(yǔ)言編寫(xiě)了測(cè)試程序。經(jīng)過(guò)驗(yàn)證,該方案完全實(shí)現(xiàn)了接口板的功能要求,并且滿(mǎn)足體積和功耗上的要求,取得了良好的效果。 論文通過(guò)采用FPGA作為電路設(shè)計(jì)的核心,以一種新的數(shù)字電路設(shè)計(jì)方法實(shí)現(xiàn)電路功能;旨在通過(guò)這種方式,不斷提高設(shè)備的性能并拓展設(shè)計(jì)者思想。

    標(biāo)簽: FPGA UART LPC

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):wlyang

  • 16bit音頻過(guò)采樣DAC的FPGA設(shè)計(jì)實(shí)現(xiàn).rar

    基于∑-△噪聲整形技術(shù)和過(guò)采樣技術(shù)的數(shù)模轉(zhuǎn)換器(DAC)可以可靠地把數(shù)字信號(hào)轉(zhuǎn)換成為高精度的模擬信號(hào)。采用這一結(jié)構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和高的可靠性,便于作為IP模塊嵌入到其他芯片系統(tǒng)中等,更重要的是可以得到其他DAC結(jié)構(gòu)所無(wú)法達(dá)到的精度和動(dòng)態(tài)范圍。在高精度測(cè)量、音頻轉(zhuǎn)換、汽車(chē)電子等領(lǐng)域有著廣泛的應(yīng)用價(jià)值。 由于非線(xiàn)性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本設(shè)計(jì)綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,首先闡述了∑-△調(diào)制器的一般原理,并討論了一般結(jié)構(gòu)調(diào)制器的設(shè)計(jì)過(guò)程,然后描述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程。根據(jù)市場(chǎng)需求,設(shè)定了整個(gè)設(shè)計(jì)方案的性能指標(biāo),并據(jù)此設(shè)計(jì)了達(dá)到16bit精度和滿(mǎn)量程輸入范圍的三階128倍過(guò)采樣調(diào)制器。 本設(shè)計(jì)采用∑-△結(jié)構(gòu),根據(jù)系統(tǒng)要求設(shè)計(jì)了量化器位數(shù)、調(diào)制器過(guò)采樣比和階數(shù)。在分析高階單環(huán)路調(diào)制器穩(wěn)定性的基礎(chǔ)上,成功設(shè)計(jì)了六位量化三階單環(huán)路調(diào)制器結(jié)構(gòu)。在16比特的輸入信號(hào)下,達(dá)到了90dB左右的信噪比。該設(shè)計(jì)已經(jīng)在Cyclone系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證,并實(shí)現(xiàn)了實(shí)時(shí)音頻驗(yàn)證。測(cè)試表明,該DAC模塊輸出信號(hào)的信噪比能滿(mǎn)足16比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求,并具備良好的兼容性和通用性。 本設(shè)計(jì)可作為IP核廣泛地在其他系統(tǒng)中進(jìn)行復(fù)用,具有很強(qiáng)的應(yīng)用性和一定的創(chuàng)新性。

    標(biāo)簽: FPGA bit DAC

    上傳時(shí)間: 2013-07-10

    上傳用戶(hù):chuandalong

  • 基于FPGA的PCI數(shù)據(jù)采集卡的研究與開(kāi)發(fā).rar

    隨著信息技術(shù)和電子技術(shù)的進(jìn)步和日益成熟,計(jì)算機(jī)數(shù)據(jù)采集技術(shù)得到了廣泛應(yīng)用。由于ISA數(shù)據(jù)采集卡的固有缺陷,PCI接口的數(shù)據(jù)采集卡將逐漸取代ISA數(shù)據(jù)采集卡,成為數(shù)據(jù)采集的主流。為了簡(jiǎn)化PCI數(shù)據(jù)采集卡結(jié)構(gòu),提高數(shù)據(jù)采集可靠性,本文研究并開(kāi)發(fā)了一種基于FPGA的PCI結(jié)構(gòu)的數(shù)據(jù)采集卡系統(tǒng)。 論文對(duì)PCI對(duì)目標(biāo)設(shè)備數(shù)據(jù)采集卡實(shí)現(xiàn)的原理和方法進(jìn)行了深入研究,設(shè)計(jì)了基于FPGA的PCI數(shù)據(jù)采集卡的硬件電路,通過(guò)在FPGA中嵌入了PCI目標(biāo)設(shè)備的IP核與用戶(hù)邏輯部分,構(gòu)成了SOPC系統(tǒng)。使用Verilog硬件描述語(yǔ)言設(shè)計(jì)并實(shí)現(xiàn)了FPGA內(nèi)部采集數(shù)據(jù)管理、數(shù)據(jù)管理寄存器和FIFO數(shù)據(jù)緩沖隊(duì)列等模塊電路。利用ModelSim對(duì)PCI系統(tǒng)進(jìn)行了仿真。完成了系統(tǒng)硬件電路PCB板的設(shè)計(jì),最終制作了PCI數(shù)據(jù)采集卡。 論文針對(duì)PCI結(jié)構(gòu)的數(shù)據(jù)采集卡系統(tǒng)軟件需求,研究了WDM設(shè)備驅(qū)動(dòng)軟件、Windows環(huán)境的簡(jiǎn)易虛擬示波器以及簡(jiǎn)易虛擬邏輯儀實(shí)現(xiàn)原理和方法。利用DriverStudio+Windows DDK for XP+VC6的軟件平臺(tái),開(kāi)發(fā)了WDM設(shè)備驅(qū)動(dòng)程序。實(shí)現(xiàn)了Windows環(huán)境的簡(jiǎn)易虛擬示波器,和簡(jiǎn)易虛擬邏輯儀。系統(tǒng)測(cè)試結(jié)果表明該系統(tǒng)設(shè)計(jì)正確,系統(tǒng)運(yùn)行穩(wěn)定,功能和指標(biāo)達(dá)到了設(shè)計(jì)要求。

    標(biāo)簽: FPGA PCI 數(shù)據(jù)采集卡

    上傳時(shí)間: 2013-07-27

    上傳用戶(hù):yzy6007

  • 基于FPGA的紅外遙控電子密碼鎖的實(shí)現(xiàn).rar

    本文介紹了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列FPGA器件的電子密碼鎖的設(shè)計(jì)方法。重點(diǎn)闡述了紅外遙控電子密碼鎖的整體架構(gòu)設(shè)計(jì);介紹了一種由PT2248作為發(fā)送器,MIM-R1AA 38KHZ紅外一體化接收解調(diào)器作為接收器的紅外遙控系統(tǒng)的構(gòu)建方法;詳細(xì)說(shuō)明了如何運(yùn)用EDA技術(shù)自頂向下的設(shè)計(jì)方法,來(lái)實(shí)現(xiàn)基于XILINX公司出品的Spartan-3E系列FPGA芯片的紅外遙控解碼、密碼鎖的解鎖、密碼修改、報(bào)警提示及液晶顯示等功能。在分析紅外遙控電子密碼鎖各功能模塊時(shí),本論文詳細(xì)闡述了各模塊的功能及外部接口信號(hào),給出了各模塊的仿真波形以及整個(gè)系統(tǒng)的測(cè)試流程和測(cè)試結(jié)果。本論文在介紹Spartan-3E系列FPGA芯片的特點(diǎn)和性能的同時(shí),利用Spartan-3E系列的XC3S500芯片中的KCPSM3和自行設(shè)計(jì)完成的狀態(tài)機(jī)控制器分別實(shí)現(xiàn)液晶顯示控制器,通過(guò)比較分析得知KCPSM3實(shí)現(xiàn)的控制器,在對(duì)FPGA的資源利用方面更加合理,實(shí)現(xiàn)更加便捷。 本論文利用紅外遙控技術(shù)解鎖,大大提高了電子密碼鎖的安全性能;采用FPGA開(kāi)發(fā)設(shè)計(jì),所有算法完全由硬件電路來(lái)實(shí)現(xiàn),使得系統(tǒng)的工作可靠性大為提高,同時(shí)由于FPGA具有在系統(tǒng)可編程功能,當(dāng)設(shè)計(jì)需要更改時(shí),只需更改FPGA中的控制和接口電路,利用EDA工具將更新后的設(shè)計(jì)下載到FPGA中即可,無(wú)需更改外部電路的設(shè)計(jì),大大提高了設(shè)計(jì)的效率。因此,采用FPGA開(kāi)發(fā)的數(shù)字系統(tǒng),不僅具有很高的工作可靠性,其升級(jí)與改進(jìn)也極其方便。

    標(biāo)簽: FPGA 紅外遙控 電子密碼鎖

    上傳時(shí)間: 2013-06-25

    上傳用戶(hù):cy1109

  • 基于FPGA的人臉檢測(cè)系統(tǒng)設(shè)計(jì).rar

    人臉識(shí)別技術(shù)繼指紋識(shí)別、虹膜識(shí)別以及聲音識(shí)別等生物識(shí)別技術(shù)之后,以其獨(dú)特的方便、經(jīng)濟(jì)及準(zhǔn)確性而越來(lái)越受到世人的矚目。作為人臉識(shí)別系統(tǒng)的重要環(huán)節(jié)—人臉檢測(cè),隨著研究的深入和應(yīng)用的擴(kuò)大,在視頻會(huì)議、圖像檢索、出入口控制以及智能人機(jī)交互等領(lǐng)域有著重要的應(yīng)用前景,發(fā)展速度異常迅猛。 FPGA的制造技術(shù)不斷發(fā)展,它的功能、應(yīng)用和可靠性逐漸增加,在各個(gè)行業(yè)也顯現(xiàn)出自身的優(yōu)勢(shì)。FPGA允許用戶(hù)根據(jù)自己的需要來(lái)建立自己的模塊,為用戶(hù)的升級(jí)和改進(jìn)留下廣闊的空間。并且速度更高,密度也更大,其設(shè)計(jì)方法的靈活性降低了整個(gè)系統(tǒng)的開(kāi)發(fā)成本,F(xiàn)PGA 設(shè)計(jì)成為電子自動(dòng)化設(shè)計(jì)行業(yè)不可缺少的方法。 本文從人臉檢測(cè)算法入手,總結(jié)基于FPGA上的嵌入式系統(tǒng)設(shè)計(jì)方法,使用IBM的Coreconnect掛接自定義模塊技術(shù)。經(jīng)過(guò)訓(xùn)練分類(lèi)器、定點(diǎn)化、以及硬件加速等方法后,能夠使人臉檢測(cè)系統(tǒng)在基于Xilinx的Virtex II Pro開(kāi)發(fā)板上平臺(tái)上,達(dá)到實(shí)時(shí)的檢測(cè)效果。本文工作和成果可以具體描述如下: 1. 算法分析:對(duì)于人臉檢測(cè)算法,首先確保的是檢測(cè)率的準(zhǔn)確性程度。本文所采用的是基于Paul Viola和Michael J.Jones提出的一種基于A(yíng)daboost算法的人臉檢測(cè)方法。算法中較多的是積分圖的特征值計(jì)算,這便于進(jìn)一步的硬件設(shè)計(jì)。同時(shí)對(duì)檢測(cè)算法進(jìn)行耗時(shí)分析確定運(yùn)行速度的瓶頸。 2. 軟硬件功能劃分:這一步考慮市場(chǎng)可以提供的資源狀況,又要考慮系統(tǒng)成本、開(kāi)發(fā)時(shí)間等諸多因素。Xilinx公司提供的Virtex II Pro開(kāi)發(fā)板,在上面有可以供利用的Power PC處理器、可擴(kuò)展的存儲(chǔ)器、I/O接口、總線(xiàn)及數(shù)據(jù)通道等,通過(guò)分析可以對(duì)算法進(jìn)行細(xì)致的劃分,實(shí)現(xiàn)需要加速的模塊。 3. 定點(diǎn)化:在A(yíng)daboost算法中,需要進(jìn)行大量的浮點(diǎn)計(jì)算。這里采用的方法是直接對(duì)數(shù)據(jù)位進(jìn)行操作它提取指數(shù)和尾數(shù),然后對(duì)尾數(shù)執(zhí)行移位操作。 4. 改進(jìn)檢測(cè)用的級(jí)聯(lián)分類(lèi)器的訓(xùn)練,提出可以迅速提高分類(lèi)能力、特征數(shù)量大大減小的一種訓(xùn)練方法。 5. 最后對(duì)系統(tǒng)的整體進(jìn)行了驗(yàn)證。實(shí)驗(yàn)表明,在視頻輸入輸出接入的同時(shí),人臉檢測(cè)能夠達(dá)到17fps的檢測(cè)速度,并且獲得了很好的檢測(cè)率以及較低的誤檢率。

    標(biāo)簽: FPGA 人臉檢測(cè) 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-07-01

    上傳用戶(hù):84425894

  • 嵌入式TCPIP協(xié)議的FPGA實(shí)現(xiàn).rar

    隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設(shè)備都能夠很方便地實(shí)現(xiàn)Intemet接入,這對(duì)嵌入式系統(tǒng)設(shè)計(jì)提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設(shè)計(jì)的熱點(diǎn)。 可編程邏輯器件FPGA在過(guò)去的幾十年中取得了飛速發(fā)展,從最初的幾千門(mén)到現(xiàn)在的幾百萬(wàn)門(mén),可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性?xún)r(jià)比。再加上開(kāi)發(fā)周期短、對(duì)開(kāi)發(fā)人員的要求相對(duì)較低的優(yōu)點(diǎn),因此被大量應(yīng)用于嵌入式系統(tǒng)設(shè)計(jì)中。 本文是基于FPGA高性?xún)r(jià)比、可靈活配置的特點(diǎn),也是當(dāng)前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設(shè)計(jì)方式,所以我們提出了基于FPGA的實(shí)現(xiàn)方案。本文通過(guò)在FPGA中硬件實(shí)現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡(luò)協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標(biāo)準(zhǔn)MII接口,通過(guò)外接PHY實(shí)現(xiàn)網(wǎng)絡(luò)連接。最終成功地通過(guò)了驗(yàn)證。 基于FPGA的實(shí)現(xiàn)可以有效地降低成本,同時(shí)可以在其中集成其他功能模塊,提高整個(gè)系統(tǒng)的集成度,減小PCB版圖面積和布線(xiàn)復(fù)雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對(duì)嵌入式系統(tǒng)設(shè)計(jì)有很大的實(shí)用價(jià)值。

    標(biāo)簽: TCPIP FPGA 嵌入式

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):xlcky

  • 基于DSP和FPGA的機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的研究.rar

    近年來(lái),基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)己成為新一代運(yùn)動(dòng)控制系統(tǒng)的主流。基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)不僅具有信息處理能力強(qiáng),而且具有開(kāi)放性、實(shí)時(shí)性、可靠性的特點(diǎn),因此在機(jī)器人運(yùn)動(dòng)控制領(lǐng)域具有重要的應(yīng)用價(jià)值。 論文從步行康復(fù)訓(xùn)練器的設(shè)計(jì)與制作出發(fā),主要進(jìn)行機(jī)器人的運(yùn)動(dòng)控制系統(tǒng)設(shè)計(jì)和研究。文章首先提出了多種運(yùn)動(dòng)控制系統(tǒng)的實(shí)現(xiàn)方案。根據(jù)它們的優(yōu)缺點(diǎn),選定以DSP和FPGA為核心進(jìn)行運(yùn)動(dòng)控制系統(tǒng)平臺(tái)的設(shè)計(jì)。 論文詳細(xì)研究了以DSP和FPGA為核心實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)的軟、硬件設(shè)計(jì),利用DSP實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)總體結(jié)構(gòu)與相關(guān)功能模塊,利用FPGA實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)地址譯碼電路、脈沖分配電路以及光電編碼器信號(hào)處理電路,并對(duì)以上電路系統(tǒng)進(jìn)行了功能仿真和時(shí)序仿真。 結(jié)果表明,基于DSP和FPGA為核心的運(yùn)動(dòng)控制系統(tǒng)不僅實(shí)現(xiàn)了設(shè)計(jì)功能要求,同時(shí)提高了機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的開(kāi)放性、實(shí)時(shí)性和可靠性,并大大減小了系統(tǒng)的體積與功耗。

    標(biāo)簽: FPGA DSP 機(jī)器人

    上傳時(shí)間: 2013-05-29

    上傳用戶(hù):dajin

  • 基于FPGA的智能小車(chē)系統(tǒng).rar

    基于FPGA的智能小車(chē)系統(tǒng)就是本地計(jì)算機(jī)通過(guò)接入Internet小車(chē)實(shí)現(xiàn)對(duì)遠(yuǎn)端工作現(xiàn)場(chǎng)、危險(xiǎn)工作地段等特殊環(huán)境進(jìn)行監(jiān)視和控制的系統(tǒng)。智能小車(chē)是智能行走機(jī)器人的一種,這種智能小車(chē)可以適應(yīng)不同環(huán)境,不受溫度、濕度、空間、磁場(chǎng)輻射、重力等條件的影響,可以在人類(lèi)無(wú)法進(jìn)入或生存的環(huán)境中完成人類(lèi)無(wú)法完成的探測(cè)任務(wù)。適用于國(guó)防及民用多個(gè)領(lǐng)域。整個(gè)系統(tǒng)以遙控小車(chē)裝置為基礎(chǔ),通過(guò)配置在上面的攝像頭實(shí)現(xiàn)圖像的采集及對(duì)行車(chē)道的檢測(cè),通過(guò)配置的紅外測(cè)溫儀探測(cè)環(huán)境和目標(biāo)的溫度,具有一定的智能性。其明顯的優(yōu)點(diǎn)是可以通過(guò)網(wǎng)絡(luò)遠(yuǎn)程控制小車(chē)運(yùn)行及采集現(xiàn)場(chǎng)的溫度、圖像等相關(guān)信息,完成人類(lèi)在特定條件下無(wú)法完成的工作。對(duì)人類(lèi)的科學(xué)研究、探索未知領(lǐng)域、遠(yuǎn)程監(jiān)控等有著重要的意義。 論文在深入研究SOPC和嵌入式操作系統(tǒng)的基礎(chǔ)上,提出了基于FPGA的智能小車(chē)遠(yuǎn)程監(jiān)控方案。采用FPGA來(lái)實(shí)現(xiàn),可以充分利用現(xiàn)有的IP核,功能擴(kuò)展容易,設(shè)計(jì)開(kāi)發(fā)成本低,上市時(shí)間快,修改方便,甚至可以遠(yuǎn)程重構(gòu)系統(tǒng)。與單片機(jī)相比,集成度高,可靠性好,調(diào)試和維護(hù)方便。 論文主要內(nèi)容包括以下幾個(gè)部分:在對(duì)智能小車(chē)功能分析的基礎(chǔ)上,設(shè)計(jì)了硬件系統(tǒng),并在FPGA上構(gòu)建了基于Nios Ⅱ的嵌入式系統(tǒng),配置了SPI、串行口和以太網(wǎng)接口模塊和驅(qū)動(dòng)程序,以及各種存儲(chǔ)器。移植了μClinux操作系統(tǒng),配置嵌入式Web服務(wù)器,編寫(xiě)CGI程序,設(shè)計(jì)了動(dòng)態(tài)網(wǎng)頁(yè);并對(duì)行車(chē)道檢測(cè)系統(tǒng)進(jìn)行了研究,在DSP Builder中構(gòu)建了該模塊,并在Matlab中進(jìn)行了仿真。在研究數(shù)碼相機(jī)模塊和紅外測(cè)溫模塊的基礎(chǔ)上,編寫(xiě)了圖像采集和溫度測(cè)量程序以及小車(chē)運(yùn)動(dòng)控制程序,并對(duì)系統(tǒng)進(jìn)行了調(diào)試,初步達(dá)到通過(guò)Internet實(shí)現(xiàn)遠(yuǎn)程監(jiān)控的目的。

    標(biāo)簽: FPGA 智能小車(chē)

    上傳時(shí)間: 2013-05-24

    上傳用戶(hù):1047385479

  • 基于FPGA的HDB3編譯碼設(shè)計(jì).rar

    一般由信源發(fā)出的數(shù)字基帶信號(hào)含有豐富的低頻分量,甚至直流分量,這些信號(hào)往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進(jìn)而直接影響傳輸?shù)目煽啃裕蚨獙?duì)其進(jìn)行編碼以便傳輸。傳統(tǒng)的井下信號(hào)在傳輸過(guò)程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復(fù)雜。FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡(jiǎn)單,無(wú)直流,低頻成份少,可打破長(zhǎng)連0和提取同步方便等優(yōu)點(diǎn)。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設(shè)計(jì)方案。 該研究的總體設(shè)計(jì)方案包括用MATLAB進(jìn)行HDB3編譯碼算法的驗(yàn)證,基于FPGA的HDB3碼編譯碼設(shè)計(jì)與仿真,結(jié)果分析與比較三大部分。為了保證該設(shè)計(jì)的可靠性,首先是進(jìn)行編譯碼的算法驗(yàn)證;其次通過(guò)在FPGA的集成設(shè)計(jì)環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過(guò)下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進(jìn)行時(shí)序仿真;最后將算法驗(yàn)證結(jié)果與仿真結(jié)果作一對(duì)比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設(shè)計(jì)具有體積小,譯碼簡(jiǎn)單,編程靈活,集成度高,可靠等優(yōu)點(diǎn)。

    標(biāo)簽: FPGA HDB3 編譯碼

    上傳時(shí)間: 2013-05-26

    上傳用戶(hù):teddysha

主站蜘蛛池模板: 屏边| 资讯 | 天等县| 沐川县| 东乡县| 新平| 银川市| 云霄县| 萨迦县| 东方市| 柳州市| 山东省| 得荣县| 贡山| 铜陵市| 安平县| 祥云县| 南部县| 舞钢市| 红安县| 搜索| 资溪县| 高邑县| 页游| 湖口县| 米泉市| 庆安县| 朝阳区| 定州市| 百色市| 曲水县| 兴义市| 墨竹工卡县| 阜城县| 永登县| 丰都县| 三台县| 甘孜| 永仁县| 自贡市| 河津市|