隨著各種通信系統數量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調制技術不斷被應用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡調制技術,具有較高的頻譜利用率和功率利用率,廣泛應用于衛星通信系統和地面移動通信系統。因此,對于OQPSK全數字解調技術的研究具有一定的理論價值。 本文以軟件無線電和全數字解調的相關理論為指導,成功設計并實現了基于FPGA的OQPSK全數字解調。論文介紹了OQPSK全數字接收解調原理和基于軟件無線電設計思想的全數字接收機的基本結構,詳細闡述了當今OQPSK數字解調中載波頻率同步、載波相位同步、時鐘同步和數據幀同步的一些常用算法,并選擇了相應算法構建了三種系統級的實現方案。通過MATLAB對解調方案的仿真和性能分析,確定了FPGA中的系統實現方案。在此基礎上,本文采用VerilogHDL硬件描述語言在Altera公司的Quartus II開發平臺上設計了同步解調系統中的各個模塊,還對各模塊和整個系統在ModelSim中進行了時序仿真驗證,并對設計中出現的問題進行了修正。最后,經過FPGA調試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實際測試,本文對系統方案進行了最終的改進與調整。 實際測試結果表明,本文的設計最終能夠達到了預期的指標和要求。本課題設計經過時序和資源優化后還可以向ASIC和系統級SOC轉化,以進一步縮小系統體積、降低成本和提高電路的可靠性,因此具有良好的實際應用價值。
上傳時間: 2013-07-14
上傳用戶:aappkkee
嵌入式系統組成的核心部件是各種類型的嵌入式處理器/DSP。隨著嵌入式系統不斷深入到人們 生活中的各個領域,嵌入式處理器也進而得到前所未有的飛速發展。目前據不完全統計,全世界嵌入 式處理器/DSP 的品種總量已經超過1500 多種,流行體系結構也有近百個系列,現在幾乎每個半導 體制造商都生產嵌入式處理器/DSP,越來越多的公司有自己的處理器/DSP 設計部門。 嵌入式微處理器技術的基礎是通用計算機技術。現在許多嵌入式處理器也是從早期的PC 機的 應用發展演化過來的,如早期PC 諸如TRS-80、Apple II 和所用的Z80 和6502 處理器,至今 仍為低端的嵌入式應用。在應用中,嵌入式微處理器具有體積小、重量輕、成本低、可靠性高的優 點。嵌入式處理器目前主要有Am186/88、386EX、SC-400、Power PC、68000、MIPS、ARM 等系列。
上傳時間: 2013-07-15
上傳用戶:wanqunsheng
感應電機具有可靠性好、結構簡單、耐腐蝕、效率好、結構緊湊、價格低廉和體積小等優點,成為工業伺服控制的主要傳動裝置然而,感應電機又是一個多變量、強耦合的非線性系統,磁鏈和轉矩的非線性耦合及參數時變,使得感應電機的控制十分復雜,特別是在實際電機控制系統中,還需要考慮硬件和周圍環境等多種因素的干擾,致使實現高性能的感應電機控制系統更加困難 本文研究感應電機的高性能控制策略,綜述了感應電機高性能控制策略的發展歷程和感應電機模糊控制的發展現狀,分析了實際電機控制系統控制器選型中各個嵌入式微處理器的基本性能和優缺點在給出三相坐標系和二相坐標系中的感應電機數學模型之后,從理論上闡述了模糊控制和矢量控制的基本原理,針對傳統的PI控制器參數整定繁瑣,系統魯棒性差的缺點,論文將模糊控制技術應用于感應電機的變頻調速,采用CRI推理法,設計了一種參數自整定模糊PI矢量控制器,利用Matlab對基于模糊PI控制的感應電機控制系統進行了仿真,并對采用兩種控制器實現的感應電機調速控制系統進行了比較、分析仿真結果表明模糊控制的控制性能優于常規的PI調節器 論文對基于ARM的感應電機數字控制技術進行了系統研究,闡述了采用LPC2214ARM微處理器構成數字感應電機變頻調速系統的方法,給出了一種高性能感應電機的數字實現方案,詳細介紹了系統硬件結構的組成及軟件模塊的功能,并給出了主要算法的參考代碼,為實際電機控制器的選型和開發提供了一個新的思路
上傳時間: 2013-08-03
上傳用戶:sy_jiadeyi
隨著經濟與信息通信技術的迅猛發展,作為終端產品的打印機,其應用已經涉及到商品流通、交通運輸、工業控制等諸多領域。但是,傳統打印機的性能已經無法滿足新的應用對于信息管理自動化終端產品提出的新要求。 熱敏打印機作為一種新產品,具有打印速度快、打印質量好、噪音小、易小型化、維護方便、操作簡單、性價比高等優點,越來越受到市場的青睞,且在美國和日本等發達國家已經得到了廣泛的應用。同時,隨著微電子技術的發展,嵌入式芯片以其高性能和低價格逐漸成為各種智能儀器研發的首選主控芯片。本研究以新的市場需求為背景并結合熱敏打印技術以及控制技術的發展,設計了基于ARM7TDMI內核的S3C4480X主控芯片的新型微型熱敏打印驅動方案及其應用系統。 本文著重分析了熱敏打印的工作特點和控制原理,比較并討論了當前常見熱敏打印系統設計的優缺點,提出了本研究的設計方案,并從硬件、軟件及系統調試三個方面詳細闡述了熱敏打印系統的設計。 通過對熱敏打印頭控制特點以及主控芯片硬件資源的深入分析,基于簡化系統設計、提高系統集成度和可靠性、方便系統軟件開發的原則,確定了打印驅動的硬件設計方案,主要包括接口電路、狀態檢測模塊...
上傳時間: 2013-07-16
上傳用戶:tuilp1a
基于過采樣和∑-△噪聲整形技術的DAC能夠可靠地把數字信號轉換為高精度的模擬信號(大于等于16位)。采用這一架構進行數模轉換具有諸多優點,例如極低的失配噪聲和更高的可靠性,便于實現嵌入式集成等,最重要的是可以得到其他DAC結構所無法達到的精度和動態范圍。在高精度測量,音頻轉換,汽車電子等領域有著廣泛的應用價值。 本文采用∑-△結構以FPGA方式實現了一個具有高精度的數模轉換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數據,具備良好的兼容性和通用性。 由于非線性和不穩定性的存在,高階∑-△調制器的設計與實現存在較大的難度。本文綜合大量文獻中的經驗原則和方法,闡述了穩定的高階高精度調制器的設計流程;并據此設計了達到24bit精度和滿量程輸入范圍的的5階128倍調制器。本文創新性地提出了∑-△調制器的一種高效率流水線實現結構。分析表明,與其他常見的∑-△調制器實現結構相比,本方案具有結構簡單、運算單元少等優點;此外在同樣信號采樣率下,調制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設計中采用了CSD編碼,使結構得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結構,讓使用者能夠方便地控制過采樣比和調制器階數。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調制器的重構,則可以將調制器由高精度的5階模式改變為功耗更低的3階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創新之處。 目前,該過采樣DAC已經在XilinxVirtexⅡ系列FPGA器件下得到硬件實現和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內信噪比均能滿足24比特數據轉換應用的分辨率要求。
上傳時間: 2013-07-08
上傳用戶:從此走出陰霾
本課題涉及先進的FPGA技術引入到數控插補時某些算法的改進,主要目的是更好的利用FPGA具有系統芯片化、高可靠性、開發設計周期短等特點,及具有系統內可再編程的性能,來解決目前軟件插補速度慢而硬件插補設計復雜、調整和修...
上傳時間: 2013-04-24
上傳用戶:gjzeus
在知網上下載的,花了不少錢的,很好的資料,拿來和大家一塊學習交流
上傳時間: 2013-06-19
上傳用戶:奇奇奔奔
介紹了數字電路基本知識。包括數字電路基礎和部分微機原理、電子設計可靠性知識。
標簽: 數字電路
上傳時間: 2013-06-16
上傳用戶:himbly
在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。 為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP...
上傳時間: 2013-07-20
上傳用戶:zoushuiqi
在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。 為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。 數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。 論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。
上傳時間: 2013-04-24
上傳用戶:1966640071