SST25VF016B_SOFT.C 讀寫操作
上傳時間: 2013-05-30
上傳用戶:manlian
本書中列舉了大量的例子來幫助來掌握單片機C語言的設計與開發
上傳時間: 2013-07-14
上傳用戶:l254587896
C與指針 經典編程書籍 軟件開發工程師必備
標簽: 指針
上傳時間: 2013-05-24
上傳用戶:yuanhong95
高質量C++與C編程指南 編程語言經典書籍 開發工程師必備
上傳時間: 2013-07-29
上傳用戶:123456wh
嵌入式C與Cpp經典書籍PDF版 嵌入式開發必備!
上傳時間: 2013-06-30
上傳用戶:yatouzi118
水泵效率是反映水泵經濟性能和綜合性技術指標的參數。隨著我國節能減排工作的深入開展,用泵企業要求準確、經常性地測試水泵的效率值,掌握設備的能源利用率和設備自身狀況,評估設備運行經濟狀況的合理程度。目前,國內水泵效率檢測儀器的測量精度低、實時性和可靠性較差,現場可操作性差,人機界面不夠友好。 本課題是利用ARM嵌入式系統來實現水泵效率檢測儀器的研制,旨在開發一種操作簡單、便于攜帶又能滿足指導經濟運行精度要求的泵效測量裝置,將計算機技術、傳感器技術、數據采集處理技術、嵌入式系統技術相結合,實現水泵效率檢測的同時,也實現了水泵各項主要參數的測試、數據保存、傳輸及曲線擬合等功能。研究了數據采集與處理、曲線擬合、數據庫開發、通信等實現中的重點、難點問題,并采取了有效的硬件和軟件抗干擾措施,確保了系統的穩定性和可靠性。 本文以模塊化和結構化的思想搭建了基于ARM9的硬件平臺,設計了專用模擬電路,研究了嵌入式操作系統WinCE4.2的移植,利用Platform Builder進行了操作系統內核的定制和編譯,分析了WinCE4.2 Bootloader的工作原理和架構,根據系統的功能需要和硬件資源分配、設計了設備的Bootloader。 應用層開發使用embedded Visual C++4.0開發工具,集成IDE環境,快速的開發Windows CE應用程序。主要內容包括:開發友好的人機界面、實現儀器的基本功能、顯示水泵機組的性能參數、繪制水泵性能曲線并顯示和構建水泵性能數據庫、實現通信。 在樣機試制完成后,對多臺水泵進行了試驗,試驗結果證明本檢測儀器具有穩定可靠、測試精度和自動化程度高、管理維護方便的特點,具有較好的技術經濟性能。
上傳時間: 2013-06-02
上傳用戶:xyipie
C++ 入門基礎教程:C++buider入門基礎
標簽: 基礎教程
上傳時間: 2013-07-27
上傳用戶:sun_pro12580
目前運動控制主要有兩種實現方式,一是使用PLC加運動控制模塊來實現:二是使用PC加運動控制卡來實現。兩者各有優缺點,但兩者有以下共同的缺點:一是由于它們兒乎都是采用通用微控制器(MCU和DSP)來實現電機控制,由于受CPU速度的限制,以及CPU的多個進程同時處理,故無法在控制精度和控制速度比較高的場合中應用。二是它們的設計只是把運動控制部件當作系統的一個部分,如果要完成一個機械設備的完整控制,還需要輔助有其他的數字量/模擬量控制設備。這樣在提高了系統成本的同時,也降低了系統的可靠性。 論文設計了一種基于ARM+CPLD的高速運動控制器,該控制器采用高速的CPLD處理器來完成電機的閉環控制,輔助以NXP的32位ARM7TDMI處理器LPC231X來實現復雜的運動規劃,使得運動控制精度更高、速度更快、運動更加平穩;同時為系統擴展了常規運動控制卡不具備的通用I/O接口,除開4軸運動控制所需要的8點高速脈沖輸入和8點高速脈沖輸出外,系統具有24點數字量輸入(可選共陰或共陽),25點繼電器輸出,僅一臺這樣的專用設備就可以完成4軸運動控制和設備上其它開關量控制。 系統采用可移植的軟、硬件設計。硬件上以運動控制部件為核心,可以方便的在ARM處理器預留的資源上擴展出數字輸入,數字輸出,AD輸入,DA輸出等常用功能模塊。系統軟件構架如下:在最上層,系統采用μC/OS-Ⅱ操作系統來完成系統任務調度;在底層,將底層設備的操作打包編寫成底層驅動的形式,可直接供用戶程序調用;在中間層,可根據不同的用戶要求編寫用戶程序,再將其傳遞給μC/OS-Ⅱ來調度該用戶程序。 將該運動控制器應用于工業應用中的套標機,在對套標機進行運動分解之后,結合套標機的電氣特性,很好的實現了運動控制器在套標機上的二次開發,滿足了套標機在現場中的應用。
上傳時間: 2013-04-24
上傳用戶:牛津鞋
這篇論文在系統分析國內外雷達伺服控制系統研究現狀的基礎上,選定以ARM為內核的基于ARM+FPGA的雷達伺服控制器為研究對象。 首先,根據雷達伺服控制系統功能要求與性能指標,進行系統的硬件設計:選擇基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作為主控芯片,ARM與FPGA的連接形式采用中斷+存儲器的形式;將ARM與FPGA上多余的引腳引出作為將來升級的需要;還畫出ARM+FPGA的雷達伺服控制器的系統圖并制作了PCB板。 其次,選用PID對伺服系統進行控制,模糊神經網絡綜合了模糊控制和神經網絡的優點,并利用模糊神經網絡算法對PID參數進行在線調整。用Matlab7.1進行仿真,其結果表明:該控制算法對系統具有良好的控制效果,性能較常規PID得到較大改善。 最后,根據FPGA在伺服系統主要任務,用VHDL語言和原理圖在FPGA芯片中分別編制實現DAC0832接口控制功能、光電編碼器與脈沖發生電路的程序代碼;并在Quartus II6.0環境下通過仿真,且得到仿真的波形符合系統功能要求。采用C語言編寫在ARM中實現模糊神經網絡PID控制算法的代碼,通過CodeWarrior for ARM的編譯無誤后,生成可執行文件.axf,,調用AXD進行在線仿真調試。仿真結果表明:模糊神經網絡PID算法對伺服系統能夠進行有效控制。 結果表明:ARM作為伺服控制器的內核,其性價比與集成度高:用FPGA芯片實現接口電路使伺服控制器的可靠性高、速度快、可配置及連接方式靈活。因此采用基于ARM+FPGA的雷達伺服控制器,提高了系統的開放性、實時性、可靠性,降低了系統功耗,具有重要的應用價值。
上傳時間: 2013-06-30
上傳用戶:Ruzzcoy
射頻識別(RFID,Radio Frequency Identification)是一種利用電磁波雙向傳輸實現自動識別的技術。近年來,射頻識別技術在物流、交通、身份識別等生產生活領域的應用日益擴大。相比于13.56MHz射頻識別系統,915MHz射頻識別系統在識別距離,閱讀速度方面有更大的優勢,是目前射頻識別產品研究的熱點。 本文在理解ISO/IEC18000-6C協議的基礎上,首先研究用于本系統的基本理論,包括射頻識別技術和嵌入式技術,提出一款基于ISO/IEC18000-6C協議的915MHz射頻識別讀卡器的解決方案。在硬件部分,以Intel公司開發的R1000作為射頻收發模塊的核心;選用ATMEL公司的ARM處理器AT91SAM7S256作為控制單元的主控制器,在ARM處理器上運行μC/OS-II嵌入式實時操作系統,采用多任務實現和其他功能模塊的通信。軟件部分為系統移植了μC/OS-II操作系統,使用C與匯編語言的混合編程編寫Bootloader,編寫了各種硬件設備的驅動程序,使用C語言實現了串行通信程序,實現與上位機通信并實現對程序的更新。本文所設計的射頻識別系統具有模塊化設計、高可靠性等特點。實驗表明,這種設計方案能夠達到ISO/IEC18000-6C協議要求。
上傳時間: 2013-07-18
上傳用戶:zklh8989