9850dds 頻率合成器 51單片機控制的可調頻率可調幅度的驅動程序
標簽: 9850 dds 51單片機 頻率合成器
上傳時間: 2016-12-01
上傳用戶:ryb
基于FPGA的直接數字頻率合成器(DDS)設計 (源程序)
標簽: FPGA DDS 數字頻率合成器 源程序
上傳時間: 2014-07-21
上傳用戶:ainimao
此為89C2051控制DDS頻率合成器AD9850,內含51之組合語言之程式碼以及其電路圖,電路圖為一般圖檔.
標簽: 89C2051 9850 DDS 電路圖
上傳時間: 2013-12-02
上傳用戶:nanxia
此為使用DDS直接數字頻率合成器之設計報告,作者相當的詳細介紹DDS之原理以及使用Altera之FPGA做設計,供使用者參考.
標簽: DDS Altera FPGA 數字頻率合成器
上傳時間: 2016-12-17
上傳用戶:源碼3
直接頻率合成器,采用verilog hdl
標簽: 頻率合成器
上傳時間: 2013-12-11
上傳用戶:qweqweqwe
頻率合成器環路濾波器的設計,介紹由集成鎖相芯片PE3236 和集成鎖相芯片ADF4107 組成的單環鎖相環常用的環路濾波器。
標簽: 頻率合成器 環路濾波器
上傳時間: 2017-01-03
上傳用戶:WMC_geophy
小數分頻技術解決了鎖相環頻率合成器中的頻率分辨率和轉換時間的矛盾, 但是卻引入了嚴重的相位噪聲, 傳統的相位補償方法由于對Aö D 等數字器件的要求很高并具有滯后性實現難度較大。$2 調制器對噪聲具有整形的功 能, 因而將多階的$2 調制器用于小數分頻合成器中可以很好地解決他的相位噪聲的問題, 大大促進了小數分頻技術的 發展和應用。文章最后給出了在GHz 量級上實現的這種新型小數分頻合成器的應用電路, 并測得良好的相噪性能。
標簽: ouml 小數分頻 鎖相環 轉換
上傳時間: 2017-01-04
上傳用戶:498732662
《DDS原理簡介(中文)》DDS即直接數字頻率合成器,原理及系統設計實現
標簽: DDS 數字頻率合成器
上傳用戶:hustfanenze
使用VHDL硬件描述語言實現了直接頻率合成器的制作,并在Altera公司的CycloneII上得到實現,驗證了代碼的正確性。用戶操作可以參照程序中的說明,請使用QuartusII6.0以上版本打開,低版本打開時會有錯誤提示
標簽: VHDL 硬件描述語言 頻率合成器
上傳時間: 2017-01-10
上傳用戶:清風冷雨
這是一個在MTALAB 中采用的SIMULIN設計的多功能數字頻率合成器的源代碼
標簽: SIMULIN MTALAB 多功能 數字頻率合成器
上傳時間: 2014-01-13
上傳用戶:小鵬
蟲蟲下載站版權所有 京ICP備2021023401號-1