小數分頻技術解決了鎖相環頻率合成器中的頻率分辨率和轉換時間的矛盾, 但是卻引入了嚴重的相位噪聲, 傳統的相位補償方法由于對Aö D 等數字器件的要求很高并具有滯后性實現難度較大。$2 調制器對噪聲具有整形的功 能, 因而將多階的$2 調制器用于小數分頻合成器中可以很好地解決他的相位噪聲的問題, 大大促進了小數分頻技術的 發展和應用。文章最后給出了在GHz 量級上實現的這種新型小數分頻合成器的應用電路, 并測得良好的相噪性能。
資源簡介:小數分頻技術解決了鎖相環頻率合成器中的頻率分辨率和轉換時間的矛盾, 但是卻引入了嚴重的相位噪聲, 傳統的相位補償方法由于對Aö D 等數字器件的要求很高并具有滯后性實現難度較大。$2 調制器對噪聲具有整形的功 能, 因而將多階的$2 調制器用于小數分頻...
上傳時間: 2017-01-04
上傳用戶:498732662
資源簡介:本篇文章敘述了鎖相環原理,是學習鎖相技術不可多得一篇好文章
上傳時間: 2016-09-24
上傳用戶:vodssv
資源簡介:介紹了鎖相環PLL的實現原理,可以為VHDL實現PLL提供參考。
上傳時間: 2013-12-26
上傳用戶:shinesyh
資源簡介:仿真了鎖相環工作到一定時間后達到鎖定狀態的過程,程序采用的是一階RC低通濾波器即二階一型環
上傳時間: 2016-02-25
上傳用戶:qq21508895
資源簡介:鎖相環在通信中使用非常普遍,此代碼用matlab編寫,經過測試通過,鎖相環仿真(源程序與仿真結果)
上傳時間: 2015-12-27
上傳用戶:yzy6007
資源簡介:一個程控鎖相環PLL程序,可以設定頻率,步進
上傳時間: 2013-12-23
上傳用戶:稀世之寶039
資源簡介:基于LabVIEWFPGA的三相鎖相環設計與實現摘要:針對傳統 FPGA 模式開發的鎖相環在實時人機交互方面的不足,設 計 了 基 于 LabVIEW FPGA 技術的三相鎖相環;方 案 以 sbRIO-9631模塊為硬件平臺,利用 LabVIEW 編程控制 FP...
上傳時間: 2022-02-18
上傳用戶:XuVshu
資源簡介:敘述了鎖相環的應用及其結構特點, 較詳細地介紹了鎖相集成電路CD4046的結構特點和應用。
上傳時間: 2013-10-27
上傳用戶:gxm2052
資源簡介:清楚地講述了怎樣用VHDL語言設計整數分頻、小數分頻、分數分頻等,是學習VHDL不可多得的好材料!
上傳時間: 2015-09-09
上傳用戶:Andy123456
資源簡介:關于在FPGA或CPLD鎖相環PLL原理與應用,介紹用FPGA的分頻技術.
上傳時間: 2016-05-12
上傳用戶:edisonfather
資源簡介:pll 的64倍頻 鎖相環技術用 實現倍頻 從而達到對頻率的分頻
上傳時間: 2017-01-03
上傳用戶:yd19890720
資源簡介:現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越...
上傳時間: 2013-06-10
上傳用戶:yd19890720
資源簡介:用數值計算方法研究三階鎖相環的非線性性能及其改善途徑.建立具有正弦鑒相特性的三階鎖相 環的動態非線性微分方程 ,通過編制數值解程序 ,求出不同條件下的相軌跡和時間響應圖 ,分析了電路參數和初 始條件對三階鎖相環非線性性能的影響 ,并提出改善非線性性...
上傳時間: 2014-01-08
上傳用戶:banyou
資源簡介:分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先...
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
資源簡介:介紹了數字鎖相環的3種設計方法,并對各自的工作原理做了詳細分析。
上傳時間: 2014-01-20
上傳用戶:二驅蚊器
資源簡介:介紹了一種基于鎖頻鎖相環(FPLL)的載波跟蹤算法。頻率跟蹤模塊可以適應較大動態范圍的頻率變化,基于軟件的數控振蕩器(NCO)模塊可以達到極高的頻率跟蹤精度。由于有鎖頻環的頻率牽引,鎖相環路濾波器可以設計得很窄,具有很好的抑噪性能,滿足精確跟蹤載波相...
上傳時間: 2014-01-23
上傳用戶:569342831
資源簡介:FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性...
上傳時間: 2013-04-24
上傳用戶:變形金剛
資源簡介:在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時...
上傳時間: 2013-07-06
上傳用戶:LouieWu
資源簡介:介紹了一寬帶的數字鎖相環的實現方法,歡迎大家踴躍下載
上傳時間: 2015-11-25
上傳用戶:咔樂塢
資源簡介:FPGA彈弓無線呼叫系統分發射和接收兩大部分。發射部分采用鎖相環式頻率合成器技術
上傳時間: 2016-05-29
上傳用戶:youmo81
資源簡介:MB1504鎖相環芯片的51單片機驅動程序,可以根據需要修改合適的分頻值來完成頻率合成配置.
上傳時間: 2013-12-14
上傳用戶:skfreeman
資源簡介:華為的小數分頻專利 PDF文檔 里面的內容比較詳細 分析了當前的小數分頻方法以及專利小數分頻方法的實現算法以及步驟
上傳時間: 2016-07-31
上傳用戶:qunquan
資源簡介:20 世紀70 年代以來,人們從工業過程的特點出發,尋找對模型精度要求不高而同樣能實現高質量控制性能的方法,預測控制就是在這種背景下發展起來的。預測控制技術最初由Richalet 和Cutler 提出[1 ] ,它最大程度地結合了工業實際的要求,綜合效果好,已經在理論和應...
上傳時間: 2014-01-02
上傳用戶:csgcd001
資源簡介:PLD內部鎖相環,解決方案,方法介紹,設計思想.
上傳時間: 2014-01-15
上傳用戶:Thuan
資源簡介:在VHDL下實現鎖相環的源碼和說明文檔.通常用于分頻或倍頻時進行相位鎖定.
上傳時間: 2013-12-07
上傳用戶:hzy5825468
資源簡介:頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。隨著大規模集成電路的發展,利用鎖相環頻率合成技術研制出了很多頻率合成集成電路。其中,以摩托羅拉公司的MC14515x-2系列較為...
上傳時間: 2017-04-27
上傳用戶:mhp0114
資源簡介:頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。隨著大規模集成電路的發展,利用鎖相環頻率合成技術研制出了很多頻率合成集成電路。其中,以摩托羅拉公司的MC14515x-2系列較為...
上傳時間: 2014-01-12
上傳用戶:xiaoxiang
資源簡介:數字鎖相環(DPLL)技術在數字通信、無線電電子學等眾多領域得到了極為廣泛的應用。與傳統的模擬電路實現的PLL相比,DPLL具有精度高、不受溫度和電壓影響、環路帶寬和中心頻率編程可調、易于構建高階鎖相環等優點。
上傳時間: 2013-12-18
上傳用戶:libenshu01
資源簡介:發射部分采用鎖相環式頻率合成器技術, MC145152和MC12022芯片組成鎖相環,將載波頻率精確鎖定在35MHz,輸出載波的穩定度達到4×10-5,準確度達到3×10-5,由變容二極管V149和集成壓控振蕩器芯片MC1648實現對載波的調頻調制;末級功放選用三極管2SC1970,使其...
上傳時間: 2017-06-28
上傳用戶:qiaoyue
資源簡介:研究了一種利用corid 算法的矢量及旋轉模式對載波同步中相位偏移進行估計并校正的方法.設計并實現了基于corid 算法的數字鎖相環.通過仿真驗證了設計的有效性和高效性.
上傳時間: 2013-11-21
上傳用戶:吾學吾舞