亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

后端設(shè)(shè)計(jì)

  • 高精度智能測(cè)時(shí)儀的設(shè)計(jì)

    區(qū)截裝置測(cè)速法是現(xiàn)代靶場(chǎng)中彈丸測(cè)速的普遍方法,測(cè)時(shí)儀作為區(qū)截裝置測(cè)速系統(tǒng)的主要組成部分,其性能直接影響彈丸測(cè)速的可靠性和精度。本文根據(jù)測(cè)時(shí)儀的發(fā)展現(xiàn)狀,按照設(shè)計(jì)要求,設(shè)計(jì)了一種基于單片機(jī)和FPGA的高精度智能測(cè)時(shí)儀,系統(tǒng)工作穩(wěn)定、操作方便、測(cè)時(shí)精度可達(dá)25ns。 本文詳細(xì)給出了系統(tǒng)的設(shè)計(jì)方案。該方案提出了一種在后端用單片機(jī)處理干擾信號(hào)的新方法,簡(jiǎn)化了系統(tǒng)硬件電路的設(shè)計(jì),提高了測(cè)時(shí)精度;提出了一種基于系統(tǒng)基準(zhǔn)時(shí)間的測(cè)時(shí)方案,相對(duì)于傳統(tǒng)的測(cè)時(shí)方法,該方案為分析試驗(yàn)過(guò)程提供了有效數(shù)據(jù),進(jìn)一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設(shè)計(jì)了系統(tǒng)FPGA邏輯電路,包括輸入信號(hào)的整形濾波、輸入信號(hào)的捕捉、時(shí)基模塊、異步時(shí)鐘域間數(shù)據(jù)傳遞、與單片機(jī)通信、單片機(jī)I/O總線擴(kuò)展等;實(shí)現(xiàn)了系統(tǒng)單片機(jī)程序,包括單片機(jī)和。FPGA的數(shù)據(jù)交換、干擾信號(hào)排除和彈丸測(cè)速測(cè)頻算法的實(shí)現(xiàn)、LCD液晶菜單的設(shè)計(jì)和打印機(jī)的控制、FLASH的讀寫(xiě)、上電后對(duì)FPGA的配置、與上位機(jī)的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對(duì)誤差的計(jì)算公式;通過(guò)實(shí)驗(yàn)室模擬測(cè)試以及靶場(chǎng)現(xiàn)場(chǎng)測(cè)試,結(jié)果表明系統(tǒng)工作可靠、精度滿足設(shè)計(jì)要求、人機(jī)界面友好。

    標(biāo)簽: 高精度 儀的設(shè)計(jì)

    上傳時(shí)間: 2013-07-25

    上傳用戶:pwcsoft

  • SPICE 60

    Cadence OrCAD 10.5, 讓PCB的設(shè)計(jì)進(jìn)入更細(xì)節(jié)階段。與PSpice結(jié)合可應(yīng)用于在Allegro平臺(tái)上。此套組系為一完整涵蓋前端至后端、使用微軟視窗平臺(tái)的流程,可以供印刷電路板(PCB) 設(shè)計(jì)師透過(guò)工具整合與程式自動(dòng)化改善生產(chǎn)力

    標(biāo)簽: SPICE 60

    上傳時(shí)間: 2013-06-07

    上傳用戶:225588

  • 32位嵌入式CPU中系統(tǒng)控制協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn)

    系統(tǒng)控制協(xié)處理器是MIPS體系結(jié)構(gòu)CPU中必需的一個(gè)單元模塊。它最主要的功能就是利用一系列特權(quán)寄存器記錄當(dāng)前CPU所處的狀態(tài),負(fù)責(zé)異常/中斷處理,提供指令正常執(zhí)行所需的環(huán)境。本文論述了一個(gè)實(shí)現(xiàn)MIPS 4Kc指令集CPU中系統(tǒng)控制協(xié)處理器的設(shè)計(jì),包括對(duì)特權(quán)寄存器寫(xiě)操作的實(shí)現(xiàn),精確異常處理機(jī)制和全定制后端物理設(shè)計(jì)。關(guān)鍵詞:32位嵌入式CPU,系統(tǒng)控制協(xié)處理器,精確異常處理,流水線,全定制MIPS體系結(jié)構(gòu)中的系統(tǒng)控制協(xié)處理器簡(jiǎn)稱(chēng)CP0,它提供指令正常執(zhí)行所需的環(huán)境,進(jìn)行異常/中斷處理、高速緩存填充、虛實(shí)地址轉(zhuǎn)換、操作模式轉(zhuǎn)換等操作。單從硬件的角度而言,系統(tǒng)控制協(xié)處理器對(duì)指令集的作用就相當(dāng)于操作系統(tǒng)對(duì)應(yīng)用程序的作用一樣。

    標(biāo)簽: CPU 嵌入式 協(xié)處理器 系統(tǒng)控制

    上傳時(shí)間: 2014-11-22

    上傳用戶:daijun20803

  • 基于SMBus的雙單片機(jī)多通道ADC

    針對(duì)人行徑方向測(cè)量的紅外探測(cè)系統(tǒng)需求,提出了實(shí)現(xiàn)多通道模數(shù)轉(zhuǎn)換器(ADC)的一種新方法,采用了雙片可獨(dú)立工作的帶有8 通道ADC 的單片機(jī),基于雙片單片機(jī)之間的SMBus 通訊可實(shí)現(xiàn)16 通道ADC 系統(tǒng),從而可簡(jiǎn)化后端處理電路,提高系統(tǒng)的數(shù)據(jù)處理能力,并取得較好的數(shù)據(jù)采集的同步性。

    標(biāo)簽: SMBus ADC 雙單片機(jī) 多通道

    上傳時(shí)間: 2013-10-09

    上傳用戶:jiiszha

  • TUSB3200中文資料pdf

    TUSB3200 是一款最適合于音響和電腦周邊設(shè)備的USB 接口用的音頻數(shù)據(jù)控制芯片。它采用52 腳扁平封裝,帶有內(nèi)置微處理器,價(jià)格低,可實(shí)現(xiàn)多聲道播放和錄音等功能,因而具有廣泛的用途。 TUSB3200 內(nèi)藏8052MCU 微處理器,并帶有USB 接口,可實(shí)現(xiàn)通訊控制和數(shù)據(jù)處理等通用微處理器的功能。在芯片后端接上編碼解碼器(CODEC)即可完成多聲道音頻信號(hào)的播放和錄入功能,并可完成USB 有源音箱、USB 頭盔式音頻設(shè)備和USB 話筒等數(shù)據(jù)的接入和處理等任務(wù)。

    標(biāo)簽: TUSB 3200

    上傳時(shí)間: 2013-11-17

    上傳用戶:ifree2016

  • 基于布隆過(guò)濾器的字符串模糊匹配算法的FPGA實(shí)現(xiàn)

     深度包檢測(cè)技術(shù)通過(guò)對(duì)數(shù)據(jù)包內(nèi)容的深入掃描和檢測(cè),能夠有效識(shí)別出隱藏在數(shù)據(jù)包有效載荷內(nèi)的非法數(shù)據(jù),但該技術(shù)存在功耗非常大的缺點(diǎn)。針對(duì)該問(wèn)題,提出了采用Bloom Filter(布隆過(guò)濾器)進(jìn)行字符串模糊匹配方式,利用Bloom Filter將信息流中大部分正常流量過(guò)濾掉,從而減輕了后端的字符串精確匹配的壓力,降低了系統(tǒng)功耗,大大提高了處理速度。

    標(biāo)簽: FPGA 過(guò)濾器 字符串 模糊匹配

    上傳時(shí)間: 2013-11-04

    上傳用戶:dazhihui66

  • 基于DSP+FPGA的磁鐵電源控制器的設(shè)計(jì)

    介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號(hào)調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動(dòng)電路。同時(shí)給出了DSP和FPGA之間通過(guò)SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計(jì)的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時(shí)具有很好的靈活性和可靠性。

    標(biāo)簽: FPGA DSP 磁鐵 電源控制器

    上傳時(shí)間: 2014-01-27

    上傳用戶:suicoe

  • 基于FPGA的DDC設(shè)計(jì)及仿真

        在軟件無(wú)線電數(shù)字接收機(jī)中,從AD前端采集過(guò)來(lái)的數(shù)字信號(hào)頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號(hào)處理任務(wù)。因此合理的設(shè)計(jì)基于FPGA的DDC,以降低數(shù)字信號(hào)頻率,方便后端DSP實(shí)時(shí)完成相關(guān)的數(shù)字信號(hào)處理任務(wù)就顯得尤為重要。在很多數(shù)字信號(hào)處理系統(tǒng)中,數(shù)字信號(hào)頻率是非常高的,而后端數(shù)字信號(hào)處理器件幾乎不能滿足系統(tǒng)的實(shí)時(shí)性要求,此時(shí)通過(guò)合理的設(shè)計(jì)DDC就可以解決上述問(wèn)題。

    標(biāo)簽: FPGA DDC 仿真

    上傳時(shí)間: 2014-12-28

    上傳用戶:432234

  • 用Protel 99 SE實(shí)現(xiàn)電子電路仿真時(shí)的參數(shù)設(shè)置

    用EDA軟件實(shí)現(xiàn)電子電路的設(shè)計(jì)與仿真,極大地提高了電子電路設(shè)計(jì)的效率和效益,已成為電路設(shè)計(jì)的重要手段。學(xué)習(xí)和掌握這一技術(shù)十分重要。在各種仿真軟件中,Protel 99 SE獨(dú)領(lǐng)風(fēng)騷,它豐富的仿真器件庫(kù)和齊全的仿真功能,使它能勝任大多數(shù)電路的仿真工作,再加上前端的原理圖輸人和后端的仿真結(jié)果輸出都具有易學(xué)易用的風(fēng)格,從而倍受廣大電路設(shè)計(jì)人員的青睞。使用Protel 99 SE進(jìn)行電路仿真時(shí),不需要編寫(xiě)網(wǎng)表文件(盡管它使用與PSPICE相同的仿真內(nèi)核),系統(tǒng)將根據(jù)所畫(huà)電路圖自動(dòng)生成網(wǎng)表文件并進(jìn)行仿真,仿真類(lèi)型的選擇通過(guò)對(duì)話框完成,十分方便。然而,仿真時(shí)有關(guān)參數(shù)的設(shè)置仍然具有較高的技術(shù)含量,它既需要對(duì)電路原理的深刻把握,又需要注意軟件的特點(diǎn)。能否正確設(shè)置好仿真參數(shù),是仿真能否順利進(jìn)行的關(guān)鍵。本文將通過(guò)幾個(gè)實(shí)例討論這一問(wèn)題

    標(biāo)簽: Protel 99 電子電路 仿真

    上傳時(shí)間: 2013-11-09

    上傳用戶:vodssv

  • 用Protel 99 SE實(shí)現(xiàn)電子電路仿真時(shí)的參數(shù)設(shè)置

    用EDA軟件實(shí)現(xiàn)電子電路的設(shè)計(jì)與仿真,極大地提高了電子電路設(shè)計(jì)的效率和效益,已成為電路設(shè)計(jì)的重要手段。學(xué)習(xí)和掌握這一技術(shù)十分重要。在各種仿真軟件中,Protel 99 SE獨(dú)領(lǐng)風(fēng)騷,它豐富的仿真器件庫(kù)和齊全的仿真功能,使它能勝任大多數(shù)電路的仿真工作,再加上前端的原理圖輸人和后端的仿真結(jié)果輸出都具有易學(xué)易用的風(fēng)格,從而倍受廣大電路設(shè)計(jì)人員的青睞。使用Protel 99 SE進(jìn)行電路仿真時(shí),不需要編寫(xiě)網(wǎng)表文件(盡管它使用與PSPICE相同的仿真內(nèi)核),系統(tǒng)將根據(jù)所畫(huà)電路圖自動(dòng)生成網(wǎng)表文件并進(jìn)行仿真,仿真類(lèi)型的選擇通過(guò)對(duì)話框完成,十分方便。然而,仿真時(shí)有關(guān)參數(shù)的設(shè)置仍然具有較高的技術(shù)含量,它既需要對(duì)電路原理的深刻把握,又需要注意軟件的特點(diǎn)。能否正確設(shè)置好仿真參數(shù),是仿真能否順利進(jìn)行的關(guān)鍵。本文將通過(guò)幾個(gè)實(shí)例討論這一問(wèn)題

    標(biāo)簽: Protel 99 電子電路 仿真

    上傳時(shí)間: 2013-10-21

    上傳用戶:gaojiao1999

主站蜘蛛池模板: 洞头县| 天门市| 浦北县| 平邑县| 年辖:市辖区| 昌图县| 将乐县| 大港区| 东阿县| 龙井市| 万全县| 同江市| 唐河县| 防城港市| 璧山县| 怀仁县| 栖霞市| 鹤峰县| 灵丘县| 锦屏县| 师宗县| 建阳市| 沛县| 鄂托克旗| 宜宾县| 奉新县| 永年县| 高密市| 晋江市| 长岛县| 顺昌县| 蒙城县| 双牌县| 凤翔县| 镇坪县| 白银市| 内江市| 怀集县| 杭锦旗| 佛学| 竹山县|