本文分析了誤碼儀系統需求,制定出誤碼儀由誤碼測試子系統和人機界面子系統構成的總體結構圖.提出采用FPGA進行誤碼測試子系統模塊設計,提高了系統功能擴展性和系統的集成度,使用嵌入式操作系統進行系統應用軟件設計提高系統實時性.研究了傳統誤碼儀在誤碼測試子系統上設計方法,給出了偽隨機碼、人工碼、誤碼插入、誤碼計算模塊的設計原理,介紹了帶同步保護的同步判決模塊的設計方法,采用數據復合和數據分解技術,實現了高速人工碼發送以及誤碼測試,還制定了子系統間的通信協議.設計了人機界面子系統硬件電路圖,并詳細介紹了人機界面子系統中顯示模塊、實時時鐘模塊、數據存儲模塊、串行RS232通信模塊、鍵盤接口模塊的硬件設計及其驅動程序的開發.介紹了Small RTOS51嵌入式操作系統的特點,運行條件,重要概念以及移植方法,提出了使用Small RTOS51嵌入式操作系統的原因.分析了系統應用軟件需求,給出了基于Small RTOS51嵌入式操作系統任務創建方法,以及任務調度關系,詳細介紹了各任務執行流程圖.
標簽:
Small
RTOS
FPGA
51
上傳時間:
2013-07-10
上傳用戶:yolo_cc
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現,在算法上選擇了比較成熟的DDLMS和CMA相結合的算法,結構上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統的穩定性和可擴展性.測試結果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現的信道盲均衡器,為FPGA芯片設計技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.
標簽:
FPGA
無線信道
仿真
均衡器
上傳時間:
2013-07-11
上傳用戶:lwwhust