亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

啊大大大等等

  • 變壓器短路計算

     供電網絡中發生短路時,很大的短路電流會使電器設備過熱或受電動力作用而遭到損壞,同時使網絡內的電壓大大降低,因而破壞了網絡內用電設備的正常工作。為了消除或減輕短路的后果,就需要計算短路電流,以正確地選擇電器設備、設計繼電保護和選用限制短路電流的元件。

    標簽: 變壓器 短路 計算

    上傳時間: 2013-05-29

    上傳用戶:dylutao

  • 實驗開發評估板設計與實現

    信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿?;贔PGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。

    標簽: 實驗 評估板

    上傳時間: 2013-06-07

    上傳用戶:2525775

  • 彩色LED大屏幕顯示系統的設計與實現

    基于FPGA的彩色LED大屏幕顯示系統的設計與實現

    標簽: LED 彩色 大屏幕顯示系統

    上傳時間: 2013-07-29

    上傳用戶:362279997

  • LT8900 2.4G RF 射頻

    LT8900是LDT公司生產的一款低成本,高集成度的2.4GHZ的無線收發芯片,片上集成發射機,接收機,頻率綜合器,GFSK調制解調器。發射機支持功率可調,接收機采用數字擴展通信機制,在復雜環境和強干擾條件下,可以達到優良的收發性能。外圍電路簡單,只需搭配MCU以及少數外圍被動器件。LT8900傳輸GFSK信號,發射功率約為2dBm,最大可以到6dBm。接收機采用低中頻結構,接收靈敏度可以達到-87dBm。數字信道能量檢測可以隨時監控信道質量。 片上的發射接收FIFO寄存器可以和MCU進行通信,存儲數據,然后以1Mbps數據率在空中傳輸。它內置了CRC,FEC,auto-ack和重傳機制,可以大大簡化系統設計并優化性能。 數字基帶支持4線SPI和2線I2C接口,此外還有Reset,Pkt_flag, Fifo_flag三個數字接口。 為了提高電池使用壽命,芯片在各個環節都降低功耗,芯片最低工作電壓可以到1.9V,在保持寄存器值條件下,最低電流為1uA。 芯片有QFN24 4*4mm和SSOP16封裝,都符合RoHS標準。

    標簽: 8900 2.4 LT RF

    上傳時間: 2013-04-24

    上傳用戶:kirivir

  • verilog十大基本功

    熟練掌握Verilog HDL的十大基本功

    標簽: verilog

    上傳時間: 2013-05-18

    上傳用戶:familiarsmile

  • 可重構24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術的DAC能夠可靠地把數字信號轉換為高精度的模擬信號(大于等于16位)。采用這一架構進行數模轉換具有諸多優點,例如極低的失配噪聲和更高的可靠性,便于實現嵌入式集成等,最重要的是可以得到其他DAC結構所無法達到的精度和動態范圍。在高精度測量,音頻轉換,汽車電子等領域有著廣泛的應用價值。 本文采用∑-△結構以FPGA方式實現了一個具有高精度的數模轉換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數據,具備良好的兼容性和通用性。 由于非線性和不穩定性的存在,高階∑-△調制器的設計與實現存在較大的難度。本文綜合大量文獻中的經驗原則和方法,闡述了穩定的高階高精度調制器的設計流程;并據此設計了達到24bit精度和滿量程輸入范圍的的5階128倍調制器。本文創新性地提出了∑-△調制器的一種高效率流水線實現結構。分析表明,與其他常見的∑-△調制器實現結構相比,本方案具有結構簡單、運算單元少等優點;此外在同樣信號采樣率下,調制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設計中采用了CSD編碼,使結構得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結構,讓使用者能夠方便地控制過采樣比和調制器階數。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調制器的重構,則可以將調制器由高精度的5階模式改變為功耗更低的3階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創新之處。 目前,該過采樣DAC已經在XilinxVirtexⅡ系列FPGA器件下得到硬件實現和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內信噪比均能滿足24比特數據轉換應用的分辨率要求。

    標簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

  • FPGA測試方法研究

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,FPGA的出現使得ASIC(Application Specific Integrated Circuits)產品的上市周期大大縮短,并且節省了大量的開發成本。目前FPGA的功能越來越強大,滿足了目前集成電路發展的新需求,但是其結構同益復雜,規模也越來越大,內部資源的種類也R益豐富,但同時也給測試帶來了困難,FPGA的發展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關盒布線資源的可測性設計,通過在FPGA內部加入一條移位寄存器鏈對開關盒進行配置編程,使得開關盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規模電路進行了驗證,取得了很好的結果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發的FPGA芯片FDP250K的邏輯資源進行了嚴格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結合SLICE內部兩個LC的連接關系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內部所有的邏輯單元,使得FPGA內部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產生,測試取得了完滿的結果。

    標簽: FPGA 測試 方法研究

    上傳時間: 2013-06-29

    上傳用戶:Thuan

  • 基于ARM和FPGA的遠程監控系統設計

    基于嵌入式技術的遠程監控系統可以達到動態、無死角的監控目的,可以對一些特殊環境進行遠程監視和控制,且不受濕度、溫度等條件的影響,廣泛應用于軍事、交通、智能家居、醫療監護等多個領域??梢越鉀Q傳統監控系統將圖像采集設備固定在一個地方而使監控范圍有限,適用場合少等弊端。    本文設計了一款基于ARM和FPGA的遠程監控系統。首先在對遠程監控系統功能分析的基礎上,設計了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網絡傳輸等干擾小的模塊,采用FPGA芯片控制電機驅動、舵機驅動、電池監控等干擾大的模塊,大大提高了系統的穩定性;其次設計了基于WinCE操作系統的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅動程序;同時設計了基于WinCE操作系統的圖像采集及壓縮、網絡通信、車模速度采集的應用程序;FPGA內部邏輯電路采用Verilog語言完成電源監控、舵機控制、直流電機控制等功能。    本系統集圖像采集和壓縮、運動控制、網絡傳輸于一體。其圖像采集速度達30幀/秒,圖像分辨率達640x480,JPEG壓縮比達10:1,控制命令響應時間為1s,網絡傳輸速率達10Mbps。其功能擴展容易,功耗低,體積小,抗干擾能力強,具有很好的市場前景。

    標簽: FPGA ARM 遠程監控 系統設計

    上傳時間: 2013-06-18

    上傳用戶:heart520beat

  • 基于FPGA的永磁電機控制系統

    隨著經濟的發展,科學技術的進步,永磁電機的研發和控制技術都有了快速的發展。永磁電機的發展也帶來了永磁電機控制器的發展,電機控制器已經由傳統的模擬元件控制器,逐漸轉向數模混合控制器、全數字控制器?;诂F場可編程門陣列(FPGA——Field Programmable Gate Array)的新一代數字電機控制技術得到越來越多的關注。現在的FPGA不僅實現了軟件需求和硬件設計的完美集合,還實現了高速與靈活性的完美結合,使其已超越了ASIC器件的性能和規模。在工業控制領域,FPGA雖然起步較晚,但是發展勢頭迅猛。    本文在介紹了傳統無刷直流電機控制技術的基礎上,分析了采用FPGA實現電機控制的優點。詳細介紹了使用硬件編程語言,在FPGA中編程實現永磁無刷直流電機速度閉環控制的各個關鍵環節,如:PI調節器、數字PWM等等。在實現永磁無刷直流電機速度閉環控制的同時,將速度檢測環節采用FPGA實現,減小了系統硬件開銷。在實現單臺永磁無刷直流電機速度閉環控制的基礎上,本文在一片FPGA芯片上實現了多臺永磁無刷直流電機的速度閉環獨立控制系統。介紹了采用FPGA進行多臺電機控制具有獨特的優勢,這些優勢使得FPGA在實現多臺電機控制時非常方便,具有單片機(MCU)和數字信號處理器(DSP)無法比擬的優點。文中對基于FPGA的單臺和多臺永磁無刷直流電機控制系統分別進行了實驗驗證。    FPGA編程靈活,設計方便,本文在FPGA中實現了各種不同的PWM調制方式。從電路方面詳細分析了采用不同的PWM調制,換相時無刷直流電機母線的反向電流問題。借助FPGA平臺,對各種PWM調制方式進行了實驗,對理論分析進行了驗證。    另外,本文介紹了目前非常流行的一種FPGA圖形化設計方法,即基于XSG(Xilinx System Generator)的FPGA設計。這種設計方法具有圖形化、模塊化的優點,大大方便了用戶的FPGA開發設計。在XSG中建立的仿真系統,區別于傳統的Simulink仿真,可以直接生成相應的硬件編程語言代碼下載到FPGA中運行。本文借助XSG軟件設計在XSG/Simulink中實現了永磁同步電機矢量控制系統的混合建模算法,并進行了仿真。

    標簽: FPGA 永磁電機 控制系統

    上傳時間: 2013-04-24

    上傳用戶:wangyi39

  • 大容量MP3制作資料(包括原理圖和PCB)

    ·大容量MP3制作資料(包括原理圖和PCB)  文件列表:   PCB_bottom_copper.pdf   PCB_silkscreen.pdf   PCB_top_copper.pdf   Schematic_page1.pdf   Schematic_page2.pdf   Schematic_page3.pdf

    標簽: MP3 PCB 大容量 制作資料

    上傳時間: 2013-07-27

    上傳用戶:15528028198

主站蜘蛛池模板: 旌德县| 达日县| 镇平县| 乳源| 乐陵市| 沈阳市| 修水县| 长阳| 岳普湖县| 酉阳| 青岛市| 廉江市| 南雄市| 修水县| 吉安县| 姜堰市| 舟曲县| 寻甸| 宽城| 水富县| 分宜县| 寻甸| 虎林市| 北辰区| 峨山| 扶沟县| 洪雅县| 香港 | 工布江达县| 上虞市| 天等县| 绥芬河市| 新晃| 阿坝| 漳平市| 和政县| 朔州市| 东海县| 武宁县| 晴隆县| 开阳县|