專輯類-單片機(jī)專輯-258冊(cè)-4.20G 單片微機(jī)原理、接口技術(shù)及應(yīng)用-439頁(yè)-8.7M.pdf
上傳時(shí)間: 2013-07-21
上傳用戶:xsnjzljj
專輯類-單片機(jī)專輯-258冊(cè)-4.20G MCS-96系列十六位單片微機(jī)實(shí)用手冊(cè)-456頁(yè)-8.5M.pdf
上傳時(shí)間: 2013-07-15
上傳用戶:魚魚魚yu
專輯類-單片機(jī)專輯-258冊(cè)-4.20G 單片機(jī)型Z80系列控制器技術(shù)手冊(cè)-439頁(yè)-12.9M.pdf
上傳時(shí)間: 2013-06-24
上傳用戶:15528028198
專輯類-國(guó)標(biāo)類相關(guān)專輯-313冊(cè)-701M GB-T4677.2-1984-印制板金屬化孔鍍層厚度測(cè)試方法-微電阻法.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:ruixue198909
專輯類-網(wǎng)絡(luò)及電腦相關(guān)專輯-114冊(cè)-4.31G 微星865PE-Neo2-V主板使用手冊(cè)-SC6788v2.0.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:dreamboy36
勵(lì)磁裝置是同步發(fā)電機(jī)的重要控制部件,直接影響電機(jī)及電力系統(tǒng)的特性,本文介紹了一種基于DSP(TMS320F2812)微控制器的同步發(fā)電機(jī)勵(lì)磁調(diào)節(jié)器的設(shè)計(jì)研究。 本文以新型同步發(fā)電機(jī)勵(lì)磁調(diào)節(jié)器的開發(fā)研制為主要內(nèi)容,首先介紹了同步發(fā)電機(jī)勵(lì)磁系統(tǒng)的重要作用,然后介紹了常用的DSP 芯片特點(diǎn)與構(gòu)成,最后著重介紹了新型勵(lì)磁調(diào)節(jié)器的軟、硬件設(shè)計(jì)實(shí)現(xiàn)方法,給出了硬件原理圖和軟件流程圖。硬件設(shè)計(jì)主要有交、直流的調(diào)理電路的設(shè)計(jì),鐵電儲(chǔ)存設(shè)計(jì)以及通訊電路、D/A 電路等其它外圍電路的具體設(shè)計(jì);軟件由主程序和中斷程序構(gòu)成。其中,主程序主要完成系統(tǒng)的初始化;中斷程序主要完成數(shù)據(jù)的采集和算法實(shí)現(xiàn), PID 調(diào)節(jié)、限制保護(hù)模塊等部分以及通訊部份等。 本設(shè)計(jì)充分利用TMS320F2812 芯片的強(qiáng)大的數(shù)據(jù)處理能力和豐富的片內(nèi)外設(shè)及高速的實(shí)時(shí)控制能力,來(lái)完成各功能的實(shí)現(xiàn)。
標(biāo)簽: DSP 數(shù)字式 勵(lì)磁調(diào)節(jié)器
上傳時(shí)間: 2013-05-20
上傳用戶:wsf950131
用一片CPLD實(shí)現(xiàn)數(shù)字鎖相環(huán),用VHDL或V語(yǔ)言
標(biāo)簽: CPLD VHDL 數(shù)字鎖相環(huán)
上傳時(shí)間: 2013-05-27
上傳用戶:hewenzhi
本書主要闡述設(shè)計(jì)射頻與微波功率放大器所需的理論、方法、設(shè)計(jì)技巧,以及將分析計(jì)算與計(jì)算機(jī)輔助設(shè)計(jì)相結(jié)合的優(yōu)化設(shè)計(jì)方法。這些方法提高了設(shè)計(jì)效率,縮短了設(shè)計(jì)周期。本書內(nèi)容覆蓋非線性電路設(shè)計(jì)方法、非線性主動(dòng)設(shè)備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設(shè)計(jì)、寬帶功率放大器及通信系統(tǒng)中的功率放大器設(shè)計(jì)。 本書適合從事射頻與微波動(dòng)功率放大器設(shè)計(jì)的工程師、研究人員及高校相關(guān)專業(yè)的師生閱讀。 作者簡(jiǎn)介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設(shè)計(jì)工程師,他曾經(jīng)任教于澳大利亞Linz大學(xué)、新加坡微電子學(xué)院、莫斯科通信和信息技術(shù)大學(xué)。他目前正在講授研究班課程,在該班上,本書作為國(guó)際微波年會(huì)論文集。 目錄 第1章 雙口網(wǎng)絡(luò)參數(shù) 1.1 傳統(tǒng)的網(wǎng)絡(luò)參數(shù) 1.2 散射參數(shù) 1.3 雙口網(wǎng)絡(luò)參數(shù)間轉(zhuǎn)換 1.4 雙口網(wǎng)絡(luò)的互相連接 1.5 實(shí)際的雙口電路 1.5.1 單元件網(wǎng)絡(luò) 1.5.2 π形和T形網(wǎng)絡(luò) 1.6 具有公共端口的三口網(wǎng)絡(luò) 1.7 傳輸線 參考文獻(xiàn) 第2章 非線性電路設(shè)計(jì)方法 2.1 頻域分析 2.1.1 三角恒等式法 2.1.2 分段線性近似法 2.1.3 貝塞爾函數(shù)法 2.2 時(shí)域分析 2.3 NewtOn.Raphscm算法 2.4 準(zhǔn)線性法 2.5 諧波平衡法 參考文獻(xiàn) 第3章 非線性有源器件模型 3.1 功率MOSFET管 3.1.1 小信號(hào)等效電路 3.1.2 等效電路元件的確定 3.1.3 非線性I—V模型 3.1.4 非線性C.V模型 3.1.5 電荷守恒 3.1.6 柵一源電阻 3.1.7 溫度依賴性 3.2 GaAs MESFET和HEMT管 3.2.1 小信號(hào)等效電路 3.2.2 等效電路元件的確定 3.2.3 CIJrtice平方非線性模型 3.2.4 Curtice.Ettenberg立方非線性模型 3.2.5 Materka—Kacprzak非線性模型 3.2.6 Raytheon(Statz等)非線性模型 3.2.7 rrriQuint非線性模型 3.2.8 Chalmers(Angek)v)非線性模型 3.2.9 IAF(Bemth)非線性模型 3.2.10 模型選擇 3.3 BJT和HBT汀管 3.3.1 小信號(hào)等效電路 3.3.2 等效電路中元件的確定 3.3.3 本征z形電路與T形電路拓?fù)渲g的等效互換 3.3.4 非線性雙極器件模型 參考文獻(xiàn) 第4章 阻抗匹配 4.1 主要原理 4.2 Smith圓圖 4.3 集中參數(shù)的匹配 4.3.1 雙極UHF功率放大器 4.3.2 M0SFET VHF高功率放大器 4.4 使用傳輸線匹配 4.4.1 窄帶功率放大器設(shè)計(jì) 4.4.2 寬帶高功率放大器設(shè)計(jì) 4.5 傳輸線類型 4.5.1 同軸線 4.5.2 帶狀線 4.5.3 微帶線 4.5.4 槽線 4.5.5 共面波導(dǎo) 參考文獻(xiàn) 第5章 功率合成器、阻抗變換器和定向耦合器 5.1 基本特性 5.2 三口網(wǎng)絡(luò) 5.3 四口網(wǎng)絡(luò) 5.4 同軸電纜變換器和合成器 5.5 wilkinson功率分配器 5.6 微波混合橋 5.7 耦合線定向耦合器 參考文獻(xiàn) 第6章 功率放大器設(shè)計(jì)基礎(chǔ) 6.1 主要特性 6.2 增益和穩(wěn)定性 6.3 穩(wěn)定電路技術(shù) 6.3.1 BJT潛在不穩(wěn)定的頻域 6.3.2 MOSFET潛在不穩(wěn)定的頻域 6.3.3 一些穩(wěn)定電路的例子 6.4 線性度 6.5 基本的工作類別:A、AB、B和C類 6.6 直流偏置 6.7 推挽放大器 6.8 RF和微波功率放大器的實(shí)際外形 參考文獻(xiàn) 第7章 高效率功率放大器設(shè)計(jì) 7.1 B類過(guò)激勵(lì) 7.2 F類電路設(shè)計(jì) 7.3 逆F類 7.4 具有并聯(lián)電容的E類 7.5 具有并聯(lián)電路的E類 7.6 具有傳輸線的E類 7.7 寬帶E類電路設(shè)計(jì) 7.8 實(shí)際的高效率RF和微波功率放大器 參考文獻(xiàn) 第8章 寬帶功率放大器 8.1 Bode—Fan0準(zhǔn)則 8.2 具有集中元件的匹配網(wǎng)絡(luò) 8.3 使用混合集中和分布元件的匹配網(wǎng)絡(luò) 8.4 具有傳輸線的匹配網(wǎng)絡(luò) 8.5 有耗匹配網(wǎng)絡(luò) 8.6 實(shí)際設(shè)計(jì)一瞥 參考文獻(xiàn) 第9章 通信系統(tǒng)中的功率放大器設(shè)計(jì) 9.1 Kahn包絡(luò)分離和恢復(fù)技術(shù) 9.2 包絡(luò)跟蹤 9.3 異相功率放大器 9.4 Doherty功率放大器方案 9.5 開關(guān)模式和雙途徑功率放大器 9.6 前饋線性化技術(shù) 9.7 預(yù)失真線性化技術(shù) 9.8 手持機(jī)應(yīng)用的單片cMOS和HBT功率放大器 參考文獻(xiàn)
標(biāo)簽: 射頻 微波功率 放大器設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:W51631
對(duì)一些信號(hào)的監(jiān)測(cè)尤其是對(duì)電壓、電流、溫度等模擬量的監(jiān)測(cè)有著很廣泛的應(yīng)用,通過(guò)監(jiān)測(cè)到的數(shù)據(jù),可以對(duì)系統(tǒng)相關(guān)設(shè)置進(jìn)行及時(shí)調(diào)整,為人們的生產(chǎn)生活帶來(lái)便利與保證。 系統(tǒng)采用Actel公司先進(jìn)的模數(shù)混合FPGA以及Actel公司的SOPC設(shè)計(jì)解決方案,單芯片實(shí)現(xiàn)以CortexMI處理器為核心的片上監(jiān)測(cè)系統(tǒng)。它可以完成對(duì)電壓、電流、溫度等模擬量的監(jiān)測(cè),系統(tǒng)模擬模塊將采集到的數(shù)據(jù)ADC后送給處理器Cortex-MI進(jìn)行處理,通過(guò)串行口,以太網(wǎng)口和OLED,實(shí)現(xiàn)與PC主機(jī)交互,板上實(shí)時(shí)顯示以及遠(yuǎn)程主機(jī)檢測(cè)功能。借助于Actel的先進(jìn)的新型fusion模數(shù)混合FPGA器件,單芯片實(shí)現(xiàn)可直接對(duì)外部模擬信號(hào)進(jìn)行處理的數(shù)模混合系統(tǒng),簡(jiǎn)化了設(shè)計(jì);對(duì)電壓,電流,溫度等模擬量的測(cè)控在日常生活中有很重要的意義,該系統(tǒng)在智能家電,電源監(jiān)控以及微控制器等領(lǐng)域有廣泛的應(yīng)用前景。 本文研究的主要內(nèi)容包括: 1.對(duì)現(xiàn)有嵌入式設(shè)計(jì)方法進(jìn)行比較,確定系統(tǒng)設(shè)計(jì)目標(biāo)并選擇SOPC方案設(shè)計(jì)系統(tǒng); 2.系統(tǒng)硬件平臺(tái)設(shè)計(jì); 3.系統(tǒng)軟件設(shè)計(jì)。
標(biāo)簽: FPGA 電壓電流 溫度監(jiān)測(cè)
上傳時(shí)間: 2013-06-14
上傳用戶:tuilp1a
近年來(lái),語(yǔ)音識(shí)別研究大部分集中在算法設(shè)計(jì)和改進(jìn)等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺(tái)的推出,語(yǔ)音識(shí)別實(shí)現(xiàn)平臺(tái)有了更多的選擇。語(yǔ)音識(shí)別技術(shù)在與DSP、FPGA、ASIC等器件為平臺(tái)的嵌入式系統(tǒng)結(jié)合后,逐漸向?qū)嵱没⑿⌒突较虬l(fā)展。 本課題通過(guò)對(duì)現(xiàn)有各種語(yǔ)音特征參數(shù)與孤立詞語(yǔ)音識(shí)別模型進(jìn)行研究的基礎(chǔ)上,重點(diǎn)探索基于動(dòng)態(tài)時(shí)間規(guī)整算法的DTW模型在孤立詞語(yǔ)音識(shí)別領(lǐng)域的應(yīng)用,并結(jié)合基于FPGA的SOPC系統(tǒng),在嵌入式平臺(tái)上實(shí)現(xiàn)具有較好精度與速度的孤立詞語(yǔ)音識(shí)別系統(tǒng)。 本系統(tǒng)整體設(shè)計(jì)基于DE2開發(fā)平臺(tái),采用基于Nios II的SOPC技術(shù)。采用這種解決方案的優(yōu)點(diǎn)是實(shí)現(xiàn)了片上系統(tǒng),減少了系統(tǒng)的物理體積和總體功耗;同時(shí)系統(tǒng)控制核心都在FPGA內(nèi)部實(shí)現(xiàn),可以極為方便地更新和升級(jí)系統(tǒng),大大地提高了系統(tǒng)的通用性和可維護(hù)性。 此外,由于本系統(tǒng)需要大量的高速數(shù)據(jù)運(yùn)算,在設(shè)計(jì)中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實(shí)現(xiàn)了語(yǔ)音信號(hào)的端點(diǎn)檢測(cè)模塊,F(xiàn)FT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設(shè)計(jì)模塊。為了提高系統(tǒng)的整體性能,作者充分利用了FPGA的高速并行的優(yōu)勢(shì),以及配套開發(fā)環(huán)境中的Avalon總線自定義硬件外設(shè),使系統(tǒng)處理數(shù)字信號(hào)的能力大大提高,其性能優(yōu)于傳統(tǒng)的微控制器和普通DSP芯片。 本論文主要包含了以下幾個(gè)方面: (1)結(jié)合ALTERA CYCLONE II芯片的特點(diǎn),確定了基于FPGA語(yǔ)音識(shí)別系統(tǒng)的總體設(shè)計(jì),在此基礎(chǔ)上進(jìn)行了系統(tǒng)的軟硬件的選擇和設(shè)計(jì)。 (2)自主設(shè)計(jì)了純硬件描述語(yǔ)言的驅(qū)動(dòng)電路設(shè)計(jì),完成了高速語(yǔ)音采集的工作,并且對(duì)存儲(chǔ)數(shù)據(jù)芯片SRAM中的原始語(yǔ)音數(shù)據(jù)進(jìn)行提取導(dǎo)入MATLAB平臺(tái)測(cè)試數(shù)據(jù)的正確性。整個(gè)程序測(cè)試的方式對(duì)系統(tǒng)的模塊測(cè)試起到重要的作用。 (3)完成高速定點(diǎn)256點(diǎn)的FFT模塊的設(shè)計(jì),此模塊是系統(tǒng)成敗的關(guān)鍵,實(shí)現(xiàn)高速實(shí)時(shí)的運(yùn)算。 (4)結(jié)合SOPC的特性,設(shè)計(jì)了人機(jī)友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅(qū)動(dòng)接口設(shè)計(jì)完成用戶定制的系統(tǒng)。 (5)進(jìn)行了整體系統(tǒng)測(cè)試,系統(tǒng)可以較穩(wěn)定地實(shí)現(xiàn)實(shí)時(shí)處理的目的,具有一定的市場(chǎng)潛在價(jià)值。
標(biāo)簽: FPGA 語(yǔ)音識(shí)別 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-05-23
上傳用戶:ABCD_ABCD
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1