利用單晶片LPC2104去接收GPS DATA NMEA
上傳時(shí)間: 2014-01-24
上傳用戶(hù):h886166
LCD exemple 單晶片嵌入式系統(tǒng)LCD控制範(fàn)例程式歡迎下載修改
上傳時(shí)間: 2017-09-20
上傳用戶(hù):小寶愛(ài)考拉
FPGA片內(nèi)FIFO讀寫(xiě)測(cè)試Verilog邏輯源碼Quartus工程文件+文檔說(shuō)明,使用 FPGA 內(nèi)部的 FIFO 以及程序?qū)υ?FIFO 的數(shù)據(jù)讀寫(xiě)操作。FPGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////module fifo_test( input clk, //50MHz時(shí)鐘 input rst_n //復(fù)位信號(hào),低電平有效 );//-----------------------------------------------------------localparam W_IDLE = 1;localparam W_FIFO = 2; localparam R_IDLE = 1;localparam R_FIFO = 2; reg[2:0] write_state;reg[2:0] next_write_state;reg[2:0] read_state;reg[2:0] next_read_state;reg[15:0] w_data; //FIFO寫(xiě)數(shù)據(jù)wire wr_en; //FIFO寫(xiě)使能wire rd_en; //FIFO讀使能wire[15:0] r_data; //FIFO讀數(shù)據(jù)wire full; //FIFO滿(mǎn)信號(hào) wire empty; //FIFO空信號(hào) wire[8:0] rd_data_count; wire[8:0] wr_data_count; ///產(chǎn)生FIFO寫(xiě)入的數(shù)據(jù)always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) write_state <= W_IDLE; else write_state <= next_write_state;endalways@(*)begin case(write_state) W_IDLE: if(empty == 1'b1) //FIFO空, 開(kāi)始寫(xiě)FIFO next_write_state <= W_FIFO; else next_write_state <= W_IDLE; W_FIFO: if(full == 1'b1) //FIFO滿(mǎn) next_write_state <= W_IDLE; else next_write_state <= W_FIFO; default: next_write_state <= W_IDLE; endcaseendassign wr_en = (next_write_state == W_FIFO) ? 1'b1 : 1'b0; always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) w_data <= 16'd0; else if (wr_en == 1'b1) w_data <= w_data + 1'b1; else w_data <= 16'd0; end///產(chǎn)生FIFO讀的數(shù)據(jù)always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) read_state <= R_IDLE; else read_state <= next_read_state;endalways@(*)begin case(read_state) R_IDLE: if(full == 1'b1) //FIFO滿(mǎn), 開(kāi)始讀FIFO next_read_state <= R_FIFO; else next_read_state <= R_IDLE; R_FIFO: if(empty == 1'b1)
標(biāo)簽: fpga fifo verilog quartus
上傳時(shí)間: 2021-12-19
上傳用戶(hù):20125101110
S3C44B0X晶片的BOOTLOADER,結(jié)構(gòu)簡(jiǎn)單易懂,具有TFTP下載功能,使用ads運(yùn)行。
標(biāo)簽: BOOTLOADER S3C44B0X 晶片
上傳時(shí)間: 2015-03-31
上傳用戶(hù):我們的船長(zhǎng)
數(shù)值分析中的歐拉算法 本文建立在數(shù)值分析的理論基礎(chǔ)上,能夠在Matlab環(huán)境中運(yùn)行,給出了理論分析、程序清單以及計(jì)算結(jié)果。更重要的是,還有詳細(xì)的對(duì)算法的框圖說(shuō)明。首先運(yùn)用Romberg積分方法對(duì)給出定積分進(jìn)行積分,然後對(duì)得到的結(jié)果用插值方法,分別求出Lagrange插值多項(xiàng)式和Newton插值多項(xiàng)式,再運(yùn)用最小二乘法的思想求出擬合多項(xiàng)式,最後對(duì)這些不同類(lèi)型多項(xiàng)式進(jìn)行比較,找出它們各自的優(yōu)劣。
上傳時(shí)間: 2013-12-18
上傳用戶(hù):yoleeson
C++Primer中文版 第三版 深入系列 Primer 第三版 著 中中文文版版潘愛(ài)民張麗譯 Addison-Wesley 中國(guó)電力出版社 www.infopower.com.cn Stanley B Lippman J o s é e L a j o i e
標(biāo)簽: Primer Addison-Wesley infopower www
上傳時(shí)間: 2014-01-14
上傳用戶(hù):myworkpost
此書(shū)的力量在於從博弈論的最新發(fā)展中擷取了大量例證,吉本斯善於把抽象的問(wèn)題講得簡(jiǎn)單易懂。
標(biāo)簽:
上傳時(shí)間: 2014-01-07
上傳用戶(hù):yiwen213
惡魔城-曉月圓舞曲 JAVA手機(jī)遊戲,帶源程序與圖片資源
標(biāo)簽: JAVA
上傳時(shí)間: 2013-12-20
上傳用戶(hù):tianyi223
GenDriver即簡(jiǎn)單的資料流驅(qū)動(dòng)程式,雖未跟硬體溝通,但匯出10個(gè)進(jìn)入點(diǎn),可被任何Windows CE系統(tǒng)所載入。為讓系統(tǒng)載入GenDriver可在系統(tǒng)啟動(dòng)時(shí),加入任何[HKEY_LOCAL_MACHINE]\Drivers\Builtin下的項(xiàng)目,讓驅(qū)動(dòng)程式載入,或撰寫(xiě)一個(gè)應(yīng)用程式,在別處建立驅(qū)動(dòng)程式機(jī)碥並呼叫ActivateDevice
標(biāo)簽: GenDriver 驅(qū)動(dòng) 程式
上傳時(shí)間: 2016-06-24
上傳用戶(hù):離殤
WB總線的開(kāi)發(fā)標(biāo)準(zhǔn)文檔,是實(shí)現(xiàn)片商SCO系統(tǒng)的必備資料
標(biāo)簽: 總線 標(biāo)準(zhǔn) 文檔
上傳時(shí)間: 2016-09-06
上傳用戶(hù):zhaiye
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1