亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

單片機(jī)串行

  • 并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)

    并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)

    標(biāo)簽: 并行數(shù)據(jù) 串行數(shù)據(jù) 轉(zhuǎn)換

    上傳時(shí)間: 2013-10-09

    上傳用戶:liu123

  • 基于FPGA的34位串行編碼信號(hào)設(shè)計(jì)與實(shí)現(xiàn)

        為實(shí)現(xiàn)某專用接口裝置的接口功能檢測(cè),文中詳細(xì)地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計(jì)了該類型編碼的接收、發(fā)送電路。重點(diǎn)分析了電路各模塊的設(shè)計(jì)思路。電路采用SOPC模塊作為中心控制器,設(shè)計(jì)簡(jiǎn)潔、可靠。試驗(yàn)表明:該設(shè)計(jì)系統(tǒng)運(yùn)行正常、穩(wěn)定。

    標(biāo)簽: FPGA 串行 編碼 信號(hào)設(shè)計(jì)

    上傳時(shí)間: 2013-10-09

    上傳用戶:小寶愛考拉

  • 二線制串行EEPROM應(yīng)用

    本文介紹了AT24C01系列二線制串行EEPROM的使用方法及串行EEPROM與單片機(jī)的軟件接口,簡(jiǎn)要說明其在電機(jī)控制中保存控制參數(shù)的應(yīng)用

    標(biāo)簽: EEPROM 二線制 串行

    上傳時(shí)間: 2013-11-21

    上傳用戶:lps11188

  • 基于FPGA實(shí)現(xiàn)的高速串行交換模塊實(shí)現(xiàn)方法研究

    采用Xlinx公司的Virtex5系列FPGA設(shè)計(jì)了一個(gè)用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實(shí)現(xiàn)中的關(guān)鍵問題.該交換模塊實(shí)現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實(shí)現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標(biāo)簽: FPGA 高速串行 模塊 實(shí)現(xiàn)方法

    上傳時(shí)間: 2013-10-19

    上傳用戶:angle

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-10-13

    上傳用戶:lml1234lml

  • 基于FPGA的高速串行傳輸接口研究與實(shí)現(xiàn)

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺(tái)構(gòu)建了一個(gè)高速串行數(shù)據(jù)傳輸系統(tǒng),重點(diǎn)說明了該系統(tǒng)采用RocketIO實(shí)現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計(jì)方案。實(shí)現(xiàn)并驗(yàn)證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA實(shí)現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設(shè)計(jì)中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當(dāng)前發(fā)展的趨勢(shì)。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠(yuǎn)的距離、更低的成本和更高的擴(kuò)展能力,克服了并行I/O設(shè)計(jì)存在的缺陷。在實(shí)際設(shè)計(jì)應(yīng)用中,采用現(xiàn)場(chǎng)可編程門陣列( FPGA)實(shí)現(xiàn)高速串行接口是一種性價(jià)比較高的技術(shù)途徑。

    標(biāo)簽: FPGA 高速串行 傳輸接口

    上傳時(shí)間: 2013-10-22

    上傳用戶:semi1981

  • AHCI串行ATA高級(jí)主控接口

    AHCI串行ATA高級(jí)主控接口

    標(biāo)簽: AHCI ATA 串行 主控接口

    上傳時(shí)間: 2013-11-05

    上傳用戶:helmos

  • USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303

    USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303 USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303 USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303

    標(biāo)簽: 2303 USB PCB PL

    上傳時(shí)間: 2013-10-30

    上傳用戶:kernor

  • 25針及9針串行口各針意義

    25針及9針串行口各針意義

    標(biāo)簽: 串行口

    上傳時(shí)間: 2013-11-24

    上傳用戶:1051290259

  • 計(jì)算機(jī)存儲(chǔ)接口的串行化技術(shù)

    介紹了串行磁盤接口SATA,SAS的技術(shù)要點(diǎn)。串行接口由于數(shù)據(jù)傳送方式額突破,傳輸頻率可作極高的提升,信號(hào)的抗干擾能力強(qiáng),可長(zhǎng)距離傳輸

    標(biāo)簽: 計(jì)算機(jī)存儲(chǔ) 接口 串行

    上傳時(shí)間: 2013-11-06

    上傳用戶:邶刖

主站蜘蛛池模板: 北流市| 中西区| 克拉玛依市| 怀化市| 色达县| 怀远县| 山西省| 富民县| 玉屏| 清丰县| 仪陇县| 大竹县| 德安县| 普陀区| 西乌珠穆沁旗| 莱州市| 东城区| 阳西县| 韩城市| 惠来县| 华亭县| 东乡| 南昌县| 林州市| 凤山县| 滨州市| 墨脱县| 克拉玛依市| 社旗县| 盈江县| 比如县| 鹤峰县| 丁青县| 鄱阳县| 手游| 屯昌县| 锡林浩特市| 云梦县| 广安市| 桑日县| 镇巴县|