Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。
UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。
UltraScale架構的突破包括:
• 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50%
• 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量
• 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸
• 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代
• 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬
• 顯著增強DSP與包處理性能
賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。
標簽:
UltraScale
Xilinx
架構
上傳時間:
2013-12-23
上傳用戶:小儒尼尼奧