基于FPGA的鍵盤掃描模塊的設計實現,感興趣的請下載
標簽: FPGA 鍵盤掃描 模塊
上傳時間: 2013-08-22
上傳用戶:kbnswdifs
描述了一個8 通道壓頻轉換( ) 數據采集器的硬件設計和實現過程. 該數據采集 \r\n V FC \r\n\r\n程序 原理
標簽: 壓頻轉換
上傳時間: 2013-08-24
上傳用戶:003030
基于FPGA測控系統研究論文,內容相當不錯,解壓后格式為nh用CAJViewer打開
標簽: FPGA 測控 系統研究 論文
上傳時間: 2013-09-01
上傳用戶:蔣清華嗯
摘要本文介紹了一種用CPLD設計GPS數字通道相關器中C/A碼產生囂的方法,詳細分析了設計原理并給出了相應的仿真結果.這種設計方法已在我們研制的GPS,GLONASS兼容機中得到實際應用。
標簽: CPLD GPS 數字
上傳用戶:wangdean1101
VERILOG HDL 實際工控項目源碼\r\n開發工具 altera quartus2
標簽: VERILOG HDL 工控 項目
上傳時間: 2013-09-05
上傳用戶:youmo81
Protel99畫的一款四層工控板內容詳細,使用方便
標簽: Protel 99 工控板
上傳時間: 2013-09-13
上傳用戶:1397412112
壓控振蕩器(可編程時鐘振蕩器)
標簽: 壓控振蕩器 可編程時鐘 振蕩器
上傳時間: 2013-10-30
上傳用戶:cmc_68289287
基于USB6008的多功能數據測控系統
標簽: 6008 USB 多功能 數據測控
上傳時間: 2013-10-23
上傳用戶:lijianyu172
借助AD9981,利用一種雙芯片“乒乓”配置可以實現超過110 MHz的像素時鐘速率。雙芯片解決方案與交替像素采樣解決方案的不同之處在于,前者可以維持全速刷新率。雙通道AD9981設計有多種實現方式。本應用筆記旨在讓用戶了解在實現這種配置時需要考慮的因素。相關變量包括布局和路由限制、時鐘選擇、圖形控制要求和最高速率要求等。
標簽: UXGA 9981 AD 方案
上傳時間: 2013-10-11
上傳用戶:shinesyh
借助AD9884A,利用一種雙芯片“乒乓”配置可以實現超過140 MHz的像素時鐘速率。雙芯片解決方案與交替像素采樣解決方案的不同之處在于,前者可以維持全速刷新率。雙通道AD9884A設計有多種實現方式。本應用筆記旨在讓用戶了解在實現這種乒乓配置時需要考慮的因素。相關變量包括布局和路由限制、時鐘選擇、圖形控制要求和最高速率要求等。
標簽: 9884A UXGA 9884 AD
上傳時間: 2013-10-28
上傳用戶:448949
蟲蟲下載站版權所有 京ICP備2021023401號-1