通過駐極體話筒對音樂聲量進行采集后,把采集的信號進行放大整流濾波,并通過555構成的壓控振蕩器把音樂的聲量信號轉化成變化的振蕩頻率,即通過聲量的大小來產生相應頻率的振蕩信號,再經過二進制計數器對該振蕩輸出的脈沖進行計數輸出四種不同的狀態,通過二-四譯碼器對計數器輸出狀態進行譯碼產生相應的選通信號控制燈流接口電路 ,接口電路驅動一列信號指示燈,實現燈流速度隨音樂聲量大小而相應變化的效果。
上傳時間: 2013-04-24
上傳用戶:362279997
嵌入式系統是一種將底層硬件、實時操作系統和應用軟件相結合的專用計算機系統,在經濟社會和人們的日常生活中得到了越來越廣泛的應用。嵌入式系統的研究與開發已成為現代電子領域的重要研究方向之一。嵌入式實時操作系統是嵌入式系統應用軟件開發的支撐平臺,網絡化是主要趨勢之一。 μC/OS-Ⅱ作為一種新興的嵌入式實時操作系統,以其免費公開源碼、面向中小型應用、可搶占、多任務以及較好的移植性等突出特點,在各類嵌入式設備中得到廣泛應用。然而,μC/OS-Ⅱ內核中不支持TCP/IP協議棧,因而無法適應嵌入式設備網絡化的需要。本文的主要目標是:在計算資源嚴重受限的條件下,研究使嵌入式系統支持TCP/IP協議的策略及其實現方法。 本課題以實驗室現有的Samsung S3C44BOX芯片為核心的ARM開發板作為硬件平臺,分析了ARM7TDM[內核的特點及S3C44BOX的結構。在詳細分析實時操作系統μC/OS-Ⅱ及其內核原理的基礎上對其進行適當的改進并成功移植到ARM硬件平臺上。針對μC/OS-Ⅱ內核不支持TCP/IP協議棧的問題,引進了嵌入式TCP/IP協議uIP,將其應用到μC/OS-Ⅱ上,成為μC/OS-Ⅱ的網絡服務模塊,實現了對μC/OS-Ⅱ的網絡功能的擴充,并在uIP基礎上編寫了相關的網絡驅動程序。最后,本課題設計了基于HTTP協議的嵌入式Web服務器和基于TFTP協議的遠程文件傳輸,從而使網絡遠程監控測量和在線程序的更新下載成為現實。 本課題經過數月的軟硬件的設計和調試,已實現了最初的設計目標。測試結果表明:移植到ARM處理器上的μC/OS-Ⅱ內核可以成功實現對任務的調度;對μC/OS-Ⅱ內核擴充的TCP/IP協議——uIP可正常運行:嵌入式Web服務器和遠、程文件傳輸在實驗室局域網中的穩定運行,更加證明了本課題的成功性。
上傳時間: 2013-05-17
上傳用戶:LSPSL
介紹了一種高速、高性能的單片機C8051F330,該單片機內部集成了眾多的功能部件,是真正的混合信號在片系統。本文對單片機的功能和特點做了詳細的介紹,并以一個實際的多路溫濕度測控系統為例,給出
上傳時間: 2013-07-28
上傳用戶:l254587896
隨著國民經濟和電力工業的飛速發展,使得對電力系統自動化和信息化水平的要求也越來越高。變電站系統作為電網的重要基本環節,其自動化水平的高低直接影響著電網安全穩定運行水平,于是變電站綜合自動化系統得到了迅猛的發展和推廣應用,成為衡量電力企業自動化水平的重要依據。而安全可靠的網絡通信技術又是實現變電站綜合自動化系統的根本保證。 變電站是輸配電系統中的樞紐環節,它是電力系統的重要部分。而作為變電站綜合自動化系統中的現地測控單元是其非常重要的組成部分,它的性能的優劣直接影響著變電站綜合自動化系統整體的高效、安全的運行。 隨著電壓等級和電網復雜程度的提高,供電半徑和輸配電容量的加大,采用傳統的變電站一次和二次設備已越來越難以同時滿足:“降低變電站造價,提高變電站的安全和經濟運行水平”這兩方面的要求。為此,很有必要研制和開發以計算機技術為基礎的各種電壓等級的變電站綜合自動化系統,以取代或更新傳統的變電站二次設備。 本論文以變電站綜合自動化系統現階段的技術為參考,提出并研究了一種基于ARM內核的高性能的嵌入式微處理器和嵌入式實時操作系統的變電站綜合自動化現地測控單元。文中從當前各種模式的變電站綜合自動化系統結構出發,結合計算機技術發展的趨勢,詳細介紹了該現地測控單元的原理與構成及其特點;著重分析了以Samsung公司32位嵌入式微處理器S3C4510B為核心的嵌入式網絡系統的軟件硬件設計原理,給出了硬件原理圖;對于該系統的關鍵技術:操作系統UC/OS-Ⅱ的移植、系統軟件的設計等問題本文作了系統、細致的論述,并給出了相關的設計程序。 新型嵌入式智能變電站綜合自動化現地測控單元提供了更快的通信速度以及更強的處理能力,它的應用必定會提高變電站綜合自動化系統的通信能力,而且使變電站綜合自動化系統的可靠性更高,經濟性方面也具有更強的優勢。
上傳時間: 2013-06-21
上傳用戶:kijnh
針對ISD 語音芯片的特點, 設計一種由單片機控制, 能夠循環錄放的語音電路,可作為錄音機、復讀機、音頻記錄儀使用, 既節省存儲空間, 又降低成本, 具有較高的實用價值。
上傳時間: 2013-06-24
上傳用戶:yiwen213
新型樓道聲控燈系統,絕對原創。程序和硬件調成通過,里面有原理圖和程序,主控IC是大家熟悉的 89S52.
上傳時間: 2013-07-11
上傳用戶:koulian
Altera FPGA芯片的封裝尺寸選擇指南
上傳時間: 2013-06-04
上傳用戶:edisonfather
文章開篇提出了開發背景。認為現在所廣泛應用的開關電源都是基于傳統的分立元件組成的。它的特點是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對不同的客戶要求來“量身定做”不同的產品,同時幾乎沒有通用性和可移植性。在電子技術飛速發展的今天,這種傳統的模擬開關電源已經很難跟上時代的發展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開關電源的控制部分正在向數字化方向發展。由于數字化,使開關電源的控制部分的智能化、零件的共通化、電源的動作狀態的遠距離監測成為了可能,同時由于它的智能化、零件的共通化使得它能夠靈活地應對不同客戶的需求,這就降低了開發周期和成本。依靠現代數字化控制和數字信號處理新技術,數字化開關電源有著廣闊的發展空間。 在數字化領域的今天,最后一個沒有數字化的堡壘就是電源領域。近年來,數字電源的研究勢頭與日俱增,成果也越來越多。雖然目前中國制造的開關電源占了世界市場的80%以上,但都是傳統的比較低端的模擬電源。高端市場上幾乎沒有我們份額。 本論文研究的主要內容是在傳統開關電源模擬調節器的基礎上,提出了一種新的數字化調節器方案,即基于DSP和FPGA的數字化PID調節器。論文對系統方案和電路進行了較為具體的設計,并通過測試取得了預期結果。測試證明該方案能夠適合本行業時代發展的步伐,使系統電路更簡單,精度更高,通用性更強。同時該方案也可用于相關領域。 本文首先分析了國內外開關電源發展的現狀,以及研究數字化開關電源的意義。然后提出了數字化開關電源的總體設計框圖和實現方案,并與傳統的開關電源做了較為詳細的比較。本論文的設計方案是采用DSP技術和FPGA技術來做數字化PID調節,通過數字化PID算法產生PWM波來控制斬波器,控制主回路。從而取代傳統的模擬PID調節器,使電路更簡單,精度更高,通用性更強。傳統的模擬開關電源是將電流電壓反饋信號做PID調節后--分立元器件構成,采用專用脈寬調制芯片實現PWM控制。電流反饋信號來自主回路的電流取樣,電壓反饋信號來自主回路的電壓采樣。再將這兩個信號分別送至電流調節器和電壓調節器的反相輸入端,用來實現閉環控制。同時用來保證系統的穩定性及實現系統的過流過壓保護、電流和電壓值的顯示。電壓、電流的給定信號則由單片機或電位器提供。再次,文章對各個模塊從理論和實際的上都做了仔細的分析和設計,并給出了具體的電路圖,同時寫出了軟件流程圖以及設計中應該注意的地方。整個系統由DSP板和ADC板組成。DSP板完成PWM生成、PID運算、環境開關量檢測、環境開關量生成以及本地控制。ADC板主要完成前饋電壓信號采集、負載電壓信號采集、負載電流信號采集、以及對信號的一階數字低通濾波。由于整個系統是閉環控制系統,要求采樣速率相當高。本系統采用FPGA來控制ADC,這樣就避免了高速采樣占用系統資源的問題,減輕了DSP的負擔。DSP可以將讀到的ADC信號做PID調節,從而產生PWM波來控制逆變橋的開關速率,從而達到閉環控制的目的。 最后,對數字化開關電源和模擬開關電源做了對比測試,得出了預期結論。同時也提出了一些需要改進的地方,認為該方案在其他相關行業中可以廣泛地應用。模擬控制電路因為使用許多零件而需要很大空間,這些零件的參數值還會隨著使用時間、溫度和其它環境條件的改變而變動并對系統穩定性和響應能力造成負面影響。數字電源則剛好相反,同時數字控制還能讓硬件頻繁重復使用、加快上市時間以及減少開發成本與風險。在當前對產品要求體積小、智能化、共通化、精度高和穩定度好等前提條件下,數字化開關電源有著廣闊的發展空間。本系統來基本上達到了設計要求。能夠滿足較高精度的設計要求。但對于高精度數字化電源,系統還有值得改進的地方,比如改進主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統的精度。 本系統涉及電子、通信和測控等技術領域,將數字PID算法與電力電子技術、通信技術等有機地結合了起來。本系統的設計方案不僅可以用在電源控制器上,只要是相關的領域都可以采用。
上傳時間: 2013-06-21
上傳用戶:498732662
頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域。目前,常用的頻率合成技術有直接式頻率合成、鎖相頻率合成和直接數字頻率合成(DDS)。DDS系統可以很方便地獲得頻率分辨率很精細且相位連續的信號,也可以通過改變相位字改變信號的相位,因此也廣泛用于數字通信領域。 本論文是利用FPGA完成一個DDS系統。DDS是把一系列數字量形式的信號通過D/A轉換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉換器產生已經用數字形式存入的正弦波(或其他任意波形)。一個典型的DDS系統應包括:相位累加器,可在時鐘的控制下完成相位的累加(一般由ROM實現);DA轉換電路,將數字形式的幅度碼轉換成模擬信號。 本文根據設計指標,進行了DDS系統分析和設計,包括DDS系統框圖的設計,相位控制字和頻率控字的設計,以及軟件和硬件設計,重點在于利用FPGA改進設計,包括控制系統(頻率控制器和初始相位控制器),尋址系統(相位累加器和數據存儲器),以及轉換系統(D/A轉換器和濾波器)的設計。介紹了利用現場可編程邏輯門陣列(FPGA)實現數控振蕩器(DNO,即DDS)的原理、電路結構,重點介紹了DDS技術在FPGA中的實現方法,給出了采用ALTERA公司的FIEX1OK系列FPGA芯片EPF10K20TC144-4芯片進行直接數字頻率合成的VHDL源程序。
上傳時間: 2013-04-24
上傳用戶:huangzchytems
本文重點研究的是補償編碼鍵控(CCK)的調制與解調算法原理,以及基于FPGA進行的系統設計實現。作為IEEE802.11b標準中關鍵的調制技術,CCK碼具有良好的相關特性,能夠在高速率傳輸數據的同時有效的克服多徑效應。本文首先對WLAN的結構和特點進行了簡單介紹,對其中的IEEE802.11b標準進行了研究,并著重分析了其物理層基帶部分的結構和規范。然后系統的介紹了CCK碼的特點,重點對11Mb/s模式下基于“基本CCK碼字集”的CCK調制原理和基于快速沃爾什變換(FWT)塊的CCK解調原理進行了分析討論。接下來通過在Matlab中對調制和解調方案的仿真,得到了正確的理論數據,并驗證了系統設計的可行性。最后在Xilinx公司的ISE6.2開發環境下,使用硬件描述語言Verilog HDL對CCK調制和解調系統在FPGA中進行了設計,然后將整個系統在ModelSim中進行了功能仿真。理論分析和仿真結果的比較表明系統設計是正確的,而且系統性能良好。 本文所設計的基于FPGA的CCK調制和解調系統具有集成度高、穩定性強和能夠在線軟件更新等特點。研究成果可以給將來設計更高性能、更高集成度的基帶WLAN芯片提供基礎。
上傳時間: 2013-06-02
上傳用戶:yoleeson