基于FPGA器件的DDS設計實現中的一個核心部分就是波形存儲表的設計。首先采用LPM_ROM和 VHDL選擇語句這兩種方法進行波形存儲表的設計和比較分析 然后考慮到硬件資源的有限性及DDS的精度要 求,對這兩種方法的程序進行了優化 最后對這兩種方法設計的程序進行仿真和硬件調試。結果表明:采用這兩種 方法都能有效地實現DDS中波形存儲表的設計。
標簽: DDS LPM_ROM FPGA VHDL
上傳時間: 2017-09-16
上傳用戶:sardinescn
ADSP 與高速AD器件無縫鏈接的源代碼
標簽: ADSP 高速AD 器件 源代碼
上傳用戶:cc1915
基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
標簽: FPGA CPLD VHDL EDA
上傳時間: 2013-11-25
上傳用戶:ruan2570406
格式:PDF 書名: 現代儀器電路:電路設計的器件解決方案 超星SS號:10900952
標簽: 10900952 儀器 電路
上傳時間: 2014-01-21
上傳用戶:ruixue198909
0736、模擬PUT(可編程單結晶體管)器件雙穩態電路
標簽:
上傳時間: 2014-04-09
上傳用戶:sunshiwang
0420、單片機常用芯片和器件手冊
上傳用戶:xiaohanhaowei
0700、改進型模擬PUT(可編程單結晶體管)器件振蕩器
上傳用戶:kxyw404582151
0737、模擬PUT(可編程單結晶體管)器件振蕩器
上傳用戶:zhuoying119
0518、常用集成時序邏輯器件及應用
上傳用戶:蘇蘇蘇蘇
0792、紅外線集成器件sNS9201在延時開關中的應用
上傳用戶:tianjinfan
蟲蟲下載站版權所有 京ICP備2021023401號-1