結合直接數字頻率合成(DDS)和鎖相環(PLL)技術完成了X波段低相噪本振跳頻源的設計。文章通過軟件仿真重點分析了本振跳頻源的低相噪設計方法,同時給出了主要的硬件選擇和詳細電路設計過程。最后對樣機的測試結果表明,本方案具有相位噪聲低、頻率控制靈活等優點,滿足了實際工程應用。
標簽: X波段 跳頻源
上傳時間: 2013-11-12
上傳用戶:jiwy
基于對信號的周期平穩統計量的分析,提出了一種高斯白噪聲信道下的盲信噪比估計方法。對信號的調制方式沒有要求,也不需要發送端發送己知數據。
標簽: 周期 信噪比
上傳時間: 2013-11-07
上傳用戶:hakim
介紹一種簡便的方法, 只用軟件就可以將轉換器位數提高, 并且還能同時提高采樣系統的信噪比。通過實際驗證, 證明該方法是成功的。
標簽: A_D 過采樣 分辨率 信噪比
上傳時間: 2013-11-11
上傳用戶:zhenyushaw
以雙音多頻信號為例,通過運用快速傅里葉變換和Hanning窗等數學方法,分析了信號頻率,電平和相位之間的關系,推導出了計算非整周期正弦波形信噪比的算法,解決了數字信號處理中非整周期正弦波形信噪比計算精度低下的問題。以C編程語言進行實驗,證明了算法的正確性和可重用性,并可極大的提高工作效率。
標簽: 周期 信噪比 正弦 波形
上傳時間: 2014-01-18
上傳用戶:laomv123
為了提高電子設備、儀表的工作性能等指標,針對電源、暫態過程、電磁輻射幾種常見干擾源從他的干擾因素和特點出發,采用濾波器、加靜電屏蔽、吸收、電磁屏蔽等措施抑制干擾源的影響。在應用中可根據實際需要進行選擇。
標簽: 電磁 干擾源
上傳時間: 2013-10-10
上傳用戶:dengzb84
本文針對傳統儀用放大電路的特點,介紹了一種高共模抑制比儀用放大電路,引入共模負反饋,大大提高了通用儀表放大器的共模抑制能力。
標簽: 共模抑制比 儀用放大 電路 方案
上傳時間: 2013-11-10
上傳用戶:lingfei
本文闡述電視機、顯示器和微機等產品的諧波電流產生原因,介紹抑制諧波電流的方法及設計時應考慮的問題。 關鍵詞:諧波電流、抑制技術
標簽: 諧波電流抑制
上傳時間: 2013-11-01
上傳用戶:a673761058
為提高弱信號檢測中的信噪比, 常采用選頻放大電路放大微弱信號, 然后利用自相關檢測技術只提取所需信號, 抑制噪聲干擾信號。
標簽: 微弱信號 選頻放大電路
上傳時間: 2014-12-24
上傳用戶:hopy
抑制△I 噪聲一般需要從多方面著手, 但通過PCB 設計抑制△I 噪聲是有效的措施之一。如何通過PCB 設計抑制△I 噪聲是一個亟待深入研究的問題。在對△I 噪聲的產生、特點、主要危害等研究的基礎上, 討論了輻射干擾機理, 重點結合PCB 和EMC 研究的新進展, 研究了抑制△I 噪聲的PCB 設計方法。對通過PCB 設計抑制△I 噪聲的研究與應用具有指導作用。
標簽: PCB 設計方法
上傳用戶:時代電子小智
本文將接續介紹電源與功率電路基板,以及數字電路基板導線設計。寬帶與高頻電路基板導線設計a.輸入阻抗1MHz,平滑性(flatness)50MHz 的OP增幅器電路基板圖26 是由FET 輸入的高速OP 增幅器OPA656 構成的高輸入阻抗OP 增幅電路,它的gain取決于R1、R2,本電路圖的電路定數為2 倍。此外為改善平滑性特別追加設置可以加大噪訊gain,抑制gain-頻率特性高頻領域時峰值的R3。圖26 高輸入阻抗的寬帶OP增幅電路圖27 是高輸入阻抗OP 增幅器的電路基板圖案。降低高速OP 增幅器反相輸入端子與接地之間的浮游容量非常重要,所以本電路的浮游容量設計目標低于0.5pF。如果上述部位附著大浮游容量的話,會成為高頻領域的頻率特性產生峰值的原因,嚴重時頻率甚至會因為feedback 阻抗與浮游容量,造成feedback 信號的位相延遲,最后導致頻率特性產生波動現象。此外高輸入阻抗OP 增幅器輸入部位的浮游容量也逐漸成為問題,圖27 的電路基板圖案的非反相輸入端子部位無full ground設計,如果有外部噪訊干擾之虞時,接地可設計成網格狀(mesh)。圖28 是根據圖26 制成的OP 增幅器Gain-頻率特性測試結果,由圖可知即使接近50MHz頻率特性非常平滑,-3dB cutoff頻率大約是133MHz。
標簽: PCB
上傳時間: 2013-11-13
上傳用戶:hebanlian
蟲蟲下載站版權所有 京ICP備2021023401號-1