近年來,隨著永磁材料的發展,永磁同步電機應用日益廣泛。永磁同步電機根據反電動勢和電流波形的不同,可分為梯形波永磁同步電機(無刷直流電機)和正弦波永磁同步電機(永磁同步電機)。正弦波永磁同步電機為實現其正弦波驅動控制需要連續的轉子位置信號,通常采用機械位置傳感器(旋轉變壓器、光電編碼器等),機械位置傳感器雖可以提供高精度的轉子位置信息,但其體積大,價格高,增加了轉子的慣量,且性能易受環境因素的影響,限制了永磁同步電機的應用場合。近年來受到廣泛的關注的無位置傳感器技術,是通過檢測反電動勢(電壓)或電流等過零點獲取轉子的位置信號,此技術雖取消了機械位置傳感器,但存在控制復雜,位置檢測精度不高,運行轉速范圍受到限制等問題。為解決上述問題,本文研究采用低成本的低分辨率位置傳感器取代機械位置傳感器,通過位置估算法得到高分辨率的轉子位置信號,以實現永磁同步電機的正弦波驅動控制問題。 首先,本文分析了傳統的采用位置區間的平均速度和采用平均速度并引用平均加速度實現位置估算法的原理,針對其不足提出了一種改進的方法,該法通過對位置區間初始速度的估算,可以顯著提高速度、位置的估算精度。本文建立上述三種位置估算法的Matlab仿真模型,并對其進行了仿真研究,仿真結果表明:改進位置估算方法即使在加減速等動態性能過程中也能保持較小的位置誤差,性能明顯優于傳統的方法。 其次,完成了以TI公司的數子信號處理器(DSP)TMS320LF2407A為主控芯片,以IR公司IR2110為驅動芯片采用低分辨率位置傳感器的正弦波永磁同步電機控制系統的硬件電路的設計和調試工作。探討了正弦波永磁同步電機在采用無電流傳感器的電流開環控制時的控制策略問題。在此情況下電壓相位角φ對電機運行性能有重要的影響,為得到最佳的φ=f(ω)曲線,需根據負載特性進行優化。 最后,完成了基于TMS320LF2407A采用低分辨率位置傳感器的正弦波永磁同步電機的軟件設計,文中詳細討論了位置估算程序和實現SVPWM程序的設計和調試,并對其進行了實驗驗證。
上傳時間: 2013-07-23
上傳用戶:shwjl
在當今的廣播系統中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現象。這種缺陷經人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區域上去從而產生較好的主觀圖象質量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數和每行像素數進行變換。因此去隔行、幀頻轉換、分辨率變換成為視頻格式轉換的基本內容。 FPGA 的出現是VLSI技術和EDA技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的結果。使用FPGA器件可以大大縮短系統的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產品集成芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉換中的主要算法后,重點對去隔行、幀頻轉換、分辨率變換的FPGA綜合實現方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償的解決方案。最簡解決方案利用線性算法將去隔行,幀頻轉換,分辨率變換三項處理同時實現,達到FPGA內部資源和外部RAM耗用量都為最小的要求,是后續復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉換采用幀重復方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區域的判斷,靜止區域的輸出像素值直接選用相應位置的已存輸入數據,非靜止區域的輸出像素值通過對已存輸入數據進行非線性運算得出。基于運動補償的解決方案在對靜止區域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據運動矢量得出非靜止區域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數據,該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現,將SAD 值進行比較得出運動矢量。
上傳時間: 2013-07-19
上傳用戶:米卡
在合成孔徑雷達的研究和研制工作中,合成孔徑雷達模擬技術具有十分重要的作用。本文以440MHz帶寬線性調頻信號,采樣頻率500MHz高分辨合成孔徑雷達視頻模擬器為研究對象。首先對模擬器的幾項主要技術進行分析,在對點目標回波信號模型分析研究的基礎上,對點目標原始回波數據進行模擬并做了成像驗證,從而為硬件實現提供了正確的信號模型;針對傳統的“波形存儲直讀法”方案,即在計算機平臺上用模擬軟件產生原始回波數據并存儲,再通過計算機接口實現數據傳輸,最后完成數模轉換產生視頻信號這一過程,分析指出該方案在實現高分辨率時的速度和容量瓶頸。 針對具體的設計要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實現研究,指出FPGA實時生成點目標原始回波數據是其實現的核心;針對這一核心問題,充分利用現代VLSI設計中的流水線技術與并行陣列技術以及FPGA的優良性能和豐富資源,在時間上采用同步流水結構、空間上采用并行陣列形式,將速度和容量問題統一為數據的高速生成問題;給出了系統總體設計思想,該方案不需要大容量存儲器單元,大大減少模擬器復雜度;對原始回波數據實時生成模塊的各主要單元給出了結構并進行了仿真,結果表明FPGA可以滿足課題設計要求;同時,對該模擬器片上系統的實現、增強人機交互性,給出了人機界面的設計思路。 分析指出了點目標原始回波數據實時生成模塊通過并行擴展即可實現多點目標的原始回波數據實時生成;最后對復雜場景目標模擬器的實現進行了構思,指出了傳統方案在改進的基礎上實現高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現高分辨率合成孔徑雷達原始回波數據實時生成的思想,為國內業界在此方向做了一些理論和實踐上的有益探索,對于國內高分辨率合成孔徑雷達的研制具有一定的實際意義。
上傳時間: 2013-04-24
上傳用戶:阿四AIR
隨著計算機科學和視頻技術的廣泛發展,數字圖像采集在電子通信與信息處理領域得到了廣泛的應用,例如廣播電視的數字化、網絡視頻、監視監控系統等. 視頻圖像采集卡作為計算機視頻應用的前端設備,承擔著模擬視頻信號向數字視頻信號轉換的任務,在多媒體時代占據著重要的位置.設計一種功能靈活,使用方便,便于嵌入到系統中的視頻信號采集電路具有重要的實用意義. 本文首先介紹數字圖像采集系統的發展現狀和前景,提出了本次設計的目標: 完成基于PCI總線的高分辨率圖像采集卡設計.然后簡單介紹了本次設計用到的基本理論:數據采集理論,特別說明了采樣和量化的定義與區別,以及量化的幾種方式和量化與AD技術之間的關系. 圖像采集系統的基本構成,是以數字信號處理器為核心,控制外圍的A/D、D/A轉換器和外圍存儲器.本文對比了當下流行的DSP芯片和IFPGA芯片作為數字處理核心的優缺點,并根據系統實際需要,選用FPGA作為數字信號處理器.然后列舉了幾款常用A/D視頻芯片,還介紹了SDRAM控制的基本流程,最后提出了系統的整體設計方案. 圖像采集卡的硬件設計分為A/D前端模擬通道設計和FPGA數字信號傳輸及外圍電路設計.本文重點介紹了A/D芯片外圍電路連接和使用方法,對PCI總線和它的控制電路也做了詳細闡述.對圖像采集卡的PCB布局布線也有詳細說明. 圖像采集卡FPGA內部程序構成也是本文的一個重點.本次的程序設計主要分為數據采集模塊,即與A/D接口模塊,數據暫存模塊,即SDRAM讀寫控制模塊,數據處理模塊和數據傳輸模塊,即PCI控制模塊.重點在于對的SDRAM的連續讀寫控制和各個模塊間的協調工作.說明了.A/D采集數據從接收到存儲詳細過程,以及對SDRAM讀寫狀態機和PCI總線的操控. 最后介紹了硬件調試和FPGA程序驗證結果.詳細說明了以Modelsim為平臺的前端功能仿真和后端時序仿真,以及以SignalTapⅡ為平臺,程序下載到FPGA中進行的實時驗證.結果表明整個圖像采集系統基本達到了系統設計中所給出的性能指標,證明了整個系統設計的正確性和合理性.
上傳時間: 2013-04-24
上傳用戶:amandacool
摘要院提出了一種采用IPM大功率模塊實現的高分辨率調壓電源的設計方法。該方法采用粗堯細調節的方式實現了高分辨率的電壓調節。重點介紹了逆變方式下粗細調節部分相位一致問題,驗結果表明這種方法切實可行。
上傳時間: 2013-07-01
上傳用戶:linlin
高分辨率實時圖象采集系統的設計方案,利用FPGA進行設計的
上傳時間: 2013-08-16
上傳用戶:haohaoxuexi
基于FPGA的高分辨率VGA顯示控制器的設計
上傳時間: 2013-08-23
上傳用戶:lizhen9880
先進的系統架構和集成電路設計技術,使得模數轉換器 (ADC) 制造商得以開發出更高速率和分辨率,更低功耗的產品。這樣,當設計下一代的系統時,ADC設計人員已經簡化了很多系統平臺的開發。例如,同時提高ADC采樣率和分辨率可簡化多載波、多標準軟件無線電系統的設計。這些軟件無線電系統需要具有數字采樣非常寬頻范圍,高動態范圍的信號的能力,以同步接收遠、近端發射機的多種調制方式的高頻信號。同樣,先進的雷達系統也需要提高ADC采樣率和分辨率,以改善靈敏度和精度。在滿足了很多應用的具體需求,ADC的主要性能有了很大的提高的同時,ADC的功耗也有數量級的下降,進一步簡化了系統散熱設計和更小尺寸產品的設計。
標簽: FemtoCharge ADC 高分辨率 低功耗
上傳時間: 2013-10-22
上傳用戶:meiguiweishi
利用鎖相環(PLL)和YTO相結合,設計出一種頻率合成器。實現了3~7 GHz的頻率覆蓋和低于0.2 Hz的頻率分辨率。全頻段相噪均在-108 dBc/Hz@10 kHz以下,具有較高的實用價值。
上傳時間: 2013-10-31
上傳用戶:258彼岸
ADC制造商在數據手冊中定義ADC性能的方式令人困惑,并且可能會在應用開發中導致錯誤的推斷。最大的困惑也許就是“分辨率”和“精確度”了——即Resolution和Accuracy,這是兩個不同的參數,卻經常被混用,但事實上,分辨率并不能代表精確度,反之亦然。本文提出并解釋了ADC“分辨率”和“精確度”,它們與動態范圍、噪聲層的關系,以及在諸如計量等應用中的含義。
上傳時間: 2013-11-06
上傳用戶:gxrui1991