亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

四層板

  • 基于FPGA的DSSS接收機載波跟蹤技術(shù)

    擴頻通信是一種性能優(yōu)異的通信方式,自其誕生之日起就受到了業(yè)內(nèi)人士的廣泛關(guān)注。本文以DS/SS接收機為基礎(chǔ),圍繞相關(guān)的理論和技術(shù),開展了載波跟蹤技術(shù)FPGA實現(xiàn)的研究。 論文首先綜述了課題的來源、背景和意義,闡述了DS/SS接收系統(tǒng)前端處理模塊和信號處理模塊的結(jié)構(gòu),指出了本課題的關(guān)鍵技術(shù)。與此同時,作者在參考了大量國內(nèi)外有關(guān)文獻的基礎(chǔ)上,深入研究了四相鑒頻、自動頻率跟蹤鑒頻以及反正切鑒相等載波跟蹤鑒頻、鑒相算法,并根據(jù)這些理論設(shè)計了FLL與PLL相結(jié)合的載波跟蹤策略,完成了CPAFC和Costas環(huán)路仿真和性能分析。 其次,論文對載波跟蹤環(huán)路的硬件電路進行了設(shè)計,其中包括基帶信號處理的混頻、相關(guān)和積分清洗模塊,誤差量的提取和控制模塊,以及本地載波的產(chǎn)生模塊等,并在Altera公司的Stratix系列芯片----EP1S808956C6上對每個組成模塊進行了功能和時序上的仿真與實現(xiàn),之后對系統(tǒng)各模塊進行了集成,解決了系統(tǒng)實現(xiàn)的同步問題。 最后,論文對系統(tǒng)作了實驗總結(jié)與分析,包括板級驗證總結(jié)與分析、接收機載波跟蹤性能分析,以及對載波同步技術(shù)的總結(jié)和展望。

    標(biāo)簽: FPGA DSSS 接收機 載波

    上傳時間: 2013-04-24

    上傳用戶:qazwsxedc

  • 高速PCB板的電源布線設(shè)計

    高速PCB板的電源布線設(shè)計:本文分析討論了高速PCB板上由于高頻信號干擾和走線寬度的減小而產(chǎn)生的電源噪聲和壓降,并提出了高速PCB的電源模型,采用電源總線網(wǎng)絡(luò)布線,選取合適的濾波電容。等問題。

    標(biāo)簽: PCB 電源 布線設(shè)計

    上傳時間: 2013-07-22

    上傳用戶:王者A

  • PCB板的線寬、覆銅厚度對應(yīng)的關(guān)系

    PCB板的線寬、覆銅厚度與通過的電流對應(yīng)的關(guān)系,可作為PCB設(shè)計時的參考資料。

    標(biāo)簽: PCB 覆銅

    上傳時間: 2013-06-16

    上傳用戶:liansi

  • 基于FPGA的快速傅立葉變換

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理廣泛應(yīng)用于聲納、雷達、通訊語音處理和圖像處理等領(lǐng)域??焖俑盗⑷~變換(Fast Fourier Transform,F(xiàn)FT)在數(shù)字信號處理系統(tǒng)中起著很重要的作用,F(xiàn)FT 有效地提高了離散傅立葉變換(Discret Fourier Transform,DFT)的運算效率。 處理器一般要求具有高速度、高精度、大容量和實時處理的性能,而現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是近年來迅速發(fā)展起來的新型可編程器件,在處理大規(guī)模數(shù)據(jù)方面,有極大的優(yōu)勢。論文采用了在FPGA中實現(xiàn)FFT算法的方案。 數(shù)字信號處理板的硬件電路設(shè)計是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎(chǔ)上,根據(jù)實時處理的要求,給出了數(shù)字信號處理板的硬件設(shè)計方案并對硬件電路的實現(xiàn)進行了分析和說明。 依據(jù)數(shù)字系統(tǒng)的設(shè)計方法,分別采用基二按時間抽取FFT算法、基四按時間抽取FFT算法以及FFT兆核函數(shù)三種方法利用硬件描述語言(VHSICHardware Description Language,VHDL)實現(xiàn)了1024點的FFT,接著對三種方法進行了評估,得出了FPGA完全能滿足處理器的實時處理的要求的結(jié)論。然后根據(jù)通用串行總線(Universial Serial Bus,USB)協(xié)議,利用VHDL語言編寫了USB接口芯片ISP1581的固件程序,實現(xiàn)了設(shè)備的枚舉過程。

    標(biāo)簽: FPGA 傅立葉變換

    上傳時間: 2013-08-01

    上傳用戶:Aidane

  • 新型并行Turbo編譯碼器的FPGA實現(xiàn)

    可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯能力,如使用差錯控制編碼。自仙農(nóng)定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯性能成為通信界的一個里程碑。 然而,Turbo碼迭代譯碼復(fù)雜度大,導(dǎo)致其譯碼延時大,故而在工程中的應(yīng)用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件實現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現(xiàn)場可編程門陣列(FPGA)平臺上實現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實現(xiàn)的并行Turbo編譯碼器在時鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時,可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時延小于124us。本文還使用EP2C35FPGA芯片設(shè)計了系統(tǒng)開發(fā)板。該開發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿足了通信系統(tǒng)需求。系統(tǒng)測試結(jié)果表明,本文所實現(xiàn)的并行Turbo編譯碼器及其開發(fā)板運行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實現(xiàn)相關(guān)技術(shù)。第二章為基于幀分裂和歸零的并行Turbo編碼的設(shè)計與實現(xiàn),分別介紹了編碼器和譯碼器的RTL設(shè)計,還提出了一種基于多端口存儲器的并行子交織器和解交織器設(shè)計。第三章討論了使用NIOS處理器的SOC架構(gòu),使用SOC架構(gòu)處理系統(tǒng)和基于NIOSII處理器和uC/0S一2操作系統(tǒng)的架構(gòu)。第四章介紹了FPGA系統(tǒng)開發(fā)板設(shè)計與調(diào)試的一些工作。最后一章為本文總結(jié)及其展望。

    標(biāo)簽: Turbo FPGA 并行 編譯碼器

    上傳時間: 2013-04-24

    上傳用戶:ziyu_job1234

  • msp430開發(fā)板電路圖

    msp430 開發(fā)板電路圖參考個人覺得還可以額

    標(biāo)簽: msp 430 開發(fā)板 電路圖

    上傳時間: 2013-04-24

    上傳用戶:wkchong

  • Mega128 Epm240開發(fā)板

    Mega128+Epm240(或570)開發(fā)板,原理圖+PCB公開

    標(biāo)簽: Mega 128 Epm 240

    上傳時間: 2013-07-18

    上傳用戶:ljthhhhhh123

  • 基于FPGA全數(shù)字OFDM收發(fā)信機

    正交頻分復(fù)用(OFDM,Orthogonal Frequency Division Multiplexing)技術(shù)作為一種可以有效對抗信號波形間干擾的高速傳輸技術(shù),引起了廣泛關(guān)注。它利用許多并行的、傳輸?shù)退俾蕯?shù)據(jù)的子載波來實現(xiàn)高速率的通信。它的特點是各子載波相互正交,所以擴頻調(diào)制后的頻譜可以相互重疊,不但減小了子載波問的相互干擾,還大大提高了頻譜利用率。由于OFDM的高頻譜利用率、易于硬件實現(xiàn)、對抗頻率選擇性衰落和窄帶干擾的能力突出等優(yōu)點,它成為第四代移動通信的首選技術(shù),是當(dāng)前移動通信技術(shù)研究的熱點問題。 本文概括的介紹了OFDM系統(tǒng)的基本概念、基本工作原理和關(guān)鍵技術(shù),重點討論了如何在FPGA上實現(xiàn)OFDM低中頻收發(fā)信機?;谶@些理論知識,確定了OFDM低中頻收發(fā)信機系統(tǒng)實現(xiàn)方案,并選擇ALTERA公司的Cyclone

    標(biāo)簽: FPGA OFDM 全數(shù)字 收發(fā)信機

    上傳時間: 2013-06-29

    上傳用戶:水瓶kmoon5

  • 基于FPGA的無線信道仿真器設(shè)計與實現(xiàn)

    隨著人們對無線通信需求和質(zhì)量的要求越來越高,無線通信設(shè)備的研發(fā)也變得越來越復(fù)雜,系統(tǒng)測試在整個設(shè)備研發(fā)過程中所占的比重也越來越大。為了能夠盡快縮短研發(fā)周期,測試人員需要在實驗室模擬出無線信道的各種傳播特性,以便對所設(shè)計的系統(tǒng)進行調(diào)試與測試。無線信道仿真器是進行無線通信系統(tǒng)硬件調(diào)試與測試不可或缺的儀器之一。 本文設(shè)計的無線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進算法,使用Altera公司的StratixⅡ EP2S180模擬實現(xiàn)了頻率選擇性衰落信道。信道仿真器實現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨立配置。通過對每個反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺產(chǎn)生后儲存在單板上的SDRAM中。啟動測試之后,上行數(shù)據(jù)在CPU的控制下通過信道仿真器,然后送達基帶處理板解調(diào),最后測試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對通信設(shè)備測試的要求和無線信道自身的特點,完成了對無線信道仿真器系統(tǒng)設(shè)計方案的吸收和修改。 其次,針對FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實現(xiàn)過程中的困難和資源的消耗,進行了模塊劃分。主要完成了時延模塊、瑞利衰落模塊、背板接口模塊等的RTL級代碼的開發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無線信道仿真器的硬件設(shè)計之后,對無線信道仿真器的測試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進行測試,單天線和多天線的測試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。

    標(biāo)簽: FPGA 無線信道 仿真器

    上傳時間: 2013-04-24

    上傳用戶:小楊高1

  • 四路DVBC調(diào)制器的設(shè)計

    隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設(shè)計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計,其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計、在allegro下的PCB設(shè)計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達到了國標(biāo)的要求。

    標(biāo)簽: DVBC 調(diào)制器

    上傳時間: 2013-07-05

    上傳用戶:leehom61

主站蜘蛛池模板: 甘泉县| 东海县| 松原市| 武陟县| 高邮市| 桃源县| 思南县| 浮梁县| 太保市| 政和县| 承德县| 黑水县| 周至县| 富阳市| 万年县| 青神县| 锡林浩特市| 榕江县| 周口市| 焦作市| 麻栗坡县| 孟连| 英德市| 南涧| 延庆县| 高雄市| 怀安县| 田东县| 正定县| 阜宁县| 呈贡县| 东安县| 新巴尔虎左旗| 米易县| 平利县| 黔东| 建瓯市| 庐江县| 吴堡县| 客服| 商水县|