光伏陣列是光伏系統的重要組成部分,它決定了光伏系統的發電量,同時也是光伏系統成本的主要部分。因此合理配置光伏陣列,提高光伏陣列的利用效率一直是光伏系統設計的研究重點,也是降低光伏系統發電成本的重要措施。本文采用了可變電子負載現場測試方法,設計并研制出基于Philips公司的LPC2214的光伏陣列測試儀樣機。本文主要工作及創新在于: 1.在基于LPC2214測試控制部分的硬件電路設計中,為電壓和電流的采樣各設置了四路不同量程的采樣通道。采樣時系統自動選擇最合適的量程,提高電壓和電流大范圍測量時的精度; 2.通過對系統進行一次預采樣來確定光伏陣列的開路電壓和短路電流。預采樣的方法只需要使可變電子負載完成一次由阻值為零到阻值為無窮大的操作; 3.對測試得到的數據首先將電壓值進行從小到大的升序重組,其對應的電流值采用lagrange中值法對進行數字濾波處理,從而消除由于偶然出現的脈沖性干擾所引起的采樣值偏差; 4.對輔助電源、測試控制電路和液晶顯示進行了一體化的設計,使光伏陣列特性的測量和顯示可以在本測試儀上一次完成; 5.本測試儀樣機可以利用光伏陣列的數學模型以及測量的實時數據對光伏陣列的特性曲線進行預估和分析。 通過對光伏陣列進行實際測量,得到的實驗結果表明:該樣機測試系統運行穩定、攜帶方便、測量精度較高、一次完整的測試只需14ms左右,測試速度快,并且測量得到的伏安特性可以在液晶上直接以曲線的形式顯示,使測得的陣列特性更為直觀,能滿足工程應用的需要。
上傳時間: 2013-04-24
上傳用戶:fairy0212
高速大容量數據采集存儲技術在通信、航天、氣象、雷達等多個領域中擁有著廣泛應用。各領域科技與信息技術不斷發展,對數據的采集和傳輸速率要求越來越高,對數據存儲的速度和容量要求也越來越高。高速數據存儲主要包括存儲介質選取、存儲器控制、數據存儲和總線應用等,如何實時、高速、連續大量地采集存儲數據是一個關鍵性問題。 本文設計了一種基于FPGA控制的高速數據采集存儲系統。該系統選用符合ATA-6規范的IDE硬盤作為數據存儲介質,采用RAID0配置的磁盤陣列形式,并配合板載的128MB內存實現對數據的高速大容量穩定存儲。 該磁盤陣列同時管理五個IDE硬盤,平均數據流達到250MB/s,峰值傳輸速率達到500MB/s,也可以擴展更多硬盤構成大容量的磁盤陣列。系統采用PCI-9054橋芯片與計算機連接,可同時存儲四路AD數據,可以通過人機交互界面實時監控數據采集情況,在計算機上實現整個磁盤陣列的實時控制。
上傳時間: 2013-06-14
上傳用戶:2404
耦合電感的基本模型耦合電感的結構和參數耦合電感的參數測量正激多路輸出變換器的耦合電感倍流整流電路的耦合電感 Cuk電路的耦合電感VRM電路的耦
上傳時間: 2013-07-28
上傳用戶:jiachuan666
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現,在算法上選擇了比較成熟的DDLMS和CMA相結合的算法,結構上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統的穩定性和可擴展性.測試結果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現的信道盲均衡器,為FPGA芯片設計技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.
上傳時間: 2013-07-11
上傳用戶:lwwhust
嵌入式網絡視頻監控系統是一種以嵌入式技術、視頻編碼技術和網絡傳輸技術為核心的新型視頻監控系統,它在穩定性、實時性、處理速度、功能、價格、擴展性等方面和傳統的視頻監控系統相比有著突出的優勢,同時也代表著目前視頻監控系統研究和發展的方向。 本文研究并實現了以微處理器S3C2440和嵌入式Linux操作系統為核心的嵌入式網絡視頻監控系統。論文首先介紹了嵌入式視頻監控技術的發展趨勢和研究現狀,而后闡述了該系統硬件總體設計方案,討論了基于嵌入式Linux操作系統的開發平臺的構建,詳細論述了視頻采集、編碼、存儲、傳輸等單元的軟硬件設計,重點論述了基于AL9V576的視頻編碼模塊和基于TW2835的視頻處理模塊的設計。 本文研究的主要內容如下: 1、研究視頻采集單元的優化方法,設計采用音視頻控制器TW2835采集四路模擬視頻輸入信號并疊加OSD環境信息顯示,提高了視頻處理的功能和視頻質量; 2、研究雙核構架,采用混合信號系統級芯片C8051F340控制TW2835、采集環境信息并與S3C2440串口通信,使視頻采集單元模塊化設計,增加了產品設計的靈活性,減小了主控芯片的負擔和軟件設計的復雜性,便于產品功能的擴展和二次開發; 3、研究并分析了MPEG-4的硬件實現方式,采用高品質、高性能、低功率視頻壓縮芯片AL9V576進行MPEG-4編碼,大幅提升了壓縮效率,另外還設計了SRAM主機接口與主控芯片通信,突破了傳統芯片大多采用的PCI接口的限制,方便模塊的組合; 4、研究并設計了CF卡存儲方案,實現了一種在嵌入式視頻服務器上的視頻檢索和存儲方法。
上傳時間: 2013-05-16
上傳用戶:cuicuicui
自上個世紀九十年代以來,我國著名學者、現中國科學院院士、清華大學陳難先教授等人使用無窮級數的Mobius反演公式解決了一系列重要的應用物理中的逆問題,例如費米體系逆問題、信號處理等,開創了應用、推廣數論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年得到了世界著名的《NATURE》雜志的整版專評與高度評價。華僑大學蘇武潯、張渭濱教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數的逆變換運算,得到正、余弦函數及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數族相正交的函數族,以用于各展開系數的計算與信息的解調;而后把它們應用到通信系統中,提出了一種新的通信系統,即新型Chen-Mobius通信系統。 在新型通信系統中,把這種正交函數族應用于系統的相干調制解調中,取代傳統通信系統中調制解調所采用的三角正交函數族。正是這種正交函數族使得通信系統的傳輸性能大大提高,保密性加強,而且正交函數族產生很方便。 本文從軟件仿真和硬件實現兩個方面對Chen-Mobius通信系統進行了驗證。首先,利用MATLAB軟件構建Chen-Mobius數字通信系統,通過計算機編程,對Chen-Mobius單路、四路和八路的數字通信系統進行仿真分析,對該系統在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,在QuartusⅡ軟件平臺上,利用VHDL語言文本輸入和原理圖輸入的方法構建Chen-Mobius數字通信系統,對該系統進行了仿真,包括設計綜合、引腳分配、仿真驗證、時序分析等;再次,在QuartusⅡ軟件仿真的基礎上,在Altera公司的Stratix GX芯片上,實現了硬件的編程和下載,從而完成了Chen-Mobius數字通信系統的FPGA實現;最后,從MATLAB軟件仿真和硬件實現的結果出發,通過分析系統的性能,簡單展望了Chen-Mobius數字通信系統的應用前景。 本文通過軟件仿真得到了Chen-Mobius數字通信系統的信噪比-錯誤概率曲線,從理論上驗證了該系統的強的抗干擾能力;利用FPGA完成了系統的硬件實現,從實際上驗證了該系統的可實現性。從兩方面都可以說明,Chen-Mobius通信系統雖然只是一個新的起點,但它卻預示著光明的應用前景。
標簽: ChenMobius MATLAB FPGA 數字通信系統
上傳時間: 2013-05-19
上傳用戶:sa123456
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現,在算法上選擇了比較成熟的DDLMS和CMA相結合的算法,結構上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統的穩定性和可擴展性.測試結果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現的信道盲均衡器,為FPGA芯片設計技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.
上傳時間: 2013-05-28
上傳用戶:huyiming139
當今的船用導航雷達具有數字化、多功能、高性能、多接口、網絡化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產品更新周期短。要同時滿足上述需求,高集成度的器件應用是必須的。同時開發周期要短,需求軟件的可移植性要強,并且是模塊化設計,現場可編程門陣列器件(FPGA)已經成為設計首選。 現場可編程門陣列是基于通過可編程互聯連接的可配置邏輯塊(CLB)矩陣的可編程半導體器件。與為特殊設計而定制的專用集成電路(ASIC)相對,FPGA可以針對所需的應用或功能要求進行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設計的演化進行重編程。CLB是FPGA內的基本邏輯單元。實際數量和特性會依器件的不同而不同,但是每個CLB都包含一個由4或6個輸入、一些選型電路(多路復用器等)和觸發器組成的可配置開關矩陣。開關矩陣是高度靈活的,可以進行配置以便處理組合邏輯、移位寄存器或RAM。當今的FPGA已經遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設計的強大軟件平臺、IP核、在線升級可滿足需求。 本文介紹了基于FPGA實現船用導航雷達數字信號處理的設計,這是一個具體的、已經完成并進行小批量生產的產品,對指導實踐具有一定意義。
上傳時間: 2013-04-24
上傳用戶:稀世之寶039
上傳時間: 2013-12-29
上傳用戶:1406054127
高頻磁放大器穩壓電源的設計
上傳時間: 2013-10-27
上傳用戶:Miyuki