文章的設計是采用內部互聯一分二功分器的方法來實現多路功分器, 因為實際制作中很難將一分二功分器直接相連, 所以在一分二功分器之間需要采用傳輸線進行連接, 本文主要研究了內部互聯多路多節功分器的性能以及傳輸線對內部互聯多路多節功分器的影響。
上傳時間: 2013-10-26
上傳用戶:15501536189
S3C44B0X 具有 8 路模擬信號輸入的 10 位模/數轉換器(ADC),它是一個逐次逼近型 的 ADC,內部結構中包括模擬輸入多路復用器,自動調零比較器,時鐘產生器,10 位逐次 逼近寄存器(SAR),輸出寄存器如下圖所示。這個 ADC 還提供可編程選擇的睡眠模式, 以節省功耗。
上傳時間: 2014-11-23
上傳用戶:zhangyi99104144
數字式競賽搶答器 實現功能 1.四路搶答功能,帶搶答超時和答題超時功能.rar
標簽: 搶答器
上傳時間: 2022-04-21
上傳用戶:
隨著電力電子技術的發展,高壓換流設備在工業應用中日益廣泛。其核心元件晶閘管(SCR)的電壓與電流越來越高(已達到10KV/10KA以上),應用場合要求也越來越高。在國際上,晶閘管的光控技術發展日益成熟。根據對國內晶閘管技術發展前景和需求的展望,本文采用自供電驅動技術與光控技術相結合,研發光控自供電晶閘管驅動控制板,然后與晶閘管本體相結合即形成光控晶閘管工程化實現模型,其可作為光控晶閘管的替代技術。 在工程應用中,光控晶閘管的典型應用場合為四象限高壓變頻器和國家大型直流輸變電系統等。隨著國家節能工程的實施,高壓變頻器的應用范圍越來越廣泛,已成為工業節能中的重要環節。高壓直流換流系統難度大,技術復雜,要求高,本論文研究的光控晶閘管替代技術只作為其儲備技術之一。本論文以電流源型高壓變頻器作為該光控晶閘管替代技術的應用背景重點闡述。 電流源型高壓變頻器為了提高單機容量,通常是數個SCR串聯使用。隨著系統容量越來越大,裝置對高壓開關器件的要求也越來越高。如果一組串聯SCR中某一個SCR該導通時沒有導通,那么加在該組SCR上的電壓都將加到該SCR上形成過電壓,造成該器件的擊穿損壞,甚至于一組串聯SCR都被燒壞。為了克服上述問題,保證高壓變頻器中串聯晶閘管能夠安全可靠的工作,提高系統可靠性,有必要為晶閘管配備后備驅動系統。本文提出了給SCR驅動電路增設自供電驅動系統——SPDS (Self—Powered Drive System)的解決辦法。SPDS基本功能是通過高位取能電路利用RC緩沖電路中的能量為監測電路和后備觸發電路提供正常工作所需要的能量。它的優點是由于緩沖電路與晶閘管同電位,自供電驅動系統要求的電壓隔離水平可以從幾千伏降低到幾百伏,節省了高壓隔離變壓器,節省了成本和體積,提高了系統可靠性。國外對相關內容已經有了深入研究,并將其應用在高壓變頻器產品中。在國內,目前還沒有查到相關文獻。本文為基于晶閘管的電流源型高壓變頻器設計了一種高壓晶閘管自供電驅動系統,填補了國內空白,為自供電驅動系統的推廣應用和其他高壓開關器件自供電驅動系統的研制提供了參考。 本文詳細介紹了串聯高壓晶閘管驅動系統的要求和RC緩沖電路的工作特 點,進而提出了SPDS的工作原理和具體實現方式,闡述了SPDS各部分組成及其功能。SPDS的核心技術是取能回路和觸發方式的設計。本文在比較各種高壓取能方式和觸發方式優缺點的基礎上,選擇采用RC緩沖取能方式和光纖觸發方式。 論文基于Multisim10仿真軟件,結合高壓晶閘管自供電驅動系統取能電路的原理,對高壓晶閘管自供電驅動系統的核心部分——SPDS取能電路進行了仿真。通過搭建帶SPDS取能電路的單相晶閘管仿真電路和電流源型高壓變頻器前側變流電路的仿真模型,詳細討論了影響RC取能回路正常工作的各種因素。同時,通過設定仿真電路的參數,分析了其工作狀況。根據得到的仿真波形圖,證明了高壓晶閘管自供電驅動系統可以達到有效觸發晶閘管導通的設計目標,具有可行性。 為考察SPDS的實際工作性能,本文搭建了簡易的SPDS低壓硬件實驗平臺,為其高壓條件下的工程化應用打好了基礎。 在論文的最后,對高壓晶閘管自供電驅動系統的發展方向進行了展望。 關鍵詞:高壓變頻器;晶閘管驅動;自供電系統;高壓換流;光控晶閘管
上傳時間: 2013-05-26
上傳用戶:riiqg1989
CN1185是一款低功耗四通道電壓監測芯片,其消耗的電流只有7.3微安,非常適合監測電池電壓。芯片內部包含四個電壓比較器,每個比較器的正輸入端接到芯片內部的電壓基準源,可以用來監測4個不同的電壓
上傳時間: 2013-06-21
上傳用戶:yuanyuan123
隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin
近年來,移動通信技術在全球范圍內得到了迅猛的發展及應用,各種全新的無線通信概念層出不窮、各種新的體制及其關鍵技術日新月異。由于正交頻分復用(OFDM)技術可以高效地利用頻譜資源并有效地對抗頻率選擇性衰落,多入多出(MIMO)利用多個天線實現多發多收,在不增加帶寬和發送功率的情況下,可以成倍提高信道容量,因此OFDM-MIMO技術被廣泛認為是后三代通信系統(B3G)的關鍵技術,是當今移動通信領域研究的熱點。 本文對OFDM-MIMO通信系統接收機的關鍵技術--數字下變頻,OFDM同步、解調進行了相關研究,在多天線接收板的XC2VP70-5FF1704芯片上,完成了數字下變頻,OFDM同步和解調的FPGA設計與實現。通過功能仿真、時序仿真、板級電路測試,驗證了該設計的正確性。 本文首先介紹了OFDM基本原理以其特點,然后對同步技術和數字下變頻技術作了相應的介紹。同步是OFDM系統設計中的一項關鍵技術,即是針對系統中存在的時間偏差、頻率偏差進行定時恢復、頻偏的估計與補償,來減少各種同步偏差對系統性能的影響。數字下變頻是軟件無線電的核心技術之一,其基本功能是從高速中頻數字信號中提取所需的窄帶信號,將其下變頻為基帶信號,降低數據率,以供后續DSP器件作進一步處理。 在數字下變頻器的設計和實現方面,本文先介紹了數字下變頻器的原理和基本結構,然后根據系統要求對其進行了設計,并在實現上作了一些簡化,節約了硬件資源。 在對時間同步的設計和實現方面,本文采用了利用PN序列進行時間同步的算法。在實現上根據系統實際情況將數據分為四路分別與本地PN碼做滑動相關運算,更有效的利用了同步數據,達到了更好的同步性能。 在OFDM的頻率同步的設計和實現方面,本文采用重復的PN碼兩兩相關來估計頻偏值,并聯合一個二階負反饋環路進行補償。該算法利用環路自身噪聲帶寬抑制噪聲,提高頻率估計精度,并同時利用負反饋擴大頻偏估計范圍。本文在對算法的詳細研究分析的基礎上對其進行了FPGA設計與實現。
上傳時間: 2013-04-24
上傳用戶:heminhao
該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.
上傳時間: 2013-06-09
上傳用戶:youlongjian0
數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一。常用的實現高速數字信號處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實現能力強、速度快、設計靈活性好等眾多優點,尤其在并行信號處理能力方面比DSP更具優勢。在信號處理領域,經常需要對多路信號進行采集和實時處理,為解決這一問題,本文設計了基于FPGA的數據采集和處理系統。 本文首先介紹數字信號處理系統的組成和數字信號處理的優點,然后通過FFT算法的比較選擇和硬件實現方案的比較選擇,進行總體方案的設計。在硬件方面,特別討論了信號調理模塊、模數轉換模塊、FPGA芯片配置等功能模塊的設計方案和硬件電路實現方法。信號處理單元的設計以Xilinx ISE為軟件平臺,采用VHDL和IP核的方法,設計了時鐘產生模塊、數據滑動模塊、FFT運算模塊、求模運算模塊、信號控制模塊,完成信號處理單元的設計,并采用ModelSim仿真工具進行相關的時序仿真。最后利用MATLAB對設計進行驗證,達到技術指標要求。
上傳時間: 2013-07-07
上傳用戶:小火車啦啦啦
自上個世紀九十年代以來,我國著名學者、現中國科學院院士、清華大學陳難先教授等人使用無窮級數的Mobius反演公式解決了一系列重要的物理學中的逆問題,開創了應用、推廣數論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年當時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學蘇武潯教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數的逆變換運算,得到正、余弦函數及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數族相正交的函數族,以用于各展開系數的計算與信息的解調;而后把它們應用到通信系統中,提出了一種新的通信系統,即新型Chen-Mobius通信系統。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統的FPGA硬件設計實現和基于Chen-Mobius變換的語音加密雙工通信系統的實現。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統進行仿真分析,對該系統在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統的主體模塊(函數及積分器的產生等)轉化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構架完整的Chen-Mobius通信系統,并對此系統設計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現硬件的編程和下載,從而完成了Chen-Mobius多路通信系統的FPGA硬件實現。 另外,利用Chen-Mobius單路通信系統的調制、解調系統分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發板上成功實現了基于Chen-Mobius變換的語音加密雙工通信。完成本設計意義重大,它為今后Chen-Mobius通信系統應用于通信領域的各個方面,邁開堅實的一步。
標簽: ChenMobius FPGA 通信系統 硬件實現
上傳時間: 2013-07-24
上傳用戶:xaijhqx