蓄電池組已越來越廣泛地應用于交通運輸、電力、通信等諸多領域和部門,其壽命直接關系到能源的有效利用以及相應系統(tǒng)的整體壽命、可靠性和成本。本課題從提高電池壽命的角度研究串聯(lián)蓄電池組的充電問題,基于前人使用磁放大器作后級調(diào)整的基礎上,提出了一種新穎的基于開關管MOSFET后級調(diào)整和高頻母線的蓄電池組分布式單體充電方法。所有二次側(cè)電路通過高頻母線的形式共用一個一次側(cè)電路;在兼顧效率、體積和成本的前提下有效的解決了串聯(lián)蓄電池組的充電不均衡問題。 論文對采用雙管正激拓撲的高頻母線產(chǎn)生電路的設計給出了說明;同時也介紹了幾種后級調(diào)整方法及各自優(yōu)缺點。針對后級調(diào)整中的同步問題,提出了幾種產(chǎn)生同步鋸齒波的解決方案。最后利用同步脈沖產(chǎn)生電路,采用最常見的UC3843芯片,產(chǎn)生穩(wěn)定可靠的同步鋸齒波,實現(xiàn)后級調(diào)整開關動作與母線方波電壓的同步。并且針對多路后級調(diào)整場合下,采取措施減小了母線電壓毛刺,同時也改善了電流采樣波形。 論文設計了一套單體3500mAh、3.7V鋰離子電池組的單體獨立充電器,以雙管正激電路為原邊電路作為主模塊,次級是以MOSFET作后級調(diào)整電路實現(xiàn)充電功能作為充電電路模塊。試驗中采用了四個充電電路模塊,同時對四個鋰離子電池單體分別獨立充電。充電電路模塊中,通過控制MOFET開關,可實現(xiàn)鋰電池的恒流、恒壓充電和滿充切斷,充電電壓和充電電流可精確控制在1%以內(nèi)。該充電電路并能顯示電池充電狀態(tài),并在單體充電電路間傳遞充電狀態(tài)信號,最后反饋給母線電路以控制母線電壓輸出的開通與關斷。特別指出的是該電路的過放電檢測功能,是直接利用電池自身電壓來檢測得出電池自身是否處于過放電狀態(tài)判定信號,并在充電模塊間傳遞,最后得出蓄電池組過放電判定信號。整機有較低的待機功耗,并均使用了低成本器件,進一步降低了成本。 論文給出了詳細的設計過程,最后通過實驗將該方案與串聯(lián)充電方案比較,驗證了該充電方案的可靠性與優(yōu)越性。
上傳時間: 2013-04-24
上傳用戶:木末花開
現(xiàn)代的計算機追求的是更快的速度、更高的數(shù)據(jù)完整性和靈活性。無論從物理性能,還是從電氣性能來看,現(xiàn)今的并行總線都已出現(xiàn)了某些局限,無法提供更高的數(shù)據(jù)傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數(shù)據(jù)傳輸?shù)忍攸c,得到各行業(yè)越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現(xiàn)SATAⅡ協(xié)議,對SATA技術的推廣、國內(nèi)邏輯IP核的發(fā)展都有一定的意義。 本文將SATAⅡ協(xié)議的FPGA實現(xiàn)劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發(fā)器設計以及物理鏈路初始化方案。分析了鏈路層模塊結(jié)構(gòu),給出了作為SATAⅡ鏈路層核心的狀態(tài)機的設計。為滿足SATAⅡ協(xié)議3.0Gbps的速率,采用擴大數(shù)據(jù)處理位寬的方法,設計完成了鏈路層的16b/20b編碼模塊,同時為提高數(shù)據(jù)傳輸可靠性和信號的穩(wěn)定性,分別實現(xiàn)了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協(xié)議傳輸層的模塊結(jié)構(gòu)的基礎上,給出了作為傳輸層核心的狀態(tài)機的設計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協(xié)議狀態(tài)機的設計,并實現(xiàn)了SATAⅡ新增功能NCQ技術,從而使得數(shù)據(jù)傳輸更加有效。最后為使本設計應用更加廣泛,設計了基于AHB總線的用戶接口。 本設計采用Verilog HDL語言對需要實現(xiàn)的電路進行描述,并使用Modelsim軟件仿真。仿真結(jié)果表明,本文設計的邏輯電路可靠穩(wěn)定,與SATAⅡ協(xié)議定義功能一致。
上傳時間: 2013-06-16
上傳用戶:cccole0605
在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調(diào)。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實現(xiàn)方法,以及如何利用VHDL語言實現(xiàn)硬件電路軟件化設計的技巧與方法,給出了整個系統(tǒng)設計的原理與實現(xiàn)。討論了高精密電源的PWM技術原理及實現(xiàn),并由此設計了FPGA所需電源系統(tǒng)。給出了配置電路設計、數(shù)據(jù)通信及接口電路的實現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調(diào),調(diào)節(jié)步長為5ns。
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
電力線通信技術利用分布廣泛的低壓電力線作為通信信道,實現(xiàn)internet高速互連,為用戶提供互聯(lián)網(wǎng)訪問、視頻點播等服務,形成包括電力在內(nèi)的“四網(wǎng)合一”,目前正受到人們的關注。利用該技術,可以在居民區(qū)內(nèi)建立寬帶接入網(wǎng),也可以利用遍布家庭各個房間的電源插座組成家庭局域網(wǎng)。但是電力線是傳輸電能的,因此通過電力線傳輸數(shù)據(jù)有許多的問題需要解決。 OFDM(正交頻分復用)技術是實現(xiàn)電力線通信的一項熱門技術。OFDM采用添加循環(huán)前綴的技術,能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時通過使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設計時間短、投資少、風險小的特點,而且可以反復修改,反復編程,直到完全滿足需要,具有其他方式無可比擬的方便性和靈活性,能夠加速數(shù)字系統(tǒng)的研發(fā)速度。本文著重研究了OFDM同步技術在FPGA上的實現(xiàn)。本論文主要是在項目組工作的基礎上構(gòu)造雙路信號數(shù)據(jù)糾正算法流程,提出最佳采樣點與載波相位估計算法,完善中各個子模塊算法的硬件設計流程。內(nèi)容安排如下:第一章介紹OFDM(正交頻分復用)技術的發(fā)展歷史、技術原理。第二章介紹了PLD的分類、工藝和結(jié)構(gòu)特點,以及FPGA的開發(fā)環(huán)境、開發(fā)流程和Verilog語言的特點。第三章對OFDM系統(tǒng)的同步模塊進行詳細的闡述。第四章是OFDM同步算法的在FPGA上的實現(xiàn),對各個子模塊進行仿真,給出了仿真波形圖和系統(tǒng)性能分析。最后,第五章總結(jié)了全文的工作,對OFDM技術的實現(xiàn)需要進一步完善的方面與后續(xù)工作進行了探討。
標簽: OFDM FPGA PLC 通信系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:hgy9473
運動控制系統(tǒng)是機器人控制系統(tǒng)的重要組成部分。本文將ARM與CPLD技術應用于機器人運動控制系統(tǒng),使控制系統(tǒng)更加開放、更加模塊化,同時ARM芯片的高速大容量的數(shù)據(jù)處理能力以及CPLD的高集成度,可編程性,能夠逾越以往控制系統(tǒng)中實時、高速、高精度的技術瓶頸. 嵌入式技術是當今最熱門的技術之一,由于簡潔、高效等優(yōu)點,使得其廣泛應用在各個領域;所謂嵌入式系統(tǒng)就是以應用為中心,以計算機技術為基礎,并且軟硬件可裁剪,適用于應用系統(tǒng)對功能、可靠性、成本、體積、功耗有嚴格要求的專用計算機系統(tǒng)。它一般由嵌入式微處理器、外圍硬件設備、嵌入式操作系統(tǒng)以及用戶的應用程序等四個部分組成,用于實現(xiàn)對其它設備的控制、監(jiān)視或管理等功能。 本文主要闡述了基于嵌入式處理器S3C44B0X的機器人控制器的設計過程。文章首先介紹了機器人本體規(guī)劃、嵌入式系統(tǒng)和嵌入式微處理器S3C44B0X的結(jié)構(gòu)特點;接著介紹了基于S3C44B0X的智能控制器的設計,包括硬件設計和CPLD軟件設計。其中控制器硬件平臺擴展了外部存儲器、串行口,通過輸出PWM信號進入驅(qū)動電路模塊,從而實現(xiàn)控制機器人運動的目的。在CPLD設計過程中,引入JTAG調(diào)試接口,方便系統(tǒng)程序的下載和調(diào)試,通過自上而下、分塊設計的思想給出了QUARTUSⅡ設計環(huán)境下的軟件代碼。本系統(tǒng)利用不同任務間的切換來實現(xiàn)通信過程,而不再采用無操作系統(tǒng)的工程文件的形式,這樣不但有利于項目的調(diào)試,也有利于對其它接口的擴展。最后對該控制器進行了測試和分析。
上傳時間: 2013-07-19
上傳用戶:Zxcvbnm
高級數(shù)據(jù)鏈路控制規(guī)程,是由ISO開發(fā),面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯檢測功能強大、高效和同步傳輸?shù)牡忍攸c,是通信領域中應用最廣泛的協(xié)議之一。隨著大規(guī)模電路的集成度和工藝水平不斷提高,ARM處理器上的高級數(shù)據(jù)鏈路控制器外設,幾乎涵蓋了HDLC規(guī)程常用的大部分子集。利用ARM芯片對HDLC通信過程進行控制,將具有成本低廉、靈活性好、便于擴展為操作系統(tǒng)下的應用程序等優(yōu)點。本文在這一背景下,提出了在ARM下實現(xiàn)鏈路層傳輸?shù)姆桨福诜桨钢袑崿F(xiàn)了基于HDLC協(xié)議子集的簡單協(xié)議。 本文以嵌入式的高速發(fā)展為背景,對基于ARM核微處理器的鏈路層通信規(guī)程進行研究,闡述了HDLC幀的結(jié)構(gòu)、特點和工作原理,提出了在ARM芯片上實現(xiàn)HDLC規(guī)程的兩種方法,同時給出其設計方案、關鍵代碼和調(diào)試方法。其中,重點對無操作系統(tǒng)時中斷模式下,以及基于操作系統(tǒng)時ARM芯片上實現(xiàn)HDLC規(guī)程的方法進行了探討設計。
標簽: ARM 高級數(shù)據(jù)鏈路控制規(guī)程
上傳時間: 2013-08-04
上傳用戶:時代將軍
近年來,隨著控制系統(tǒng)規(guī)模的擴大和總線技術的發(fā)展,對數(shù)據(jù)采集和傳輸技術提出了更高的要求。目前,很多設備需要實現(xiàn)從單串口通信到多路串口通信的技術改進。同時,隨著以太網(wǎng)技術的發(fā)展和普及,這些設備的串行數(shù)據(jù)需要通過網(wǎng)絡進行傳輸,因而有必要尋求一種解決方案,以實現(xiàn)技術上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進行研究和分析,在此基礎上,設計一個嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來實現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現(xiàn)狀和以太網(wǎng)技術的發(fā)展動態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點,設計出了一種采用CPID技術和CAN總線技術相結(jié)合的新型技術,并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據(jù)課題的實際需求,對系統(tǒng)進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設計。在軟件設計上,對系統(tǒng)的啟動代碼、串行通信協(xié)議、串口驅(qū)動以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統(tǒng)I/O通訊網(wǎng)絡的測試與分析,達到了設計要求。
上傳時間: 2013-07-31
上傳用戶:aeiouetla
本文首先在介紹多用戶檢測技術的原理以及系統(tǒng)模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據(jù)。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結(jié)構(gòu)。 接著,針對WCDMA反向鏈路信道結(jié)構(gòu),介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數(shù)學公式推導和結(jié)構(gòu)框圖,并仿真研究了用戶數(shù)、擴頻比、信道估計精度等參數(shù)對系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級上的抵消,需要對用戶信號重構(gòu),因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權(quán)值、干擾抵消級數(shù)等參數(shù)的最佳取值,并進行了算法性能比較。仿真結(jié)果驗證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動臺解復用技術的硬件實現(xiàn),在FPGA平臺上分別實現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
目前,以互聯(lián)網(wǎng)業(yè)務為代表的網(wǎng)絡應用,正快速地向包括數(shù)據(jù)、語音、圖像的綜合寬帶多媒體方向發(fā)展,構(gòu)建寬帶化、大容量、全業(yè)務、智能化的現(xiàn)代通信網(wǎng)絡已成為大勢所趨.寬帶無線接入(BWA)憑借其組網(wǎng)快速靈活、運營維護方便及成本較低等競爭優(yōu)勢,迅速成為市場熱點,各種微波、無線通信領域的先進手段和方法不斷引入,各種寬帶無線接入技術迅速涌現(xiàn).由于BWA要用于非視距傳輸,所以必須考慮無線信道的多經(jīng)效應.而OFDM技術憑借著魯棒的對抗頻率選擇性衰落能力和極高頻譜效率引起了學術界和工業(yè)界的高度重視.其基本思想是把調(diào)制在單載波上的高速串行數(shù)據(jù)流,分成多路低速的數(shù)據(jù)流,調(diào)制到多個正交載波上并行傳輸,這樣在傳輸時,雖然整個信道是頻率選擇性衰落,但是各個子信道卻是平坦衰落,有效對抗了多經(jīng)效應,同時由于各個子載波是正交的,極大提高了頻譜效率.可以預料的是,隨著通信系統(tǒng)將向基于IPv6核心網(wǎng)的全IP包的傳輸方向發(fā)展,越來越多的通信系統(tǒng)將具有"突發(fā)模式"的特征.本文關注的正是突發(fā)OFDM系統(tǒng)接收機設計和實現(xiàn).由于IEEE 802.11a無線局域網(wǎng)是OFDM技術第一次真正的應用于突發(fā)系統(tǒng),實現(xiàn)了面向IP的無線寬帶傳輸,所以基于IEEE 802.11a的突發(fā)OFDM系統(tǒng)有著重要的借鑒和研究價值,本文也正是圍繞著這個中心而展開.本文的各章節(jié)安排如下:在第一章中主要介紹OFDM的技術原理和在寬帶無線接入中的應用,同時引出本文所關注的突發(fā)OFDM接收機設計.在第二章中先介紹了相干接收和信道估計的概念,重點分析了本文所采用的WLAN信道模型和信道估計算法,然后在得到同步誤差表達式的基礎上,先用星座圖直觀的表現(xiàn)OFDM系統(tǒng)中各種同步誤差的影響,再從信噪比損失的角度對符種同步誤差進行分析.第三章是本文的重點之一,在本章中對基于IEEE 802.11a的各種同步算法包括幀檢測和符號定時、載波同步和采樣時鐘同步進行仿真和比較,并針對適合FPGA實現(xiàn)的同步算法進行了重點的分析.第四章也是本文的重點之一,提出了整個OFDM系統(tǒng)平臺的硬件結(jié)構(gòu)和基于IEEE 802.11a的接收機FPGA設計方案,然后從整體上介紹了接收機的實現(xiàn)結(jié)構(gòu),并給出了接收機各個模塊的具體設計,最后對整個系統(tǒng)調(diào)試過程和測試結(jié)果進行了分析.
上傳時間: 2013-04-24
上傳用戶:zhoujunzhen
介紹了一種高速、高性能的單片機C8051F330,該單片機內(nèi)部集成了眾多的功能部件,是真正的混合信號在片系統(tǒng)。本文對單片機的功能和特點做了詳細的介紹,并以一個實際的多路溫濕度測控系統(tǒng)為例,給出
標簽: C8051F330 單片機 多路 溫濕度測控系統(tǒng)
上傳時間: 2013-07-28
上傳用戶:l254587896