新型智慧驅(qū)動(dòng)器可簡(jiǎn)化開關(guān)電源隔離拓樸結(jié)構(gòu)中同步整流器
標(biāo)簽: 驅(qū)動(dòng) 開關(guān)電源 同步整流器
上傳時(shí)間: 2013-06-05
上傳用戶:eeworm
四種高壓降壓DCtoDC轉(zhuǎn)換器
標(biāo)簽: DCtoDC 降壓 轉(zhuǎn)換器
上傳時(shí)間: 2013-05-29
上傳用戶:eeworm
第三章 GE FANUC PLC 指令集(一) 繼電器指令
上傳時(shí)間: 2013-06-10
上傳用戶:eeworm
專輯類-實(shí)用電子技術(shù)專輯-385冊(cè)-3.609G 四種高壓降壓DCtoDC轉(zhuǎn)換器.pdf
標(biāo)簽: DCtoDC 降壓 轉(zhuǎn)換器
上傳時(shí)間: 2013-07-28
上傳用戶:Wwill
專輯類-實(shí)用電子技術(shù)專輯-385冊(cè)-3.609G 第三章-GE-FANUC-PLC-指令集-一-繼電器指令.pdf
標(biāo)簽: GE-FANUC-PLC 指令集 指令
上傳時(shí)間: 2013-06-18
上傳用戶:LIKE
多電平逆變器中每個(gè)功率器件承受的電壓相對(duì)較低,因此可以用低耐壓功率器件實(shí)現(xiàn)高壓大容量逆變器,且采用多電平變換技術(shù)可以顯著提高逆變器輸出電壓的質(zhì)量指標(biāo)。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術(shù)將成為實(shí)現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢(shì)的多電平拓?fù)浣Y(jié)構(gòu)一級(jí)聯(lián)多電平變頻器作為研究對(duì)象,完成了其拓?fù)浣Y(jié)構(gòu)、控制策略及測(cè)控系統(tǒng)的設(shè)計(jì)。 @@ 首先,對(duì)多電平變頻器的研究意義,國(guó)內(nèi)外現(xiàn)狀進(jìn)行了分析,比較了三種成熟拓?fù)浣Y(jié)構(gòu)的特點(diǎn),得出了級(jí)聯(lián)型多電平變頻器的優(yōu)點(diǎn),從而將其作為研究對(duì)象。對(duì)比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進(jìn)行數(shù)學(xué)分析和理論仿真,得出了選擇的正確性及可行性。并指出了級(jí)聯(lián)單元個(gè)數(shù)與載波移相角的關(guān)系和調(diào)制比對(duì)輸出電壓的影響;完成了級(jí)聯(lián)變頻器數(shù)學(xué)模型的建立和死區(qū)效應(yīng)的分析。 @@ 其次,完成了相關(guān)硬件的設(shè)計(jì),包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設(shè)計(jì)、檢測(cè)(轉(zhuǎn)速、電流、電壓、故障)電路的設(shè)計(jì)、通信電路的設(shè)計(jì)等。用Labwindows/CVI實(shí)現(xiàn)了上位機(jī)界面的編寫,實(shí)現(xiàn)了開關(guān)機(jī)、設(shè)定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測(cè)、電流軟件濾波、諧波分析。編寫了下位機(jī)DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(cè)(QEP)以及部分控制程序。 @@ 最后,在實(shí)驗(yàn)臺(tái)上完成硬件和軟件的調(diào)試,成功的實(shí)現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動(dòng)異步電機(jī)進(jìn)行了空載變頻試驗(yàn),測(cè)控界面能準(zhǔn)確的與下位機(jī)進(jìn)行通信,快捷的給定各種控制命令,并能實(shí)時(shí)的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實(shí)驗(yàn)調(diào)試增加了方便性,提高了工作效率。 @@關(guān)鍵詞:級(jí)聯(lián)多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測(cè)控界面
標(biāo)簽: 級(jí)聯(lián) 電平變頻器 測(cè)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:米卡
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語(yǔ)言編寫程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
LM339 四比較器功能應(yīng)用LM339集成塊內(nèi)部裝有四個(gè)獨(dú)立的電壓比較器,該電壓比較器的特點(diǎn)是:1)失調(diào)電壓小,典型值為2mV;2)電源電壓范圍寬,單電源為2-36V,雙電源電
上傳時(shí)間: 2013-06-11
上傳用戶:liuwei6419
低壓電力線通信(PLC)具有網(wǎng)絡(luò)分布廣、無(wú)需重新布線和維護(hù)方便等優(yōu)點(diǎn)。近年來(lái),低壓電力線通信被看成是解決信息高速公路“最后一英里”問(wèn)題的一種方案,在國(guó)內(nèi)外掀起了一個(gè)新的研究熱潮。電力線信道中不僅存在多徑干擾和子信道衰落,而且還存在開關(guān)噪聲和窄帶噪聲,因此在電力線通信系統(tǒng)中,信道編碼是不可或缺的重要組成部分。 本文著重研究了在FPGA上實(shí)現(xiàn)OFDM系統(tǒng)中的信道編解碼方案。其中編碼端由卷積碼編碼器和交織器組成,解碼端由Viterbi譯碼器和解交織器組成,同時(shí)為了與PC機(jī)進(jìn)行通信,還在FPGA上做了一個(gè)RS232串行接口模塊,以上所有的模塊均采用硬件描述語(yǔ)言VerilogHDL編寫。另外,峰值平均功率比(PAR)較大是OFDM系統(tǒng)所面臨的一個(gè)重要問(wèn)題,必須要考慮如何降低大峰值功率信號(hào)出現(xiàn)的概率。本文重點(diǎn)研究了三種降低PAR的方法:即信號(hào)預(yù)畸變技術(shù)、信號(hào)非畸變技術(shù)和編碼技術(shù)。這三種方法各有優(yōu)缺點(diǎn),但是迄今為止還沒(méi)有一種好方法能夠徹底地解決OFDM系統(tǒng)中較高PAR的弊病。本論文內(nèi)容安排如下:第一章介紹了課題的背景,可編程器件和OFDM技術(shù)的發(fā)展歷程。第二章詳細(xì)介紹了OFDM的原理以及實(shí)現(xiàn)OFDM所采用的一些技術(shù)細(xì)節(jié)。第三章詳細(xì)介紹了本課題中信道編碼的方案,包括信道編碼的基本原理,組成結(jié)構(gòu)以及方案中采用的卷積碼和交織的原理及設(shè)計(jì)。第四章詳細(xì)討論了編碼方案如何在FPGA上實(shí)現(xiàn),包括可編程邏輯器件FPGA/CPLD的結(jié)構(gòu)特點(diǎn),開發(fā)流程,以及串口通信接口、編解碼器的FPGA設(shè)計(jì)。第五章詳細(xì)介紹了如何降低OFDM系統(tǒng)中的峰值平均功率比。最后,在第六章總結(jié)全文,并對(duì)課題中需要進(jìn)一步完善的方面進(jìn)行了探討。
上傳時(shí)間: 2013-04-24
上傳用戶:520
本文提出了一種高速Viterbi譯碼器的FPGA實(shí)現(xiàn)方案。這種Viterbi譯碼器的設(shè)計(jì)方案既可以制成高性能的單片差錯(cuò)控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設(shè)計(jì)的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結(jié)構(gòu)的設(shè)計(jì)方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設(shè)計(jì)方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設(shè)計(jì)。為了提高譯碼性能,減小譯碼差錯(cuò),本文采用較大譯碼深度的回溯算法以保證幸存路徑進(jìn)行合并。實(shí)現(xiàn)了基于FPGA的誤碼測(cè)試儀,在FPGA內(nèi)部完成誤碼驗(yàn)證和誤碼計(jì)數(shù)的工作。 與基于軟件實(shí)現(xiàn)譯碼過(guò)程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺(tái)對(duì)Viterbi譯碼器加以實(shí)現(xiàn),這使譯碼速率得到很大的提升。針對(duì)于具體的FPGA硬件實(shí)現(xiàn),本文采用了硬件描述語(yǔ)言VHDL來(lái)完成設(shè)計(jì)。通過(guò)對(duì)譯碼器的綜合仿真和FPGA實(shí)現(xiàn)驗(yàn)證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達(dá)到60Mbps。
上傳時(shí)間: 2013-04-24
上傳用戶:181992417
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1