頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域。目前,常用的頻率合成技術有直接式頻率合成,鎖相頻率合成和直接數字頻率合成(DDS)。本次設計是利用FPGA完成一個DDS系統并利用該系統實現模擬信號的數字化調頻。 DDS是把一系列數字量形式的信號通過D/A轉換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉換器產生已經用數字形式存入的正弦波(或其他任意波形)。一個典型的DDS系統應包括:相位累加器,可在時鐘的控制下完成相位的累加;相位碼—幅度碼轉換電路,一般由ROM實現;DA轉換電路,將數字形式的幅度碼轉換成模擬信號。DDS系統可以很方便地獲得頻率分辨率很精細且相位連續的信號,也可以通過改變相位字改變信號的相位,因此也廣泛用于數字調頻和調相。本次數字化調頻的基本思想是利用AD轉換電路將模擬信號轉換成數字信號,同時用該數字信號與一個固定的頻率字累加,形成一個受模擬信號幅度控制的頻率字,從而獲得一個頻率受模擬信號的幅度控制的正弦波,即實現了調頻。該DDS數字化調頻方案的硬件系統是以FPGA為核心實現的。使用Altera公司的ACEX1K系列FPGA,整個系統由VHDL語言編程,開發軟件為MAX+PLUSⅡ。經過實際測試,該系統在頻率較低時與理論值完全符合,但在高頻時,受器件速度的限制,波形有較大的失真。
上傳時間: 2013-06-14
上傳用戶:ljt101007
在衛星遙感設備中,隨著遙感技術的發展和對傳輸式觀測衛星遙感圖像質量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數據存儲量和傳輸數據量的急劇增長,然而衛星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數據碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數據的高保真、實時、大壓縮比壓縮技術就成了解決這一矛盾的關鍵技術。FPGA器件為實現數據壓縮提供了一種壓縮算法的硬件實現的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入,仿真,測試和校驗,直到達到預期的結果,減少了開發周期。小波變換能夠適應現代圖像壓縮所需要的如多分辨率、多層質量控制等要求,在較大壓縮比下,小波圖像壓縮質量明顯好于DCT變換,因此小波變換成為新一代壓縮標準JPEG2000的核心算法。同時,小波變換的提升算法結構簡單,能夠實現快速算法,有利于硬件實現,因此提升小波變換對于采用FPGA或ASIC來實現圖像變換來說是很好的選擇。本文針對衛星遙感圖像的數據流,主要研究可以對衛星圖像進行實時二維小波變換的方案。針對提升小波變換的VLSI結構和FPGA設計中的關鍵技術,從邊界延拓、濾波器結構、整數小波、定點運算、原位運算等方面進行了研究和討論,并且完成了針對衛星遙感圖像的分塊二維9/7提升小波變換的FPGA實現。采用VerIlog語言對設計進行了仿真驗證,并將仿真結果同matlab仿真結果進行了比較,比較結果表明該方案能實現對衛星遙感圖像數據流的二維提升小波變換的功能。同時QuartusII綜合結果也表明,系統時鐘能夠工作在很高的頻率,可以滿足高速實時對衛星圖像的小波變換處理。
上傳時間: 2013-06-15
上傳用戶:00.00
數字超聲診斷設備在臨床診斷中應用十分廣泛,研制全數字化的醫療儀器已成為趨勢。盡管很多超聲成像儀器設計制造中使用了數字化技術,但是我們可以說現代VLSI 和EDA 技術在其中并沒有得到充分有效的應用。隨著現代電子信息技術的發展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關的領域都得到了較好的應用,例如數字通信和相控雷達領域。 在研究現代超聲成像原理的基礎上,我們首先介紹了常見的數字超聲成像儀器的基本結構和模塊功能,同時也介紹了現代FPGA 和EDA 技術。隨后我們詳細分析討論了B 超中,全數字化波束合成器的關鍵技術和實現手段。我們設計實現了片內高速異步FIFO 以降低采樣率,仿真結果表明資源使用合理且訪問時間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們設計實現了基于直接數字頻率合成原理的數控振蕩器,能夠給出一對幅值和相位較平衡的正交信號,且在FPGA 片內實現方案簡單廉價。數控振蕩器輸出波形的頻率可動態控制且精度較高,對于隨著超聲在人體組織深度上的穿透衰減,導致回波中心頻率下移的聲學物理現象,可視作將回波接收機的中心頻率同步動態變化進行補償。 還設計實現了B 型數字超聲診斷儀前端發射波束聚焦和掃描控制子系統。在單片FPGA 芯片內部設計實現了聚焦延時、脈寬和重復頻率可動態控制的發射驅動脈沖產生器、線掃控制、探頭激勵控制、功能碼存儲等功能模塊,功能仿真和時序分析結果表明該子系統為設計實現高速度、高精度、高集成度的全數字化超聲診斷設備打下了良好的基礎,將加快其研發和制造進程,為生物醫學電子、醫療設備和超聲診斷等方面帶來新思路。
上傳時間: 2013-06-18
上傳用戶:hfmm633
隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發展的高技術之一,根據IBG(InternationalBiometricGroup)組織對生物特征市場的統計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統和嵌入式系統是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統對速度的要求。 本文對指紋識別技術中各個環節的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數據結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統集成度、減小系統體積、提高便攜性、降低功耗和成本,同時提升系統的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統,然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統,提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發板對硬件設計方案進行了初步的驗證,實現了指紋采集芯片FPS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統設計方案是可行的。基于FPGA的自動指紋識別系統在速度、功耗、體積、擴展性方面有著獨特的優勢,具有廣闊的發展空間。最后提出了對這一設計繼續改進的思路和下一步研究的內容。
上傳時間: 2013-06-07
上傳用戶:kikye
本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現思路和方法進行相關研究。 近年來無線局域網IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發一套擴頻通信芯片具有重大的現實意義。無線擴頻通信系統與常規通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯級聯碼+兩次交織”的信道編碼方案。串聯的級聯碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現有仿真系統的誤符號率。 本論文的內容安排如下:第一章介紹了無線擴頻通信技術的發展狀態以及國內外開發擴頻通信芯片的現狀,并給出了本論文的研究內容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯級聯碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發基帶擴頻通信系統的設計思路和方法。首先對FPGA開發流程以及實際開發的工具進行了簡要的介紹,然后給出了擴頻通信系統的總體設計。對發射和接收子系統中信道編碼、解碼等相關功能模塊的實現原理和方法進行分析。第七章對論文的工作進行總結。
上傳時間: 2013-07-07
上傳用戶:時代電子小智
隨著科學技術的發展,人們對生活質量的要求越來越高,在視聽享受方面,家庭影院越來越普遍,便攜式電子設備也日趨成熟。目前,人們對嵌入式媒體播放器的研究越來越廣泛了,國內外已經出現了像MP3、MP4和智能手機等眾多樣式的便攜式嵌入式媒體播放器。但由于種種環境及條件的限制,這些便攜式的媒體播放器都只能播放單一的或幾種固定的媒體格式,可擴展性都比較差;而現在隨著應用的不斷增多,越來越多的更先進的壓縮算法被提出,導致了媒體格式的多樣化,在這種情況下,必然要求嵌入式媒體播放器要適應多種格式。為此,通過對各種PC機上的播放器設計架構的研究與借鑒,在本文中主要在軟件方面為嵌入式媒體播放器設計了一種可擴展性架構,并設計了播放器界面,實現了一些播放器的功能。 另外,在本文還介紹了一種基于嵌入式技術的多媒體播放器的系統設計方案。該系統主要是通過在嵌入式芯片上加載操作系統,同時擴充必要的接口,在操作系統的支持下,開發多媒體播放器。 在本文的整個系統設計過程中,采用了Intel公司的PXA270處理器芯片,外擴展了USB接口,定制并加載了Linux操作系統,在操作系統的支持下,對各個外擴的接口進行了驅動程序的編寫,同時應用QT/Embedded開發了多媒體播放器的圖形界面并實現了相應的功能,最后,圖像既可顯示在LCD顯示屏上也可通過VGA接口顯示在電腦顯示屏上,聲音信號則是通過PXA270處理器的IIS總線傳給CODEC芯片,然后將其轉換為模擬信號,進而通過音箱或者耳機等設備放出。
上傳時間: 2013-06-19
上傳用戶:stvnash
開關磁阻電機(SwitchedReluctanceMotor,SRM)具有結構簡單、工作可靠、效率高和成本較低等優點,在很多領域都顯示出強大的競爭力,但是位置傳感器的存在不僅削弱了SRM結構簡單的優勢,而且降低了系統高速運行的可靠性,增加了成本,探索實用的無位置傳感器檢測轉子位置的方案成為開關磁阻電機驅動系統(SwitchedReluctanceMotorDrive,SRD)研究的熱點。SRM高度非線性的電磁特性決定了在精確的數學模型基礎上實現無位置傳感器控制十分困難,而人工神經網絡的出現為解決這個問題提供了新的思路。徑向基函數(RadialBasisFunction,RBF)神經網絡是一種映射能力極強的前向型神經網絡,具有收斂速度快、全局逼近能力強等優點。本文提出一種利用自適應RBF神經網絡對SRM進行控制的新方法,所采用的RBF神經網絡以電機繞組的相電流、磁鏈作為輸入,轉子位置作為輸出,通過離線和在線相結合的方法對網絡進行訓練,建立SRM電流、磁鏈與轉子位置之間的非線性映射,從而實現SRM的無位置傳感器控制。 常規的PID控制以其結構簡單、可靠性高、易于工程實現等優點至今仍被廣泛采用。在系統模型參數變化不大的情況下,PID控制效果良好,但當被控對象具有高度非線性和不確定性時,僅靠PID調節效果不好。對于SRM,它的電磁關系高度非線性,固定參數的PID調節器無法得到很理想的控制性能指標。論文提出了一種基于RBF神經網絡在線辨識的SRM單神經元PID自適應控制新方法。該方法針對開關磁阻電機的非線性,利用具有自學習和自適應能力的單神經元來構成開關磁阻電機的單神經元自適應控制器,不但結構簡單,而且能適應環境變化,具有較強的魯棒性。同時構造了一個RBF網絡對系統進行在線辨識,建立其在線參考模型,由單神經元控制器完成控制器參數的自學習,從而實現控制器參數的在線調整,能取得更好的控制效果。 仿真及實驗結果表明,自適應RBF神經網絡能夠實現電機的準確換相,從而實現了電機的無位置傳感器控制;基于RBF神經網絡在線辨識的單神經元自適應控制能夠達到在線辨識在線控制的目的,控制精度高,動態特性好,具有較好的自適應性和魯棒性。
上傳時間: 2013-04-24
上傳用戶:skfreeman
開關磁阻電機驅動系統(SRD)是一種新型交流驅動系統,以結構簡單、堅固耐用、成本低廉、控制參數多、控制方法靈活、可得到各種所需的機械特性,而備受矚目,應用日益廣泛.并且SRD在寬廣的調速范圍內均具有較高的效率,這一點是其它調速系統所不可比擬的.但開關磁阻電機(SRM)的振動與噪聲比較大,這影響了SRD在許多領域的應用.本文針對上述問題進行了研究,提出了一種新型齒極結構,可有效降低開關磁阻電機的振動與噪聲.通過電磁場有限元計算可看出,在新型齒極結構下,導致開關磁阻電機振動與噪聲的徑向力大為減小,尤其是當轉子極相對定子極位于關斷位置時,徑向力大幅度地減小,并改善了徑向力沿定子圓周的分布,使其波動減小,從而減小了定子鐵心的變形與振動,進而降低了開關磁阻電機的噪聲.靜態轉矩因轉子極開槽也略微減小,但對電機的效率影響不大.開關磁阻電機因磁路的飽和導致參數的非線性,又因在不同控制方式下是變結構的.這使得開關磁阻電機的控制非常困難.經典的線性控制方法如PI、PID等方法用于開關磁阻電機的控制,效果不好.其它的控制方法如滑模變結構控制、狀態空間控制方法等可取得較好的控制效果但大都比較復雜,實現起來比較困難.而智能控制方法如模糊控制本身為一種非線性控制方法,對于非線性、變結構、時變的被控對象均可取得較好的控制效果且不需知道被控對象的數學模型,這對于很難精確建模的開關磁阻電機來說尤其適用.同時,模糊控制實現比較容易.但對于變參數、變結構的開關磁阻電機來說固定參數的模糊控制在不同條件下其控制效果難以達到最優.為取得最優的控制效果,該文采用帶修正因子的自組織模糊控制器,采用單純形加速優化算法通過在線調整參數,達到了較好的控制效果.仿真結果證明了這一點.
上傳時間: 2013-05-16
上傳用戶:大三三
隨著人們安防意識的增強,視頻監控系統應用越來廣泛,許多公共場所,如學校、工廠、政府、銀行都設有視頻監控系統。網絡技術、圖像處理技術及嵌入式技術的快速發展,使得視頻監控系統技術有了很大的進步,功能也越來越豐富,單純的視頻畫面的監控已經不能滿足人們的要求。兼容豐富的通信協議、強大的系統控制管理功能和智能化的監測能力的視頻監控系統就成了當今視頻監控系統的研究開發的熱點。 現在流行的視頻監控的構架大致分為兩類,一種基于數字信號處理器,一種基于通用微處理器。數字信號處理器擅長復雜的計算、音視頻處理,而通用微處理器適用于系統控制、管理。兩種方案可以滿足簡單的視頻監控的要求,各自功能也相對單一。如果把兩種方案結合在一起,必定可以達到易于擴展多種功能的滿意的效果。 本文分析了現有的數字視頻監控系統的幾種方案,為了滿足視頻監控系統功能越來越豐富全面的要求,設計了一款基于ARM和DSP的雙處理器的視頻監控平臺,該平臺易于進行功能的擴展和升級。系統采用三星公司的S3C2410 ARM9處理器和TI公司的TMS320DM642數字信號處理器,ARM負責視頻的傳輸和外圍控制,DSP負責視頻的采集和壓縮。本文主要著眼于平臺的軟件方面。硬件電路方面,主要介紹了視頻采集電路和ARM與DSP的通信電路。軟件方面,搭建了ARM嵌入式Linux操作系統平臺,開發了主機口(HPI)驅動程序,以及基于實時傳輸協議RTP的服務器端和客戶端程序。DSP部分,基于DSP/BIOS實時操作系統和RF5參考框架,開發了多任務的上層應用程序。移植并優化了MPEG-4編碼器,依據DSP/BIOS的類/微驅動開發模型,開發了SAA7111視頻編碼器的驅動程序。 經過實驗測試,ARM端搭建的嵌入式Linux軟件平臺運行良好。DSP端視頻采集效率基本達到了25幀/秒的采集要求,經過優化的MPEG-4編碼器對CIF格式的圖像的壓縮編碼率為13幀/秒,視頻服務器可滿足視頻傳輸的實時性需要。該設計的基于ARM和DSP雙處理器架構視頻監控平臺在視頻監控領域將會有很好的應用前景。關鍵詞:視頻監控;嵌入式系統;Linux;驅動程序;視頻壓縮
上傳時間: 2013-04-24
上傳用戶:zmy123
基于嵌入式技術的遠程監控系統可以達到動態、無死角的監控目的,可以對一些特殊環境進行遠程監視和控制,且不受濕度、溫度等條件的影響,廣泛應用于軍事、交通、智能家居、醫療監護等多個領域。可以解決傳統監控系統將圖像采集設備固定在一個地方而使監控范圍有限,適用場合少等弊端。 本文設計了一款基于ARM和FPGA的遠程監控系統。首先在對遠程監控系統功能分析的基礎上,設計了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網絡傳輸等干擾小的模塊,采用FPGA芯片控制電機驅動、舵機驅動、電池監控等干擾大的模塊,大大提高了系統的穩定性;其次設計了基于WinCE操作系統的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅動程序;同時設計了基于WinCE操作系統的圖像采集及壓縮、網絡通信、車模速度采集的應用程序;FPGA內部邏輯電路采用Verilog語言完成電源監控、舵機控制、直流電機控制等功能。 本系統集圖像采集和壓縮、運動控制、網絡傳輸于一體。其圖像采集速度達30幀/秒,圖像分辨率達640x480,JPEG壓縮比達10:1,控制命令響應時間為1s,網絡傳輸速率達10Mbps。其功能擴展容易,功耗低,體積小,抗干擾能力強,具有很好的市場前景。關鍵詞:winCE;S3C2440A;FPGA;遠程監控;流接口驅動
上傳時間: 2013-04-24
上傳用戶:121212121212